ADRV9032R

新規設計に推奨

デュアル・オブザベーション・パスを備えた、2T2RのTDDおよびFDDの集積化RadioVerseトランシーバ

利用上の注意

本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.J)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。

Viewing:

製品情報

  • 差動トランスミッタ × 2
  • 差動レシーバ × 2
  • 差動オブザベーション・レシーバ × 2
  • LO調整可能範囲:450 MHz~7125 MHz
  • RF範囲:350 MHz~7225 MHz1
  • トランスミッタの大信号最大帯域幅:200 MHz
  • トランスミッタの最大シンセシス帯域幅:450 MHz
  • レシーバの最大信号帯域幅:200 MHz
  • オブザベーション・レシーバの最大信号帯域幅:450 MHz
  • フラクショナルN方式のRFシンセサイザを内蔵
  • クロック・シンセサイザを内蔵
  • 最大6GHzの動作をサポートする2つの外部LO入力
  • JESD204BおよびJESD204Cデジタル・インターフェース:最大16.5Gbps
  • TDD動作とFDD動作
  • 熱および消費電力に関する課題を緩和
    • TDDモードでの消費電力は4.82W(200MHzのiBW/OBWでイネーブルした場合の例2)

ADRV9032Rは高集積のRFアジャイル・トランシーバで、2つのトランスミッタ、トランスミッタ監視用の2つのオブザベーション・レシーバ、2つのレシーバ、内蔵ローカル発振器(LO)とクロック・シンセサイザ、およびデジタル信号処理機能を備えた、フル機能のトランシーバ・ソリューションです。このデバイスは、セルラ・インフラストラクチャ・アプリケーション、ソフトウェア無線、ポータブル機器、防衛用通信などに必要とされる高いRF性能と低い消費電力を実現します。

レシーバとトランスミッタの信号パスにはゼロIF(ZIF)アーキテクチャを採用しているので、非連続マルチキャリア・アプリケーションに適したダイナミック・レンジを持つ広い帯域幅が得られます。ZIFアーキテクチャの長所は、低消費電力であることと、RFおよび帯域幅のアジリティを実現していることです。エイリアスや帯域外イメージがないのでアンチエイリアシング・フィルタやイメージ・フィルタが不要で、システムのサイズとコストを低減するととともに、帯域に依存しないソリューションを実現することができます。

詳細についてはデータシートを参照してください。

アプリケーション

  • ソフトウェア無線
  • 携帯型計測器
  • 防衛用通信
  • 汎用無線
  • ワイヤレス・インフラストラクチャ
  • TDDおよびFDDアプリケーション

ADRV9032R
デュアル・オブザベーション・パスを備えた、2T2RのTDDおよびFDDの集積化RadioVerseトランシーバ
ADRV9032R Functional Block Diagram ADRV9032R Chip Illustration
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

さらに詳しく
myAnalogに追加

myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

新規プロジェクトを作成

ソフトウェア・リソース

API Device Drivers 1

Device Application Programming Interface (API) C code drivers provided as reference code allows the user to quickly configure the product using high-level function calls. The library acts as an abstraction layer between the application and the hardware. The API is developed in C99 to ensure agnostic processor and operating system integration. Customers can port this application layer code to their embedded systems/ Baseband Processor by integrating their platform-specific code base to the API HAL layer. To request this software package, go to the Software Request Form signed in with your MyAnalog account and under “Target Technology option - select “Wireless Communications" and choose processor/SOC as "ADRV9032R " , select the check box as well and submit the form. You will receive an email notification with a link for software download.


ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
スイッチング・レギュレータ & コントローラ 1
LT8625S 新規設計に推奨 18V/8A超低ノイズリファレンス内蔵降圧Silent Switcher®(サイレント・スイッチャ)3
Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

評価用キット

eval board
EVAL-ADRV903x

ADRV903x評価システム・ユーザ・ガイド

製品詳細

ADRV903xファミリ評価用システムを使用すると、ハードウェアやソフトウェアを独自に開発しなくてもADRV903xデバイスを評価できます。このシステムは、ADRV903xカスタマ評価用(CE)ボードとADS10-V1EBZマザーボードで構成され、これら両方で使用する壁面アダプタ電源が付属しています。この評価用ソフトウェアでは、アナログ・デバイセズが開発し、ADRV903x固有のボード・プラグインによって拡張されたACE(分析、制御、評価)ソフトウェアを使用します。このプラグインをWindows®ホストPC上のACEで実行すると、イーサネットを介してADS10-V1EBZマザーボードと通信できます。ADRV903xデバイスを制御したり、このデバイスと通信したりする際、ADS10-V1EBZは、アプリケーション(ADRV903xコマンド・サーバー)を実行するベースバンド・プロセッサとして機能します。

このドキュメントは、ACE用のADRV903xボード・プラグインに組み込まれているADRV903xコンフィギュレータのクイック・スタートアップ・ガイドとしてもお使いいただけます。ADRV903xコンフィギュレータを使用すると、ADRV903xデバイスの様々な構成を検討して、目的のユースケース構成を見つけることができます。ADRV903xコンフィギュレータでは、選択した構成について、レシーバ(Rx)、トランスミッタ(Tx)、オブザベーション・レシーバ(ORx)データパスの周波数応答の概要も得られます。

このユーザ・ガイドでは、ADRV903x評価用ソフトウェアのインストール、既存のユースケースのプログラム、およびADRV903xのトランスミッタ、レシーバ、オブザベーション・レシーバのデータパスの評価に必要な手順を詳しく説明します。このユーザ・ガイドのADRV903xコンフィギュレータに関するセクションでは、新しいユースケースを生成し、それに対応するADRV903xのデータパス構成とフィルタ・グラフを表示できます。このドキュメントは、ADRV903xコンフィギュレータの開発が進み、ツールに新しい機能が追加されるにつれて更新されることに注意してください。

eval board
ADS10-V1EBZ

ADS10-V1EBZ Evaluation Board

機能と利点

Xilinx Virtex Ultrascale+ XCVU35P-3FSHV2892E FPGA.

  • One (1) FMC+ connector.
  • Twenty (24) 32.75Gbps transceivers supported by one (1) FMC+ connector.
  • On-board HBM DRAM in FPGA.
  • Simple USB 3.0 port interface.

製品詳細

When connected to a specified Analog Devices high speed converter evaluation board, the ADS10-V1EBZ works as a data capture/transmit board. Designed to support the highest speed JESD204B/C data converters, the FPGA on the ADS10-V1EBZ acts as the data receiver for high speed ADC's, and as the transmitter for high speed DAC's.

EVAL-ADRV903x
ADRV903x評価システム・ユーザ・ガイド
EVAL-ADRV903x Board Photo Angle View EVAL-ADRV903x Board Photo Top View EVAL-ADRV903x Board Photo Bottom View
ADS10-V1EBZ
ADS10-V1EBZ Evaluation Board
ADS10-V1EBZ - Top View ADS10-V1EBZ - Bottom View ADS10-V1EBZ - Angle View

最新のディスカッション

ADRV9032Rに関するディスカッションはまだありません。意見を投稿しますか?

EngineerZone®でディスカッションを始める

最近表示した製品