DS4M125

具有容限调节的3.3V时钟振荡器,LVPECL/LVDS输出

业内首款宽频率范围、可调节容限的晶体振荡器,提供产品容限测试

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 频率容限:±5%
  • 标称时钟输出频率:125MHz、133.33MHz和200MHz
  • 从12kHz至20MHz抖动小于0.9ps RMS
  • LVPECL或LVDS输出
  • 3.3V供电电压
  • 工作温度范围:-40°C至+85°C
  • 电源电流: 3.3V时小于100mA
  • 极佳的电源噪声抑制
  • 5mm x 3.2mm陶瓷LCCC封装
  • 输出使能/禁止控制

DS4M125/DS4M133/DS4M200是具有容限调节的时钟振荡器,LVPECL或LVDS输出。AT切割基频模式晶体置于5mm x 3.2mm的陶瓷封装中,构成完整的时钟振荡器。电路可以产生以下频率和相应的±5%的频偏:125MHz、 133.33MHz和200MHz。DS4M125/DS4M133/DS4M200采用低抖动PLL生成时钟信号,在12kHz至20MHz范围内相位抖动典型值小于0.9ps RMS。

可调频率容限是指电路工作时可以将输出频率相对于正常值提高或降低5%。频偏通过容限选择引脚MS设置,这个三态输入引脚可以接受三电平信号,以此控制输出频率。在低电平状态下,输出频率为标称值;高电平状态下,输出频率为标称值加上5%;中间电平状态下,输出频率为标称值减去5%。MS引脚浮空时将由内部100kΩ (典型值)下拉电阻置于低电平。

DS4M125/DS4M133/DS4M200具有可选择的LVPECL或LVDS输出。将OE引脚拉低可以禁止输出。禁止状态下,LVPECL驱动器的OUTP和OUTN电平置于LVPECL的偏置电压,而LVDS驱动器的输出为逻辑1。OE为高电平有效逻辑输入,内部带有100kΩ上拉电阻。当OE处于逻辑高电平时,使能OUTP和OUTN输出。

芯片采用3.3V单电源供电。

应用

  • 存储器时钟
  • RAID系统

DS4M125
具有容限调节的3.3V时钟振荡器,LVPECL/LVDS输出
DS4M125、DS4M133、DS4M200:典型工作电路
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
振荡器 9
DS4106 106.25MHz/212.5MHz/425MHz时钟振荡器
DS4125 DS4-XO系列时钟振荡器
DS4156 DS4-XO系列时钟振荡器
DS4160 DS4-XO系列时钟振荡器
DS4212 106.25MHz/212.5MHz/425MHz时钟振荡器
DS4311 DS4-XO系列时钟振荡器
DS4312 DS4-XO系列时钟振荡器
DS4425 106.25MHz/212.5MHz/425MHz时钟振荡器
DS4622 DS4-XO系列时钟振荡器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

最新评论

需要发起讨论吗? 没有关于 DS4M125的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览