概览
优势和特点
- 400 MHz 内核时钟速度
- 3 Mbits 片内 RAM
- 4 Mbits 片内 ROM 搭载行业标准音频解码器
- FIR、IIR 和 FFT 加速器
- 16 位宽 SDR SDRAM 外部存储器接口
- 数字应用接口 (DAI) 支持以用户自定义方式访问外设(包括 S/P DIF 发射器/接收器和 8 通道异步采样速率转换器)
- 全面增强的 DMA 引擎,包括分散/聚集 DMA、延迟线路 DMA
- 8 个串行端口 (SPORT),支持 I2S、左对齐样本对、DSP 串行和 TDM 模式
- 2 个 SPI 兼容端口,支持主从模式
- UART 和双线接口
- 16 个脉宽调制 (PWM) 通道
- 3 个全功能定时器
- 176 引脚 LQFP EPAD 封装
- 商业级温度范围
产品详情
第四代 SHARC® 处理器现在包括 ADSP-21483、ADSP-21486、ADSP-21487 和 ADSP-21489,并提供更高性能、基于硬件的滤波器加速器、音频和应用专用外设以及能够支持最新环绕声解码器算法的新存储器配置。所有器件都相互引脚兼容,并与所有以前的 SHARC 处理器完全代码兼容。第四代 SHARC 处理器系列的这些最新产品基于一种支持 32 位定点和 32/40 位浮点算术格式的单指令多数据 (SIMD) 内核,因此特别适合用于高性能音频应用。
第四代 SHARC 处理器系列中的 ADSP-21483 采用 LQFP 封装,提供较高性能 (400 MHz/2400 MFLOPs)。这种性能水平使 ADSP-21483 特别适合满足消费类音频领域的需求。除了强大的内核性能外,ADSP-21483 还包括其他处理模块,如 FIR、IIR 和 FFT 加速器,可进一步提高系统的总体性能。此器件具有一种名为可变指令集架构 (VISA) 的新特性,使代码能够减少 20% 到 30%,并可增加存储器大小可用性。第四代 DSP 通过为 16 位宽 SDR SDRAM 提供无缝接口,可以连接外部存储器。
第四代 SHARC 处理器还集成了专用外设,旨在简化硬件设计,较大限度降低设计风险,最终缩短产品上市时间。这些功能模块在一起统称为数字应用接口 (DAI),它们可以相互连接或通过软件可编程的信号路由单元 (SRU) 连接到外部引脚。SRU 是一种创新的架构特性,可在 DAI 模块之间实现完整、灵活的路由。通过 SRU 连接的外设包括但不限于串行端口、IDP、S/PDIF 发射器/接收器和 8 通道异步采样速率转换器模块。第四代 SHARC 允许来自串行端口的数据由 DMA 控制器直接传输到外部存储器。其他外设(如 SPI、UART 和双线接口)通过数字外设接口 (DPI) 进行路由。
客户必须经许可才能使用片内 ROM 中存在的相应 Dolby 和 DTS 技术。必须满足最低年度数量要求。
有关使用这些产品的更多信息,请联系 ADI 公司当地的销售办事处。
产品生命周期
量产
该产品系列中至少有一个型号已量产并可供采购。该产品适合用于新设计,但也可能有更新的替代产品。
评估套件 (3)
参考资料
-
EE-379: ADSP-214xx vs ADSP-SC58x/ADSP-2158x - Peripheral Considerations (Rev. 1)11/27/2017PDF387 K
-
EE-112: Class Implementation in Analog C++11/14/2016PDF31 K
-
EE-356: Emulator and Evaluation Hardware Troubleshooting Guide for CCES Users (Rev. 2)2/14/2015PDF779 K
-
• EE-356: Associated Files
ZIP -
EE-357: Static Voltage Scaling for ADSP-2148x SHARC® Processors (Rev. 1)4/16/2013PDF761 kB
-
• EE-357: Code Example (Rev 1, 03/2013)
ZIP -
EE-355: Expert In-Circuit FLASH Programmer for SHARC® Processors (Rev. 1)8/20/2012PDF1045 kB
-
• EE-355: Code Example (Rev 1, 08/2012)
ZIP -
EE-352: Soldering Considerations for Exposed-Pad Packages (Rev. 1)6/3/2012PDF680 kB
-
• EE-352: Associated Files
ZIP -
EE-346: Using the On-Chip Thermal Diode on Analog Devices Processors (Rev. 2)9/7/2010PDF203 kB
-
• EE-346: Code example (Rev 2, 08/2010)
ZIP -
EE-243: Using the Expert DAI for SHARC® Processors (Rev. 7)7/6/2010PDF337 kB
-
• EE-243: Code example (Rev 7, 06/2010)
ZIP -
EE-348: Estimating Power for ADSP-214xx SHARC®Processors (Rev. 4)4/6/2010PDF135 kB
-
• EE-348: Power Calculator (Rev 4, 02/2011)
ZIP -
EE-332: 周期计数与分析8/19/2009PDF142 kB
-
• EE-332: Code example (Rev 2, 03/2008)
ZIP -
EE-322: Expert Code Generator for SHARC® Processors (Rev. 5)6/15/2009PDF742 kB
-
• EE-322: Code Example (Rev 5, 01/2012)
ZIP -
EE-340: SHARC®处理器和Blackfin®处理器的SPI 连接 (Rev. 1)5/11/2009PDF0
-
• EE-340: Code example (Rev 1, 07/2008)
ZIP -
EE-175: 仿真器与EZ-KIT Lite®评估系统问题解决指南 (Rev. 10)5/11/2009PDF0
-
• EE-175: RMA forms (Rev 10, 11/2007)
ZIP -
EE-68: JTAG 仿真技术参考 (Rev. 10)5/11/2009PDF306 kB
-
EE-323: Implementing Dynamically Loaded Software Modules (Rev. 1)3/8/2008PDF0
-
• EE-323: Associated Code
ZIP -
EE-253: Power Bypass Decoupling of SHARC® Processors (Rev. 1)12/5/2006PDF354 kB
-
EE-290: Managing the Core PLL on SHARC® Processors (Rev. 5)7/12/2006PDF409 kB
-
• EE-290: Code Example (Rev 5, 03/2012)
ZIP -
EE-286: Interfacing SDRAM Memories to SHARC® Processors (Rev. 5)12/1/2005PDF1701 kB
-
• EE-286: Code Example (Rev 5, 11/2010)
ZIP -
EE-270: Extended-Precision Fixed-Point Arithmetic on SIMD SHARC® Processors (Rev. 1)7/8/2005PDF86 kB
-
• EE-270 Software Code
ZIP -
EE-264: Interfacing MultiMediaCard™ with ADSP-2126x SHARC® Processors (Rev. 1)5/6/2005PDF975 kB
-
• EE-264 Software Code
ZIP -
EE-267: Implementing In-Place FFTs on SISD and SIMD SHARC® Processors (Rev. 1)4/4/2005PDF32 kB
-
• EE-267 Software Code
ZIP -
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev. 1)2/15/2005PDF90 kB
-
EE-260: Interfacing AD7865 Parallel ADCs to ADSP-2136x SHARC® Processors (Rev. 1)12/17/2004PDF500 kB
-
• EE-260 Software Code
ZIP -
EE-202: Using the Expert Linker for Multiprocessor LDFs (Rev. 3)9/15/2004PDF1186 kB
-
• EE-202 Software Code
ZIP -
EE-232: Configuring the Signal Routing Unit of ADSP-2126x SHARC® DSPs (Rev. 1)2/18/2004PDF70 kB
-
EE-210: SDRAM Selection and Configuration Guidelines for ADI Processors (Rev. 2)10/27/2003PDF241 kB
-
EE-189: Link Port Tips & Tricks For ADSP-2106x & ADSP-2116x SHARC® DSPs10/27/2003PDF105 kB
-
EE-177: SHARC® SPI Slave Booting (Rev. 3)5/2/2003PDF43 kB
-
• EE-177: Code Example (Rev 3, 01/2007)
ZIP -
EE-128: DSP in C++: Calling Assembly Class Member Functions From C++9/18/2002PDF172 kB
-
EE-69: Understanding and Using Linker Description Files on SHARC Processors (Rev. 2)9/17/2002PDF88 kB
-
• EE-69: Code Example (Rev 2, 01/2007)
ZIP -
EE-110: A Quick Primer on ELF and DWARF File Formats5/17/2000PDF19 kB
-
EE-104: Setting Up Streams with the VisualDSP Debugger11/5/1999PDF120 kB
-
• EE-104 Software Code
ZIP
-
SHARC Processors: Manuals9/10/2015
-
Getting Started with SHARC2/14/2015
-
ADSP-214xx SHARC® Processor Hardware Reference (Rev. 1.1)8/17/2009PDF17731 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Assembler and Preprocessor Manual (Rev. 3.4)11/15/2009PDF3197 kB
-
VisualDSP++® 5.0 Loader and Utilities Manual (Rev. 2.5)11/13/2009PDF2246 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Licensing Guide (Rev. 1.4)11/13/2009PDF392 kB
-
VisualDSP++® 5.0 Kernel (VDK) Users Guide (Rev. 3.5)11/13/2009PDF2401 kB
-
VisualDSP++® 5.0 Linker and Utilities Manual (Rev. 3.5)11/13/2009PDF2290 kB
-
VisualDSP++® 5.0 Users Guide (Rev. 3.0)12/9/2007PDF2738 kB
-
VisualDSP++® 5.0 Quick Installation Reference Card (Rev. 3.1)8/30/2007PDF91 kB
-
VisualDSP++® 5.0 Getting Started Guide (Rev. 3.0)8/30/2007PDF2035 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Product Release Bulletin (Rev. 3.0)8/30/2007PDF774 kB
-
ICE-1000/ICE-2000仿真器用户指南,修订版1.0,2014年5月 (Rev. 1.2)6/3/2014PDF321 kB
-
HPUSB、USB和HPPCI仿真器用户指南,修订版3.2,2012年7日 (Rev. 3.2)11/11/2009PDF746 kB
-
ICE-100B仿真器用户指南,修订版1.1,2012年7月 (Rev. 1.1)11/11/2009PDF348 kB
软件代码及系统需求
软件开发工具
工具及仿真模型
BSDL模型
购买评估板
所示报价为单片价格
以上评估板报价仅供人民币结算及大陆购买使用, ADI均提供正规发票,如需美金结算及其他地区购买请直接跳转至英文页面进行购买。