AD9161
推荐新设计使用
11位、12 GSPS、RF数模转换器
- 产品模型
- 2
产品详情
- DAC更新速率高达12 GSPS(最小值)
- 6 GSPS直接RF频率合成(最小值)
- 直流至2.5 GHz(基带1倍旁路模式)
- 直流至6 GHz(2倍不归零(NRZ)模式)
- 1.5 GHz至7.5 GHz(混合模式)
- 可旁路的插值(1倍或旁路模式)
- 2×, 3×, 4×, 6×, 8×, 12×, 16×, 24×
- 出色的动态性能
AD9161是一款高性能11位数模转换器(DAC),支持最高达6 GSPS的数据速率。DAC内核基于一个四通道开关结构配合2倍插值滤波器,使DAC的有效更新速率在某些模式下高达12 GSPS。高动态范围和带宽使这些DAC非常适合最苛刻的高速射频(RF)DAC应用。
在基带模式下,元件的宽带宽能力和高动态范围相结合,在最小两个载波至最大1.794 GHz的满量程频谱范围内可支持DOCSIS 3.1电缆基础设施兼容性。2倍插值滤波器(FIR85)使AD9161/AD9162针对较低数据速率和转换器时钟进行配置,可降低系统总体功耗和滤波要求。在Mix-Mode™ 操作模式中,AD9161/ AD9162可在高达7.5 GHz的二阶和三阶奈奎斯特区内重构RF载波,同时仍保持出色的动态范围。输出电流可以在8 mA至38.76 mA范围内进行编程。AD9161/AD9162数据接口由最多八个JESD204B串行器/解串器(SERDES)通道组成,可对其通道速度和通道数进行编程,从而实现应用灵活性。
串行外设接口(SPI)可配置AD9161并监控所有寄存器的状态。AD9161提供165引脚、8.0 mm × 8.0 mm、0.5 mm间距、CSP_BGA和169引脚、11 mm × 11 mm、0.8 mm间距、CSP_BGA两种封装。
产品特色
- 高动态范围和信号重建带宽支持高达7.5 GHz的RF信号频率合成。
- 高达八个通道JESD204B SERDES接口,支持灵活的通道数和通道速度。
- 带宽和动态范围可满足DOCSIS 3.1余量兼容性要求。
应用
- 宽带通信系统
- DOCSIS 3.1电缆调制解调器终端系统(CMTS)/视频点播(VOD)/边沿正交幅度调制(EQAM)
- 无线通信基础设施
- W-CDMA, LTE, LTE-A, 点对点
- 仪器仪表、自动测试设备(ATE)
- 雷达和干扰发射器
参考资料
数据手册 1
用户手册 1
技术文章 1
FPGA 互操作性报告 1
器件驱动器 1
模拟对话 2
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9161BBCZ | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9161BBCZRL | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
未找到匹配项目 | ||
1月 30, 2020 - 20_0020 AD9161/AD9162/AD9163/AD9164 Die Revision |
||
AD9161BBCZ | 量产 | |
AD9161BBCZRL | 量产 |
这是最新版本的数据手册
软件资源
器件驱动器 1
AD916x API
API library for the AD916x family of 11-Bit/16-Bit, 12 GSPS, RF Digital-to-Analog Converters
更多内容Evaluation Software 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
找不到您所需的软件或驱动?
硬件生态系统
工具及仿真模型
Using MATLAB with ADS7 and AD916x Eval Boards
The AD916x evaluation boards can be used and controlled by a MATLAB simulation. This enables users to verify simulation results by running on actual hardware.
打开工具ADIsimDDS(直接数字频率合成)
ADIsimDDS利用数学公式模拟和显示选定器件的整体性能。ADIsimDDS根据参考时钟频率和所需的输出频率计算所需的FTW。该工具还对整体频谱性能估算进行模拟,允许用户探讨外部重建滤波器的效应。
打开工具ADIsimRF
ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。
打开工具DAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具