eshop-promo-banner

在 ADI 中国在线商城下单采购需要注意哪些事项呢?
从 myAnalog 注册到产品加购、在线快捷支付,本视频手把手带您沉浸式体验 ADI 中国在线商城购物的采购流程。

点击查看详情

HMC7044

推荐用于新设计

带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 超低rms抖动: 典型值:44 fs(12 kHz至20 MHz,2457.6 MHz)
  • 噪底: −156 dBc/Hz (2457.6 MHz)
  • 低相位噪声: −141.7 dBc/Hz(800 kHz时,983.04 MHz输出)
  • PLL2最多提供14路LVDS、LVPECL或CML型器件时钟(DCLK)
    • CLKOUTx/CLKOUTx和SCLKOUTx/SCLKOUTx最高频率达3200 MHz
  • JESD204B兼容系统参考(SYSREF)脉冲
  • 25 ps模拟延迟和½ VCO周期数字延迟,14个时钟输出通道各自都能对延迟进行编程
  • 相位噪声与功耗的关系可通过SPI编程
  • SYSREF有效中断可简化JESD204B同步
  • 窄带、双核VCO
  • 最多2个缓冲压控振荡器(VCXO)输出
  • LVDS、LVPECL、CMOS和CML模式下最多4个输入时钟
  • 频率保持模式可保持输出频率
  • 信号丢失(LOS)检测和无中断参考切换
  • 4个GPIO报警/状态指示器,可确定系统健康程度
  • 支持最高6000 MHz的外部VCO输入
  • 片内稳压器提供出色的PSRR
  • 68引脚、10 mm × 10 mm LFCSP封装

HMC7044是一款高性能双环路整数N分频抖动衰减器,能够选择参考并生成超低相位噪声的频率,支持配有并行或串行(JESD204B型)接口的高速数据转换器。 HMC7044具有两个可通过SPI选择的整数模式PLL和交叠的片内VCO,调谐范围分别达2.5 GHz和3 GHz。 该器件旨在满足GSM和LTE基站设计的要求,并通过多种时钟管理和分配特性来简化基带和无线电卡时钟树的设计。 HMC7044提供14路低噪声且可配置的输出,可以灵活地与许多不同器件接口,包括数据转换器、现场可编程门阵列(FPGA)和混频器本振(LO)。

HMC7044的DCLK和SYSREF时钟输出可配置来支持CML、LVDS、LVPECL和LVCMOS等信号标准,不同的偏置设置则可抵消变化的板插入损耗。

应用
  • JESD204B时钟产生
  • 蜂窝基础设施(多载波GSM、LTE、W-CDMA)
  • 数据转换器时钟
  • 微波基带卡
  • 相控阵参考分配

HMC7044
带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器
HMC7044 Functional Block Diagram HMC7044 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源


硬件生态系统

部分模型 产品周期 描述
扇出缓冲器和分路器 2
LTC6955 最后购买期限 超低抖动 7.5GHz 11 输出扇出缓冲器系列
HMC7043 推荐用于新设计

高性能、3.2 GHz、14输出扇出缓冲器

Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

ADIsimCLK设计与评估软件

ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

打开工具

IBIS 模型 1

最新评论

近期浏览