-
ADSP-21371/ADSP-21375 SHARCプロセッサ (Rev. B)2/3/2010PDF3353 kB
製品概要
機能と利点
- 1596MFLOPSのピーク性能を備えた266MHzのSIMD SHARCコア
- 1MビットSRAM、および業界標準のオーディオ・デコードとポストプロセッシング係数を内蔵した4MビットROM
- 最高速のプロセッサ実行と並行して周辺クロック速度で実行される32ビットのDMA転送
- 同期(SDRAM)および非同期両方のメモリ・デバイスとグルーレスに接続する32ビット幅の外部ポート
- メイン・メモリからのダイレクト実行
- S/P DIFトランスミッタ/レシーバなどの周辺機能に対してユーザが設定可能なデジタル・オーディオ・インターフェース(DAI)
- 外部メモリに循環バッファを保持するタップ/オフセット・ベースの読出し動作の遅延ラインDMAエンジン
- I2Sモード、レフト・ジャスティファイ・モード、TDMモードに対応する8個のシリアル・ポート(SPORT)
- マスター・モードとスレーブ・モードに対応する2個のSPI互換ポート
- 16チャンネルのパルス幅変調(PWM)出力
- フル機能装備の3個のタイマ
- 208ピンMQFPパッケージ:商用および工業用温度範囲
製品概要
ADSP-21375とADSP-21371を含む第3世代のSHARC®プロセッサは、より高速な処理パワー、オーディオに特化した周辺機能、および新しいメモリ構成を備え、最新のサラウンドサウンド・デコーダ・アルゴリズムに対応できます。すべてのデバイスは、ADSP-21367やADSP-21369などの他のSHARCプロセッサ製品とピン互換および完全なコード互換です。これらの最新のSHARCプロセッサ・ファミリー製品は、32ビット固定小数点と32/40ビット浮動小数点演算フォーマットに対応する単一命令複数データ(SIMD)コアをベースにしているため、高性能のオーディオ・アプリケーションに最適です。ADSP-21371は第3世代のSHARCプロセッサ・ファミリー製品の1つとして、きわめて低い価格で266MHz/1596MFLOPSの高い性能を発揮します。したがって、ますます高度な条件が求められるプロ用オーディオおよび自動車用オーディオの市場ニーズに低価格で応える製品として最適です。コア性能の強化に加えて、S/P DIFトランスミッタ/レシーバなどの付加価値の高い周辺機能も追加されています。さらに、133MHzで動作する32ビット・インターフェースによって、同期式のSDRAMとダイレクトにインターフェースします。
第3世代SHARCプロセッサには、ハードウェア設計を簡素化し、設計上のリスクを最小化すると同時に、最終製品の市場化までの時間を短縮するように設計された、特定用途向けの周辺機能も集積化されています。周辺機能に対してユーザが設定可能なデジタルアプリケーションインタフェース(DAI)と呼ばれるこれらの機能ブロックは、ソフトウェア・プログラマブルな信号ルーティング・ユニット(SRU)を介して、相互にまたは外部ピンに接続することが可能です。SRUはDAIブロック間の完全で柔軟なルーティングを可能にする革新的なアーキテクチャです。SRUを経由して接続される周辺機能には、シリアル・ポート、SPIポート、S/P DIFトランスミッタ/レシーバなどがあります。
製品ライフサイクル
製造中
この製品ファミリーの1つ以上の型番が生産/供給中です。新規の設計に適していますが、より新しい代替製品を提供している場合があります。
評価キット (3)
参考資料
-
EE-112: Class Implementation in Analog C++11/14/2016PDF31 K
-
EE-356: エミュレータ/評価ハードウェアのトラブルシューティング・ガイド CCES 対応版 (Rev. 1)10/4/2012PDF0
-
EE-355: Expert In-Circuit FLASH Programmer for SHARC® Processors (Rev. 1)8/20/2012PDF1045 kB
-
EE-243: Using the Expert DAI for SHARC® Processors (Rev. 7)7/6/2010PDF337 kB
-
EE-286: SDRAMメモリとADSP-21368/ADSP-2137x SHARC®プロセッサとのインターフェース (Rev. 4)2/24/2010PDF1604 kB
-
EE-345: Boot Kernel Customization and Firmware Upgradeability on SHARC Processors® (Rev. 1)10/6/2009PDF331 kB
-
EE-332: Cycle Counting and Profiling (Rev. 2)8/18/2009PDF142 kB
-
EE-322: Expert Code Generator for SHARC® Processors (Rev. 5)6/15/2009PDF742 kB
-
EE-340: SPIによるSHARC®とBlackfin®間接続 (Rev. 1)7/11/2008PDF682 kB
-
EE-323: Implementing Dynamically Loaded Software Modules (Rev. 1)3/8/2008PDF0
-
EE-329: Running FAT16 File Systems and DOS Commands on SHARC® Processors (Rev. 1)10/4/2007PDF868 kB
-
EE-330: Windows Vista Compatibility in VisualDSP++ 5.0 Development Tools (Rev. 1)8/31/2007PDF276 kB
-
EE-266: Programming S/PDIF on ADSP-2136x and ADSP-21371 SHARC® Processors (Rev. 2)8/28/2007PDF1147 kB
-
EE-231: In-Circuit Programming of an SPI Flash with SHARC® Processors (Rev. 2)8/27/2007PDF74 kB
-
EE-328: Migrating from ADSP-2106x/2116x to ADSP-2126x/2136x/2137x SHARC® Processors (Rev. 1)7/27/2007PDF101 kB
-
EE-318: Estimating Power Dissipation for ADSP-21371 SHARC® Processors (Rev. 1)7/20/2007PDF131 kB
-
EE-175: Emulator and Evaluation Hardware Troubleshooting Guide for VisualDSP++ Users (Rev. 14)5/21/2007PDF183 kB
-
EE-313: Land Pattern Compatibility Between 28x28 MQFP and LQFP Packages (Rev. 1)3/19/2007PDF41 kB
-
EE-56: Tips and Tricks on SHARC® EPROM and Host Boot Loader (Rev. 3)3/7/2007PDF108 kB
-
EE-84: External Port DMA Modes of Operation for SHARC Processors (Rev. 2)3/2/2007PDF99K
-
EE-223: In-Circuit Flash Programming on SHARC® Processors (Rev. 2)2/23/2007PDF258 kB
-
EE-253: Power Bypass Decoupling of SHARC® Processors (Rev. 1)12/5/2006PDF354 kB
-
EE-296: Using the UART Port Controller on SHARC® Processors (Rev. 2)11/22/2006PDF114 kB
-
EE-305: SHARC®プロセッサ採用システムのデザインとデバッグ (Rev. 1)11/15/2006PDF350 kB
-
EE-290: Managing the Core PLL on SHARC® Processors (Rev. 5)7/12/2006PDF409 kB
-
EE-285: Migrating from ADSP-21065L to ADSP-21375 SHARC® Processors (Rev. 2)11/21/2005PDF103 kB
-
EE-270: Extended-Precision Fixed-Point Arithmetic on SIMD SHARC® Processors (Rev. 1)7/8/2005PDF86 kB
-
EE-264: Interfacing MultiMediaCard™ with ADSP-2126x SHARC® Processors (Rev. 1)5/6/2005PDF975 kB
-
EE-267: Implementing In-Place FFTs on SISD and SIMD SHARC® Processors (Rev. 1)4/4/2005PDF32 kB
-
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev. 1)2/15/2005PDF90 kB
-
EE-260: Interfacing AD7865 Parallel ADCs to ADSP-2136x SHARC® Processors (Rev. 1)12/17/2004PDF500 kB
-
EE-202: Using the Expert Linker for Multiprocessor LDFs (Rev. 3)9/15/2004PDF1186 kB
-
EE-232: Configuring the Signal Routing Unit of ADSP-2126x SHARC® DSPs (Rev. 1)2/18/2004PDF70 kB
-
EE-189: Link Port Tips & Tricks For ADSP-2106x & ADSP-2116x SHARC® DSPs10/27/2003PDF105 kB
-
EE-191: Implementing a Glueless UART Using The SHARC® DSP SPORTs5/21/2003PDF174 kB
-
EE-177: SHARC® SPI Slave Booting (Rev. 3)5/2/2003PDF43 kB
-
EE-68: Analog Devices JTAG Emulation Technical Reference (Rev. 10)12/20/2002PDF293 kB
-
EE-69: Understanding and Using Linker Description Files on SHARC Processors (Rev. 2)9/17/2002PDF88 kB
-
EE-110: A Quick Primer on ELF and DWARF File Formats5/17/2000PDF19 kB
-
EE-69: リンカー記述ファイルを使いこなす1/1/2000PDF
-
EE-104: Setting Up Streams with the VisualDSP Debugger11/5/1999PDF120 kB
-
SHARC® Audio EZ-Extender® Manual (Rev. 1.1)11/11/2009PDF617 kB
-
ADSP-21371 EZ-KIT Lite® Evaluation System Manual (Rev. 1.1)9/14/2009PDF1061 kB
-
Blackfin®/SHARC® USB EZ-Extender® Manual (Rev. 1.1)5/7/2009PDF359 kB
-
SHARC® USB EZ-Extender® Manual (Rev. 2.1)7/26/2006PDF222 kB
-
SHARC® EZ-Extender® Manual (Rev. 3.1)7/26/2006PDF235 kB
-
SHARC Processors: Manuals9/10/2015
-
Getting Started with SHARC2/14/2015
-
ADSP-214xx SHARC® Processor Hardware Reference (Rev. 1.1)8/17/2009PDF17731 kB
-
SHARC® Processor Programming Reference (Includes ADSP-2136x, ADSP-2137x, and ADSP-214xx Processors) (Rev. 2.4)3/14/2007PDF5387 kB
-
VisualDSP++® 5.0 Assembler and Preprocessor Manual (Rev. 3.4)11/15/2009PDF3197 kB
-
VisualDSP++® 5.0 C/C++ Compiler Manual for SHARC® Processors (Rev. 1.5)11/13/2009PDF2277 kB
-
VisualDSP++® 5.0 Loader and Utilities Manual (Rev. 2.5)11/13/2009PDF2246 kB
-
VisualDSP++® 5.0 Licensing Guide (Rev. 1.4)11/13/2009PDF392 kB
-
VisualDSP++® 5.0 Kernel (VDK) Users Guide (Rev. 3.5)11/13/2009PDF2401 kB
-
VisualDSP++® 5.0 Linker and Utilities Manual (Rev. 3.5)11/13/2009PDF2290 kB
-
VisualDSP++® 5.0 Run-Time Library Manual for SHARC® Processors (Rev. 1.5)11/12/2009PDF2298 kB
-
VisualDSP++® 5.0 Users Guide (Rev. 3.0)12/9/2007PDF2738 kB
-
VisualDSP++® 5.0 Quick Installation Reference Card (Rev. 3.1)8/30/2007PDF91 kB
-
VisualDSP++® 5.0 Getting Started Guide (Rev. 3.0)8/30/2007PDF2035 kB
-
VisualDSP++® 5.0 Product Release Bulletin (Rev. 3.0)8/30/2007PDF774 kB
-
ICE-1000/ICE-2000 Emulator User’s Guide (Rev. 1.2)6/3/2014PDF321 kB
-
HPUSB, USB, and HPPCI Emulator User’s Guide (Rev. 3.2)11/11/2009PDF746 kB
-
ICE-100B Emulator User’s Guide (Rev. 1.1)11/11/2009PDF348 kB
-
ADSP-21371/ADSP-21375 SHARCアノーマリ・リスト レビジョン 0.0 (Rev F, 06-07-2009) (Rev. G)2/3/2010PDF436 kB
-
SHARCプロセッサ・ファミリー1/23/2011PDF1737 kB
-
FAQ7/26/2017
-
ADI Complementary Parts Guide - Supervisory Devices and DSP Processors2/12/2015PDF93 K
ソフトウェア & システム
Software & Tools Anomalies
Software Development Tools
CrossCore® Embedded Studio
SigmaStudio®
アナログ・デバイセズのDSPオーディオ・プロセッサおよびA2B®(オートモーティブ・オーディオ・バス)トランシーバー向けにプログラミング、開発、チューニングを行うソフトウェアのグラフィック開発ツール
ツールおよびシミュレーション
BSDL Model Files
設計ツール
SHARC プロセッサ ソフトウェア&ツールの一覧を掲載しております。
設計リソース
アナログ・デバイセズでは、最高レベルの品質と信頼性を備えた製品を提供することに最大の力を常に注いでいます。これを実現するため、製品およびプロセスの設計のあらゆる観点で品質と信頼性のチェックを行っています。そして、それは、製造工程においても同様です。アナログ・デバイセズは常に、出荷製品の「ゼロ・ディフェクト」を目指しています。
PCN-PDN Information
サンプル&購入
ご注文に関するFAQ
オンライン注文や支払い方法などに関する質問については、 ご注文に関するFAQをご覧ください。
購入価格
(**) 表示されている価格と価格範囲は、少量の注文に基づくものです。
リスト価格
(*)価格は1Ku当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店. または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。
サンプル請求について
上記の「サンプル注文」ボタンをクリックすると、サードパーティのADIサンプルサイトにリダイレクトされます。選択された部品は、ログイン後、当サイトのカートに引き継がれます。当サイトを利用したことがない場合は、新規にアカウントを作成してください。サンプルサイトに関するご質問は、 カスタマーサービスへお問合せ ください。