ADSP-21065L
最終販売SHARC、66 MHz、198 MFLOPS、3.3V、浮動小数点、低価格
- 製品モデル
- 1
- 1Ku当たりの価格
- 価格は未定
製品情報
- 198MFLOPS(32ビット浮動小数点)
- 16K 32ビット・デュアル・ポート・オンチップ・メモリ(544 Kビット 設定可能)
- 64M×32ビット・ワードの外部アドレス空間
- グルーレスなSDRAMインターフェース
- 最大8チャンネルに対応するI2Sモード
- 32チャンネルのTDMに対応する2つのシリアル送信 / 受信ポート
- イベント・キャプチャおよびPWMオプション対応の2つのタイマ
- 12本のプログラマブルI/Oピン
- 10チャンネルのDMA
- 2個のADSP-21065Lを用いたグルーレスなマルチプロセッシング
- ADSP-21065L-EPのデータシート(pdf)はこちらからダウンロードできます。
- 拡張温度範囲:−55°C ~+110°C
- 製造ベースラインにて制御
- 組み立て/テストは同一工場
- 製造工場は一箇所に限定
- PCN(製品変更通知)を強化
- 品質データは要求に応じて入手可能
- DSCC図面番号:V62/13601
ADSP-21065Lは固定小数点、浮動小数点ともに効率のよいプログラムが可能な汎用32ビットDSPです。柔軟なプログラミング性能に加えて、高性能なコアと組み込まれた周辺機能によって、多岐にわたるコンスーマ、通信、自動車、工業、コンピュータ等のアプリケーションに抜群の費用対効果をあげます。
ADSP-21065Lは、アナログ・デバイセズのSHARCDSPファミリとコード互換です。このため、アナログ・デバイセズとSHARCサードパーティの企業が提供するハードウェアおよびソフトウェア開発ツールをすぐに利用できます。
ドキュメント
データシート 2
ユーザ・ガイド 1
アプリケーション・ノート 49
プロセッサ・マニュアル 4
製品ハイライト 3
集積回路異常 1
レガシー・エミュレータ・マニュアル 2
レガシー評価用キットマニュアル 2
製品ハイライト 3
製品選択ガイド 1
Analog Dialogue 1
| 製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
|---|---|---|---|
| ADSP-21065LKCAZ264 | 196-Ball CSPBGA (15mm x 15mm x 1.7mm) |
| 製品モデル | 製品ライフサイクル | PCN |
|---|---|---|
|
6 18, 2010 - 07_0093 Conversion to Laser Mark for all ADSPXXXX, ADSSTXXXX, and PC Audio Codecs Ink on Plastic Encapsulated Parts |
||
| ADSP-21065LKCAZ264 | ||
|
8 29, 2024 - 24_0080 Obsolescence of ADSP-2185L, ADSP-2187L and ADSP-21065L products |
||
| ADSP-21065LKCAZ264 | ||
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
ソフトウェアおよびツール異常 1
評価用ソフトウェア 0
必要なソフトウェア/ドライバが見つかりませんか?
ツールおよびシミュレーション
BSDLモデル・ファイル 2
Designing with BGA
Surface Mount Assembly Recommendations for Plastic Ball Grid Array (PBGA) Packages
ツールを開くIBISモデル 1
最新のディスカッション
ADSP-21065Lに関するディスカッションはまだありません。意見を投稿しますか?
EngineerZone®でディスカッションを始める