ADSP-21065L

最終販売

SHARC、66 MHz、198 MFLOPS、3.3V、浮動小数点、低価格

製品モデル
2
1Ku当たりの価格
価格は未定
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • 198MFLOPS(32ビット浮動小数点)
  • 16K 32ビット・デュアル・ポート・オンチップ・メモリ(544 Kビット 設定可能)
  • 64M×32ビット・ワードの外部アドレス空間
  • グルーレスなSDRAMインターフェース
  • 最大8チャンネルに対応するI2Sモード
  • 32チャンネルのTDMに対応する2つのシリアル送信 / 受信ポート
  • イベント・キャプチャおよびPWMオプション対応の2つのタイマ
  • 12本のプログラマブルI/Oピン
  • 10チャンネルのDMA
  • 2個のADSP-21065Lを用いたグルーレスなマルチプロセッシング
ADSP-21065Lは、防衛および宇宙航空アプリケーション(AQEC)をサポートします。
  • ADSP-21065L-EPのデータシート(pdf)はこちらからダウンロードできます。
  • 拡張温度範囲:−55°C ~+110°C
  • 製造ベースラインにて制御
  • 組み立て/テストは同一工場
  • 製造工場は一箇所に限定
  • PCN(製品変更通知)を強化
  • 品質データは要求に応じて入手可能
  • DSCC図面番号:V62/13601


ADSP-21065L
SHARC、66 MHz、198 MFLOPS、3.3V、浮動小数点、低価格
ADSP-21065 Functional Block Diagram
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート 2

ユーザ・ガイド 1

アプリケーション・ノート 49

プロセッサ・マニュアル 4

製品ハイライト 3

集積回路異常 1

レガシー・エミュレータ・マニュアル 2

さらに詳しく
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ソフトウェア・リソース

ソフトウェアおよびツール異常 1


ツールおよびシミュレーション

IBISモデル 1

BSDLモデル・ファイル 2

Designing with BGA

Surface Mount Assembly Recommendations for Plastic Ball Grid Array (PBGA) Packages

ツールを開く

最新のディスカッション

最近表示した製品