AD9683
推荐新设计使用14位、170 MSPS/250 MSPS、JESD204B模数转换器
- 产品模型
- 4
产品详情
- JESD204B Subclass 0或Subclass 1编码串行数字输出
- 信噪比(SNR):70.6 dBFS(185 MHz AIN,250 MSPS)
- 无杂散动态范围(SFDR):88 dBc(185 MHz AIN,250 MSPS)
- 总功耗:
434 mW (250 MSPS) - 1.8 V电源电压
- 1至8整数输入时钟分频器
- 采样速率最高达250 MSPS
- 中频采样频率最高达400 MHz
- 模数转换器(ADC)内置基准电压源
- 灵活的模拟输入范围
-- 1.4 V p-p至2.0 V p-p
(标称值1.75 V p-p) - ADC时钟占空比稳定器(DCS)
- 串行端口控制
- 节能的掉电模式
AD9683是一款14位ADC,最高采样速率250 MSPS,旨在为低成本、小尺寸、宽带宽、多功能通信应用提供解决方案。
这款ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。ADC内核具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计。占空比稳定器可用来补偿ADC时钟占空比的波动,使转换器保持出色的性能。JESD204B高速串行接口可降低电路板布线要求,并减少接收器件所需的引脚数量。
ADC输出数据直接送至JESD204B串行输出通道。这些输出设置为CML电平。数据可以通过通道以最高采样速率250 MSPS发送,得到5 Gbps的通道速率。器件提供同步输入(SYNCINB±和SYSREF±)。
需要时,灵活的掉电选项可以明显降低功耗。通过专用快速检测引脚支持可编程超量程电平检测。
设置与控制编程利用三线式SPI兼容型串行接口来完成。
AD9683采用32引脚LFCSP封装,额定温度范围为−40°C至+85°C工业温度范围。该产品受美国专利保护。
产品特色
- 集成14位、170 MSPS/250 MSPS ADC。
- 可配置的JESD204B输出模块支持最高5 Gbps的通道速率。
- 片内锁相环(PLL)允许用户提供单个ADC采样时钟,对应JESD204B数据速率时钟由PLL乘以该ADC采样时钟产生。
- 支持可选RF时钟输入以简化系统板设计。
- 取得专利的差分输入在最高至400 MHz的输入频率下仍保持出色的信噪比(SNR)性能。
- 采用1.8 V单电源供电。
- 标准串行端口接口(SPI)支持各种产品特性和功能,例如:控制时钟DCS、掉电模式、测试模式、基准电压模式、超量程快速检测以及串行输出配置等。
应用
- 通信
- 分集无线电系统
- 多模式数字接收机(3G)
TD-SCDMA、WiMAX、WCDMA、CDMA2000、GSM、EDGE、LTE - DOCSIS 3.0 CMTS上游接收路径
- HFC数字反向路径接收器
- 智能天线系统
- 电子测试与测量设备
- 雷达接收机
- COMSEC无线电架构
- IED检测/干扰系统
- 通用软件无线电
- 宽带数据应用
- 超声设备
参考资料
数据手册 1
用户手册 1
应用笔记 14
技术文章 2
信息 1
教程 1
FPGA 互操作性报告 2
器件驱动器 2
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9683BCPZ-170 | 32-Lead LFCSP (5mm x 5mm x 0.75mm w/ EP) | ||
AD9683BCPZ-250 | 32-Lead LFCSP (5mm x 5mm x 0.75mm w/ EP) | ||
AD9683BCPZRL7-170 | 32-Lead LFCSP (5mm x 5mm x 0.75mm w/ EP) | ||
AD9683BCPZRL7-250 | 32-Lead LFCSP (5mm x 5mm x 0.75mm w/ EP) |
这是最新版本的数据手册
软件资源
Evaluation Software 2
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
JESD204接口框架
Integrated JESD204 software framework for rapid system-level development and optimization
找不到您所需的软件或驱动?
硬件生态系统
部分模型 | 产品周期 | 描述 |
---|---|---|
单端转差分放大器 2 | ||
ADA4927-1 | 推荐新设计使用 | 超低失真电流反馈型ADC驱动器 |
ADA4938-1 | 推荐新设计使用 | 超低失真差分ADC驱动器(单通道) |
全差分放大器 1 | ||
ADL5562 | 推荐新设计使用 | 2.6GHz 超低失真RF/IF差分放大器 |
时钟产生器件 1 | ||
AD9528 | 推荐新设计使用 | 提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器 |
时钟分配器件 1 | ||
HMC7043 | 推荐新设计使用 |
高性能、3.2 GHz、14输出扇出缓冲器 |
数字控制VGA 2 | ||
ADL5201 | 过期 | 宽动态范围、高速、数字控制VGA |
AD8375 | 量产 | 超低失真IF VGA |
工具及仿真模型
AD9683 IBIS Model 1
ADC Companion Transport Layer RTL Code Generator Tool
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具Visual Analog
对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。
打开工具ADIsimRF
ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。
打开工具AD9683 Simulink ADIsimADC Model
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 ad9683的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论