概览

优势和特点

  • JESD204B Subclass 0或Subclass 1编码串行数字输出
  • 信噪比(SNR):70.6 dBFS(185 MHz AIN,250 MSPS)
  • 无杂散动态范围(SFDR):88 dBc(185 MHz AIN,250 MSPS)
  • 总功耗:
    434 mW (250 MSPS)
  • 1.8 V电源电压
  • 1至8整数输入时钟分频器
  • 采样速率最高达250 MSPS
  • 中频采样频率最高达400 MHz
  • 模数转换器(ADC)内置基准电压源
  • 灵活的模拟输入范围
    -- 1.4 V p-p至2.0 V p-p
    (标称值1.75 V p-p)
  • ADC时钟占空比稳定器(DCS)
  • 串行端口控制
  • 节能的掉电模式

产品详情

AD9683是一款14位ADC,最高采样速率250 MSPS,旨在为低成本、小尺寸、宽带宽、多功能通信应用提供解决方案。

这款ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。ADC内核具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计。占空比稳定器可用来补偿ADC时钟占空比的波动,使转换器保持出色的性能。JESD204B高速串行接口可降低电路板布线要求,并减少接收器件所需的引脚数量。

ADC输出数据直接送至JESD204B串行输出通道。这些输出设置为CML电平。数据可以通过通道以最高采样速率250 MSPS发送,得到5 Gbps的通道速率。器件提供同步输入(SYNCINB±和SYSREF±)。

需要时,灵活的掉电选项可以明显降低功耗。通过专用快速检测引脚支持可编程超量程电平检测。

设置与控制编程利用三线式SPI兼容型串行接口来完成。

AD9683采用32引脚LFCSP封装,额定温度范围为−40°C至+85°C工业温度范围。该产品受美国专利保护。

产品特色

  1. 集成14位、170 MSPS/250 MSPS ADC。
  2. 可配置的JESD204B输出模块支持最高5 Gbps的通道速率。
  3. 片内锁相环(PLL)允许用户提供单个ADC采样时钟,对应JESD204B数据速率时钟由PLL乘以该ADC采样时钟产生。
  4. 支持可选RF时钟输入以简化系统板设计。
  5. 取得专利的差分输入在最高至400 MHz的输入频率下仍保持出色的信噪比(SNR)性能。
  6. 采用1.8 V单电源供电。
  7. 标准串行端口接口(SPI)支持各种产品特性和功能,例如:控制时钟DCS、掉电模式、测试模式、基准电压模式、超量程快速检测以及串行输出配置等。

应用

  • 通信
  • 分集无线电系统
  • 多模式数字接收机(3G)
    TD-SCDMA、WiMAX、WCDMA、CDMA2000、GSM、EDGE、LTE
  • DOCSIS 3.0 CMTS上游接收路径
  • HFC数字反向路径接收器
  • 智能天线系统
  • 电子测试与测量设备
  • 雷达接收机
  • COMSEC无线电架构
  • IED检测/干扰系统
  • 通用软件无线电
  • 宽带数据应用
  • 超声设备

产品生命周期 icon-recommended 推荐新设计使用

本产品已上市。数据手册包含所有最终性能规格和工作条件。ADI公司推荐新设计使用这些产品。

评估套件 (1)

文档

应用笔记 (28)

软件代码及系统需求

评估软件

JESD204接口框架

Integrated JESD204 software framework for rapid system-level development and optimization

工具及仿真模型

IBIS模型

AD9683 IBIS Model

设计工具

JESD204x Frame Mapping Table Generator

The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.

Companion Transport Layer RTL Code Generator Tool (Rev. 1.0)

This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

ADIsimRF

ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。

配套产品推荐

AD9683 配套产品

推荐 使用的驱动放大器

推荐 Clock Drivers

  • 针对低抖动、低相位噪声、时钟扇出缓冲器: AD9528.
  • For low jitter clock buffering in a JESD204B system
    : HMC7043.

设计资源

ADI始终把满足您最高可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。

样片申请及购买

电脑版网站提供样片和购买功能
返回
查询库存

这里所列出的美国报价单仅供预算参考,指美元报价(规定订量的每片美元,美国离岸价),如有修改不再另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于特殊批量报价,请与您当地的ADI公司办事处或代理商联络。对于评估板和套件的报价是指一个单位价格。


价格表帮助

 

购买评估板 所示报价为单片价格
以上块评估板您均可以已通过 analog.com 获取。如超过单片的数量,请通过代理商进行购买。
所示报价为单片价格。所列的美国报价单仅供预算参考,指美元报价(每片美国离岸价),如有修改恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。