LT1366
Info: : 製造中
searchIcon
cartIcon

LT1366

デュアル高精度レール・トゥ・レール 入力/出力オペアンプ

すべて表示 showmore-icon

Info: : 製造中 tooltip
Info: : 製造中 tooltip

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 3
1Ku当たりの価格 最低価格:$5.17
特長
  • 入力同相範囲に両レールを含む 
  • レール・トゥ・レール出力振幅 
  • 低入力オフセット電圧: 150μV 
  • 高同相除去比: 90dB 
  • 高AVOL: 1V/μV(最小、10kΩ負荷ドライブ時) 
  • 低入力バイアス電流: 10nA 
  • 広い電源範囲: 1.8Vから ±15V 
  • 低電源電流: 375μA/アンプ 
  • 高出力ドライブ: 30mA 
  • 利得・バンド幅積: 400kHz 
  • スルーレート: 0.13V/μs 
  • 最大1000pFの容量性負荷で安定動作
製品概要
show more Icon
LT®1366/LT1367/LT1368/LT1369は、デュアルおよびクワッドのバイポーラ・オペアンプで、高精度仕様のレール・トゥ・レール入力および出力動作が可能です。これらのオペアンプは、1.8Vから36Vの全電源電圧範囲で特性を維持します。動作は3V、5V、および±15V電源で規定されています。入力オフセット電圧は標準150μV、開ループ利得AVOLは100万倍で、10k負荷のドライブが可能です。同相除去は、全レール・トゥ・レール入力範囲において標準90dB、電源電圧除去は110dBです。
 
LT1366/LT1367は従来式の補償方法を採用しており、1000pF以下の容量性負荷に対する安定性が保証されています。LT1368/LT1369も補償されていますが、0.1μFの出力コンデンサが必要であり、それによって電源電圧除去が向上し、高周波数での出力インピーダンスが低下します。出力コンデンサのフィルタリング作用によって高周波数ノイズが低減されるため、A/Dコンバータをドライブする際に有用です。
 
LT1366/LT1368は、標準デュアル・オペアンプ・ピン配置のプラスチック8ピンPDIPパッケージ、および8リードSOパッケージで供給されます。LT1367/LT1369は標準クワッド・ピン配置の14ピン・プラスチックSOパッケージで供給されます。これらのデバイスは、多くの標準オペアンプのプラグイン互換品として使用し、入力/出力範囲と精度を改善することができます。
Applications
  • レール・トゥ・レール・バッファ・アンプ 
  • 低電圧信号処理 
  • 一方のレールでの電源電流センシング 
  • A/Dコンバータのドライブ 

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 3
1Ku当たりの価格 最低価格:$5.17

利用上の注意

close icon

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

ドキュメント

アナログ・デバイセズは、最高レベルの品質と信頼性を満たす製品を供給することを常に最重要視しています。これを実現するため、製品、プロセス設計、更には製造プロセスに対しあらゆる観点から品質と信頼性のチェックを行っています。アナログ・デバイセズでは出荷製品に対する「ゼロ・ディフェクト」を常に目指しています。詳細については、アナログ・デバイセズの品質および信頼性プログラム、認証のページを参照してください。
製品モデル ピン/パッケージ図 資料 CADシンボル、フットプリント、および3Dモデル
LT1366CN8#PBF
  • HTML
  • HTML
LT1366CS8#PBF
  • HTML
  • HTML
LT1366CS8#TRPBF
  • HTML
  • HTML

モデルでフィルタ

reset

絞り込み条件をリセット

製品モデル

製品ライフサイクル

PCN

10 8, 2024

- 24_0234

Migrating Bottom Trace Code Marking to Top Side Laser Marking for PDIP Package

10 11, 2022

- 22_0241

Epoxy Change from Henkel 8290 to 8290A for PDIP Package

8 6, 2022

- 22_0172

Laser Top Mark Conversion for PDIP Packages Assembled in ADPG [PNG]

10 8, 2024

- 24_0236

Migrating Bottom Trace Code Marking to Top Side Laser Marking for SOIC_N Package

10 12, 2022

- 22_0254

Epoxy Change from Henkel 8290 to 8290A for 8-Lead SOIC Package (PCN part 1 of 2)

6 11, 2021

- 21_0060

Laser Top Mark for 8SOICN Assembled in ADPG, UTL and CRM

モデルでフィルタ

reset

絞り込み条件をリセット

製品モデル

製品ライフサイクル

PCN

10 8, 2024

- 24_0234

arrow down

Migrating Bottom Trace Code Marking to Top Side Laser Marking for PDIP Package

10 11, 2022

- 22_0241

arrow down

Epoxy Change from Henkel 8290 to 8290A for PDIP Package

8 6, 2022

- 22_0172

arrow down

Laser Top Mark Conversion for PDIP Packages Assembled in ADPG [PNG]

10 8, 2024

- 24_0236

arrow down

Migrating Bottom Trace Code Marking to Top Side Laser Marking for SOIC_N Package

10 12, 2022

- 22_0254

arrow down

Epoxy Change from Henkel 8290 to 8290A for 8-Lead SOIC Package (PCN part 1 of 2)

6 11, 2021

- 21_0060

arrow down

Laser Top Mark for 8SOICN Assembled in ADPG, UTL and CRM

ソフトウェアおよび製品のエコシステム

ツールおよびシミュレーション 1

LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。

 

LTspiceデモ用回路集の実行方法

ステップ1: LTSpiceをダウンロードし、インストールしてください。

ステップ2: 下のセクションのリンクをクリックし、デモ用回路をダウンロードしてください。

ステップ3: 下のリンクをクリックしてもLTSpice が自動的に開かない場合は、リンクを右クリックし、“Save Target As”(対象をファイルに保存)を選択する方法でもシミュレーションを実行できます。ファイルを保存したら、LTSpiceを起動し、"File"メニューから"Open"を選択してデモ用回路を開いてください。

最近表示した製品