利用上の注意

本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.J)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。

Viewing:

製品情報

  • High performance 32-bit/40-bit floating-point processor for high performance audio processing
  • SIMD computational architecture
  • On-chip memory
    • 5 Mb L1 on-chip RAM
    • 8 Mb L2 RAM
  • Maximum instruction rate up to 400 MHz
  • Supports VISA
  • Supports FIR, IIR, FFT accelerator
  • DAI
    • 8 SPORTs
    • 4 PCGs
    • 1 S/PDIF transceiver
    • 4 ASRCs with −140 dB SNR performance
    • 1 IDP/PDAP
    • 1 DAI SRU
  • DPI
    • 2 SPIs
    • 1 UART
    • 12 flags
    • 1 TWI
    • 3 PWM modules (PWM1, PWM2, and PWM3)
    • 2 general-purpose timers
    • 1 DPI SRU2
  • 1 thermal diode
  • AEC-Q100 qualified for automotive applications

The ADSP1802 is a digital signal processor (DSP) that features Analog Devices, Inc. Super Harvard Architecture Single-Chip Computer (SHARC). The ADSP1802 is a 32-bit/40-bit floating point processor optimized for high performance audio applications with large on-chip RAM, multiple internal buses to eliminate I/O bottlenecks, and features an innovative digital applications interface (DAI).

Applications

  • Audio and acoustic processing in cabin, including active sound design, advanced chime, hands free and voice preprocessing, active noise cancellation, and audio path management.
  • Audio processing in consumer applications, including UI communication, professional audiovisual, hearables, and home theaters.
  • Intelligent buildings with security and surveillance.

ADSP1802
SHARC Processor
ADSP1802 Functional Block Diagram ADSP1802 Pin Configuration
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

さらに詳しく
myAnalogに追加

myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

新規プロジェクトを作成

ソフトウェア・リソース

必要なソフトウェア/ドライバが見つかりませんか?

ドライバ/ソフトウェアをリクエスト

評価用キット

eval board
EVAL-ADSP1802

Evaluating the ADSP1802 SHARC Processor

機能と利点

  • Analog Devices, Inc., ADSP1802 SHARC processor
    • Core performance up to 400 MHz
    • 88-lead lead frame chip scale (LFCSP) package
    • 25 MHz CLKIN oscillator/crystal
    • On-chip memory
      • 5 Mb L1 on-chip RAM
      • 8 Mb L2 RAM
  • 128 Mb SPI flash memory
  • Analog audio interface
    • Analog Devices AD1939 audio codec
    • 8 × 3.5 mm jacks for 8 channels of stereo output
    • 4 × 3.5 mm jacks for 4 channels of stereo input
    • Supports all 8 DACs and 4 ADCs in TDM and I2S modes at 48kHz, 96 kHz, and 192 kHz sample rates
  • Digital audio interface (S/PDIF)
    • Radio Corporation of America (RCA) phono jack output
    • RCA phono jack input
  • Temperature monitor
  • UART
  • 13 LEDs
  • 5 push buttons
  • JTAG in-circuit emulator (ICE) 14-pin header

製品詳細

The user guide explains the design and setup of the EVALADSP1802EBZ evaluation board. This evaluation board provides all digital applications interface (DAI) and digital peripheral interface (DPI) inputs/outputs by using jumpers and switches. The evaluation board is designed to be used in conjunction with the CrossCore Embedded Studio (CCES) environment to test the capabilities of the ADSP1802 processor, which interfaces to the EVAL-ADSP1802EBZ via the ICE-1000/ICE-2000 emulators. The EVAL-ADSP1802EBZ can be powered by an adapter or a 5 V supply. Any of these supplies are regulated to the voltages required on the EVAL-ADSP1802EBZ. The EVAL-ADSP1802EBZ contains four channels of analog-to-digital converter (ADC) input and eight channels of digital-to-analog converter (DAC) output. The core clock can be provided by a 25 MHz oscillator, crystal, or external CLK.

EVAL-ADSP1802
Evaluating the ADSP1802 SHARC Processor
EVAL-ADSP1801-1802 Board Photo Angle View EVAL-ADSP1801-1802 Board Photo Bottom View EVAL-ADSP1801-1802 Board Photo Top View

最新のディスカッション

最近表示した製品