不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- 集成NV SRAM、实时时钟(RTC)、晶体、电源故障控制电路和锂能源
- 时钟寄存器的访问方式与静态RAM的访问方式相同;这些寄存器驻留在RAM的前16个位置
- 世纪字节寄存器(即符合Y2K标准)
- 具有完全的非易失性,在没有电源的情况下可运行超过10年
- 精密上电复位
- 可编程看门狗定时器和RTC警报
- BCD编码的年、月、日期、星期、时、分、秒,自动闰年补偿有效期至2100年
- 电池电压电平指示器标志
- 电源故障写保护支持±10% VCC电源容差
- 锂能源在首次通电之前会断电以保持新鲜度
- 还提供工业温度范围:−40°C至+85°C
DS1556是一款全功能、符合-2000年标准(Y2KC)的实时时钟/日历(RTC),具有RTC警报、看门狗定时器、上电复位、电池监控器和128k x 8非易失性静态RAM。用户对DS1556内所有寄存器的访问都通过字节宽接口实现,如图1所示。RTC寄存器包含24小时BCD格式的世纪、年、月、日期、星期、时、分和秒数据。月份和闰年会自动校正。
RTC寄存器双缓冲至内部和外部寄存器组。用户可以直接访问外部寄存器组。可以禁用和启用对外部寄存器组的时钟/日历更新,以允许用户访问静态数据。假设内部振荡器开启,内部寄存器组会持续更新,无论外部寄存器设置如何,都会发生这种情况,以确保始终维护准确的RTC信息。
DS1556具有中断(低电平有效IRQ/FT)和复位(低电平有效RST)输出,可用于控制CPU活动。当RTC寄存器值与用户编程的警报值匹配时,低电平有效IRQ/FT中断输出可用于生成外部中断。当器件由系统电源供电时,此中断始终可用,并且可以编程为在电池供电状态下发生,以用作系统唤醒。低电平有效IRQ/FT或低电平有效RST输出也可用作CPU看门狗定时器,CPU活动受到监控,如果在编程限制内未检测到正确活动,则将激活中断或复位输出。DS1556上电复位可用于检测系统断电或故障,并将CPU保持在安全复位状态,直到正常电源恢复并稳定为止;低电平有效RST输出用于实现此功能。
DS1556还包含自己的电源故障电路,当VCC电源进入超出容差的状态时,该电路会自动取消选择器件。低VCC电平会导致系统操作不可预测,此功能可在此期间提供高度的数据安全性。
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
DS1556
文档
筛查
1 应用
数据手册
3
可靠性数据
1
16.28K
应用笔记
1
HTML
技术文章
2
HTML
HTML
设计笔记
5
HTML
HTML
HTML
HTML
HTML
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
数据手册 2
可靠性数据 1
应用笔记 1
设计笔记 3
技术文章 2
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
DS1556-70+ | Encapsulated Dual-In-Line Module |
|
|
DS1556-70IND+ | Encapsulated Dual-In-Line Module |
|
|
DS1556P-70+ | PowerCap Module |
|
|
DS1556W-120+ | Encapsulated Dual-In-Line Module |
|
|
DS1556W-120IND+ | Encapsulated Dual-In-Line Module |
|
|
DS1556WP-120+ | PowerCap Module |
|
|
DS1556WP-120IND+ | PowerCap Module |
|
- DS1556-70+
- 引脚/封装图-中文版
- Encapsulated Dual-In-Line Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- DS1556-70IND+
- 引脚/封装图-中文版
- Encapsulated Dual-In-Line Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- DS1556P-70+
- 引脚/封装图-中文版
- PowerCap Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- DS1556W-120+
- 引脚/封装图-中文版
- Encapsulated Dual-In-Line Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- DS1556W-120IND+
- 引脚/封装图-中文版
- Encapsulated Dual-In-Line Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- DS1556WP-120+
- 引脚/封装图-中文版
- PowerCap Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- DS1556WP-120IND+
- 引脚/封装图-中文版
- PowerCap Module
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
软件和型号相关生态系统
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
非易失性计时RAM1 |
||||
|
PowerCap,带有晶振 |