AD9545
Info : 推荐新设计使用
searchIcon
cartIcon

AD9545

IEEE1588 第 2 版以及 1 pps 同步器和自适应时钟转换器

更多 showmore-icon

Info : 推荐新设计使用 tooltip
Info : 推荐新设计使用 tooltip
产品详情
特性
  • 双 DPLL 可同步 1 Hz 到 500 MHz 物理层时钟,可在提供频率转换的同时去除噪声基准电压源的信号抖动
  • 符合 ITU-T G.8262 和 Telcordia GR-253 标准
  • 支持 Telcordia GR-1244、ITU-T G.812、G.813、G.823、G.824、G.825 和 G.8273.2
  • 针对低至 50 ppb 的频率偏移可进行持续频率监控和基准电压源验证
  • 两个 DPLL 都配有带有 24 位可编程模块的 24 位小数分频器
  • 可编程数字环路滤波器带宽:10-4 至 1850 Hz
  • 两个独立的可编程辅助 NCO(1 Hz 至 65,535 Hz,分辨率 < 1.4 × 10−12 Hz),适合 PTP 应用中的 IEEE-1588 第 2 版伺服反馈
  • 自动和手动保持和基准电压源切换,实现零延迟、无中断或相位增建
  • 基于可编程优先级的基准电压源切换,支持手动、自动可逆和自动不可逆模式
  • 5 对时钟输出引脚,每对都可用作差分 LVDS/HCSL/CML 或者两个单端输出(1 Hz 至 500 MHz)
  • 2 个差分或 4 个单端输入基准电压源
  • 交叉点多路复用器将基准输入与 PLL 互连
  • 支持嵌入(模块化)输入/输出时钟信号
  • 快速 DPLL 时钟模式
  • 支持 25 MHz 至 52 MHz 晶体谐振器、TCXO 或 OCXO 作为系统时钟,提供系统时钟频率稳定性补偿
  • 自动初始化的外部 EEPROM 支持
  • 1.8 V 单电源供电,带有内部调节功能
  • 内置温度监控器/警报和温度补偿,可增强零延迟性能
更多细节
show more Icon

AD9545 支持针对在服务提供商包交换网络上提供频率、相位和当日时间的现有和新兴 ITU 标准。

将 AD9545 的 10 个时钟输出同步为多达四个输入基准电压源中的任意一个。数字锁相环 (PLL) 可减少与外部基准电压源相关的定时抖动。数字控制的环和保持电路即使在所有基准输入失败时仍可持续产生低抖动输出信号。

AD9545 提供 48 引脚 LFCSP (7 mm × 7 mm) 封装,可在 −40°C 至 +85°C 的温度范围内工作。

应用

  • GPS、PTP (IEEE-1588) 以及 SyncE 去除信号抖动和同步
  • 光传送网络 (OTN)、SDH、运营商级以太网以及宏和小蜂窝基站。
  • 带有去除信号抖动功能的 OTN 映射/解映射
  • 小基站时钟,包括基带和无线电
  • Stratum 2、Stratum 3e 和 Stratum 3 保持、去除信号抖动和相位瞬态控制
  • JESD204B 支持模数转换器 (ADC) 和数模转换器 (DAC) 时钟
  • 线缆基础设施
  • 运营商级以太网

产品技术资料帮助

close icon

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

参考资料

参考资料

视频

产品型号 引脚/封装图-中文版 文档 CAD 符号,脚注和 3D模型
AD9545BCPZ
  • HTML
  • HTML
AD9545BCPZ-REEL7
  • HTML
  • HTML

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

8月 8, 2022

- 22_0065

Data Sheet Revision for AD9543/AD9545/AD9546

9月 21, 2020

- 20_0271

AD9545 specifications change as relates to the system clock input and usage of the 2x frequency multiplier.

AD9545BCPZ

量产

AD9545BCPZ-REEL7

量产

9月 6, 2018

- 18_0109

AD9545 Data Sheet Specification Changes

AD9545BCPZ

量产

AD9545BCPZ-REEL7

量产

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

8月 8, 2022

- 22_0065

arrow down

Data Sheet Revision for AD9543/AD9545/AD9546

9月 21, 2020

- 20_0271

arrow down

AD9545 specifications change as relates to the system clock input and usage of the 2x frequency multiplier.

AD9545BCPZ

量产

AD9545BCPZ-REEL7

量产

9月 6, 2018

- 18_0109

arrow down

AD9545 Data Sheet Specification Changes

AD9545BCPZ

量产

AD9545BCPZ-REEL7

量产

软件和型号相关生态系统

软件和型号相关生态系统

评估套件

评估套件 3

reference details image

EVAL-AD9545

AD9545 评估板

zoom

EVAL-AD9545

AD9545 评估板

AD9545 评估板

特性和优点

  • 使用 6V 墙式适配器和板载 LDO 电压稳压器可轻松实现电源连接。
  • 10 个交流耦合单端(通过一个平衡非平衡转换器将差分信号重组在一起)输出 SMA 连接器,带有兼容 HCSL、CML 或 LVDS(默认)的用户可配置输出终端。
  • 4 个可配置基准输入,可在单端和差分基准输入 SMA 连接器之间选择。
  • 用于系统时钟的 1 个交流耦合单端输入 SMA 连接器。
  • 引脚可编程,上电可配置性。
  • 状态 LED。
  • 到 PC 的 USB 连接。
  • 通过 ACE 插件模块提供带有简单图形用户界面的基于 Microsoft Windows 的评估软件
 

产品详情

AD9545 评估板是一款小巧且易于使用的平台,可用于评估 AD9545 双数字 PLL 和 1 pps 同步器的所有功能。AD9545 提供高精度多输出时钟发生器功能以及两个片内去除信号抖动数字 PPL 内核。PLL0 和 PLL1 经过优化,适用于高性能同步时钟应用场合,例如 GPS、IEEE1588v2、同步以太网、OTN 和新一代无线基带协议。可通过串行端口控制对 PLL 进行完全配置,并且可通过外部 EEPROM 进行配置以完成上电配置。

AD9545 可输出最多 5 个差分时钟信号外加两个单端时钟,单端时钟由两个高性能数字 PLL 和两个高精度 NCO(数字控制的振荡器)驱动。评估板上可访问 12 个总输出和 4 个基准输入。

输出差分传输线对使用 50Ω 单端特性阻抗,并连接到标准边缘发射 SMA 连接器。AD9545/PCBZ 配备完全可配置的电源,用户可以在由降压开关稳压器或外部 LDO 直接供电时对 AD9545 进行评估。AD9545 评估板使用符合 RoHS 的 FR-4 材料。为方便起见,此处提供了 AD9545 数据手册中的详细信息。将此用户指南与 ADI 提供的数据手册一起使用。

reference details image

AD-GMSL2ETH-SL

FPGA-based 8x GMSL to 10 Gb Ethernet Adapter

zoom

AD-GMSL2ETH-SL

FPGA-based 8x GMSL to 10 Gb Ethernet Adapter

FPGA-based 8x GMSL to 10 Gb Ethernet Adapter

特性和优点

  • Edge compute platform for machine vision and real-time sensor fusion for autonomous robots and vehicles applications
  • 8 x GMSL2 camera interfaces with up to 6 Gbps/channel
  • 10 Gbps SFP+ Ethernet interface
  • IEEE 1588 Precision Time Protocol for synchronization with host systems and other edge devices
  • Advanced embedded processing capabilities
  • ROS2 compliant
  • Embedded GUI for ease of integration
  • Advanced camera triggering functions and control features
  • Open-source software stack and FPGA design to enable custom applications development

产品详情

The AD-GMSL2ETH-SL is an edge compute platform enabling low-latency data transfer from eight Gigabit Multimedia Serial Link™ (GMSL) interfaces on to a 10 Gb Ethernet link. The target applications include autonomous robots and vehicles where machine vision and real-time sensor fusion is critical.

The system includes two MAX96724 Quad Tunneling GMSL2/1 to CSI-2 Deserializers, enabling connectivity to eight GMSL cameras. The video data from the cameras is transferred from the MAX96724 deserializers via MIPI CSI2 interfaces to an AMD KV26 System on Module which implements the logic to aggregate the video data from all the GMSL cameras into a 10 Gb Ethernet link, so that it can be sent to a central processing unit.

The IEEE 1588 Precision Time Protocol (PTP) with hardware timestamping is supported, enabling accurate synchronization with host systems and other edge devices. The AD9545 Quad Input, 10-Output, Dual DPLL/IEEE 1588, 1 pps Synchronizer and Jitter Cleaner is used to generate the required clocks for the 10 Gb Ethernet interface and the PTP logic.

A software networking stack can be used to realize the communication over the 10 Gb Ethernet link. Since the system runs Linux tools like gstreamer can be used to send the video data to a host and remote connection into the system is possible via ssh. The software network stack has limitations in terms of the maximum achievable transfer rate, and for this reason there is also the option to have an FPGA accelerated UDP or TCP implementation with Real Time Transfer (RTP) protocol for data packetization, which can get up to the maximum achievable data rate on the 10 Gb ethernet interface.

Accurate camera triggering control is achieved through dedicated FPGA logic, with configurable frequency and phase as well as selecting the trigger source between the internal logic and external signals.

Sixteen (16) general purpose I/O pins are available with software configurable functionality, operating at 3.3 V voltage level. A RS232 dedicated interface can be used to connect UART peripherals such as GNSS devices.

A web-based user interface is available for system configuration and control enabling setting various parameters for camera control and triggering, PTP, GPIOs, and visualizing system diagnostics.

The design is accompanied by an open-source software stack and FPGA design, and reference applications, enabling custom software development to start from a proven implementation.

APPLICATIONS

  • Autonomous robots and vehicles
reference details image

AD-SYNCHRONA14-EBZ

多通道系统时钟器件

zoom

AD-SYNCHRONA14-EBZ

多通道系统时钟器件

多通道系统时钟器件

特性和优点

处理系统

  • 树莓派4,ARM Cortex-A72,2GB SDRAM

用户界面

  • 千兆以太网
  • 2 × USB 3.0端口
  • 2 × USB 2.0端口
  • SPI接口
  • GPIO
  • 2个双色LED
  • 引脚接头

时钟处理器件

  • HMC7044(高性能、3.2 GHz、14路输出抖动衰减器)
  • AD9545(1 PPS同步器和自适应时钟转换器)

时钟输出

  • 4 x TWINAX LVPECL交流和直流耦合,100Ω差值
  • 2 x SMA LVPECL交流耦合*
  • 4 x SMA CMOS*
  • 4 x SMA LVDS交流耦合*

*可配置差分输出,50Ω差值

时钟输入

  • 3个差分100Ω SMA时钟输入
  • PPS输入
  • SYNC输入
  • 10MHz输入

内部基准电压源

  • 100Mhz和122.88Mhz超低相位噪声VCXO (-165dBc/Hz)
  • 40Mhz和38.4Mhz TCXO (±1ppm) 50MHz OCXO(+/- 10ppb)
  • 内部基准电压源可通过软件配置

电源

  • DC 12V、3A插孔

产品详情

需要高度精准的频率和相位控制时钟源。该器件基于ADI AD9545和HMC7044而设计,大大简化了复杂系统中的时钟分配和多通道同步。该器件设计供训练有素的专业人员在实验室环境中使用,并不作为最终产品进行商用。它可以作为完整的基准电压源设计,且可以根据需要自定义,用在任何最终客户应用中。用户可以免费获取完整的设计详细信息。

AD-SYNCHRONA14-EBZ采用1U机械式外壳。配备常用的工业连接器SMA和TwinAX接口,大多数实验室都配有所需电缆。

利用其内置OCXO,它可以采用独立模式工作,或者使用外部电源供电,例如3个独立的高速差分时钟输入、一个10MHz基准电压源和1PPS。除了这种灵活性之外,它还能够选择100MHz或122.88MHz内部VCXO选项,由此而提供了无尽的相关频率选择,以及多种应用所需的精度。

应用

  • 高精度参考时钟分配
  • 由单个电源提供时钟的系统
  • 时钟由100MHz或122.88MHz供电
  • 相控阵系统、雷达、电子战、卫星通信、SDR
  • 基准测试设备
  • 遥控操作
工具和仿真

工具及仿真模型 1

近期浏览