シグナルチェーン・デザイナーに追加

ADCLK914:  HVDSクロック/データ・バッファ、超高速、SiGe、オープン・コレクタ

製品詳細

製品状況:新規設計にお薦めします。

ADCLK914は、アナログ・デバイセズが独自に開発した相補型バイポーラ(XFCB-3)シリコン・ゲルマニウム(SiGe)プロセスで製造された超高速クロック/データ・バッファです。ADCLK914は、アナログ・デバイセズの最新の高速D/Aコンバータ(DAC)の駆動に適した高電圧差動シグナリング(HVDS)出力を特長としています。ADCLK914はシングル、差動オープン・コレクタ出力を備えています。

ADCLK914のバッファは、伝播遅延を160psとして最大7.5GHzで動作し、追加されるランダム・ジッタ(RJ)はわずか110fsです。

入力にはセンター・タップのオンチップ100Ω終端抵抗が内蔵され、LVPECL、CML、CMOS、LVTTL、またはLVDS(AC結合のみ)を受け入れます。AC結合入力のバイアシング用として、VREFピンを備えています。

HVDS出力段は、VCCに終端された50Ωの抵抗負荷に対して各サイドで1.9Vを直接駆動するように設計され、そのトータル差動出力振幅は3.8Vです。

ADCLK914は、16ピンLFCSPパッケージを採用し、-40℃~+125℃の拡張工業用温度範囲で動作が仕様規定されています。

アプリケーション

  • クロックおよびデータ信号の再生
  • 高速コンバータ用クロック
  • ブロードバンド通信
  • セルラー・インフラ
  • 高速ライン・レシーバ
  • ATEおよび高性能計測機器
  • レベル・シフティング
  • スレッショールド検出
  • 特長と利点

    • 7.5GHzの動作周波数
    • 160psの伝播遅延
    • 100psの出力立上がり/立下がり時間
    • 110fsのランダム・ジッタ
    • オンチップ入力終端
    • 拡張工業用温度範囲:-40℃~+125℃
    • 3.3V電源(VCC − VEE

    ADCLK914機能ブロック図

    ニュースレターのご紹介

    アナログ・デバイセズのニュースレター
    アナログ・デバイセズでは、以下の情報を定期的に配信しています。メール形式はHTMLまたはTEXT形式のどちらかを選んで購読していただけます。 ぜひ、製品の設計や開発にお役立てください。
    ニュースレターの購読手続きは、新規の方はmyAnalogに新規ご登録、登録済みの方はログインしてから行ってください。

    【myAnalog 今週の新着情報(ウィークリーメール)
    myAnalogにお客様のご興味のある製品や回路などをご登録いただきますと、ウェブサイトに掲載されたアップデート情報や新製品情報を一週間に一回、ご登録いただきましたメールアドレスに情報をお送りします。

    【ニュースレター】
    お客様の「興味のある製品」に関連する技術情報やセミナー情報などさまざまな情報をニュースレターとして定期的にお送りします。
    ニュースレター申し込み

    資料

    タイトル コンテンツの種類 ファイル形式
    ADCLK914: Ultrafast, SiGe, Open-Collector HVDS Clock/Data Buffer Data Sheet (Rev A, 10/2008) (pdf, 383 kB)  データシート PDF
    AN-939: 高い周波数のRF出力信号が得られるAD9912のスーパーナイキスト動作 (Rev. 0, 10/2007)  (pdf, 351 kB) アプリケーション・ノート PDF
    AN-939: Super-Nyquist Operation of the AD9912 Yields a High RF Output Signal  (pdf, 221 kB) アプリケーション・ノート PDF
    AN-927: スプリアスとDDS / DACやその他の発生源(スイッチング電源など)との関係の判定  (pdf, 327 kB) アプリケーション・ノート PDF
    AN-927: Determining if a Spur is Related to the DDS/DAC or to Some Other Source (For Example, Switching Supplies)  (pdf, 170 kB) アプリケーション・ノート PDF
    AN-837: DAC再生フィルタ性能とDDS採用時のクロック・ジッタ性能の関係  (pdf, 528 kB) アプリケーション・ノート PDF
    AN-837: DDS-Based Clock Jitter Performance vs. DAC Reconstruction Filter Performance  (pdf, 313 kB) アプリケーション・ノート PDF
    AN-823: Direct Digital Synthesizers in Clocking Applications Time  (pdf, 115 kB)
    Jitter in Direct Digital Synthesizer-Based Clocking Systems
    アプリケーション・ノート PDF
    AN-769: Generating Multiple Clock Outputs from the AD9540  (pdf, 0) アプリケーション・ノート PDF
    AN-756: サンプル化システムに及ぼすクロック位相ノイズとジッタの影響  (pdf, 359 kB) アプリケーション・ノート PDF
    AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter  (pdf, 291 kB) アプリケーション・ノート PDF
    AN-741: 位相ノイズの知られざる特性 (Rev. 0, 08/2004)  (pdf, 1076 kB) アプリケーション・ノート PDF
    AN-501: アパーチャ不確定性とADCシステム性能  (pdf, 212 kB) アプリケーション・ノート PDF
    AN-501: Aperture Uncertainty and ADC System Performance  (pdf, 227 kB)
    A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
    アプリケーション・ノート PDF
    MT-008: Converting Oscillator Phase Noise to Time Jitter  (pdf, 123 kB) チュートリアル PDF
    UG-058: Setting Up the Evaluation Board for the ADCLK914  (pdf, 305 kB) ユーザー・ガイド PDF
    Speedy A/Ds Demand Stable Clocks
    by Jeff Keip, Analog Devices, Inc. (EE Times, 3/18/04)
    技術関連記事 HTML
    Design A Clock-Distribution Strategy With Confidence
    by Demetrios Efstathiou (Electronic Design, April 27, 2006)
    技術関連記事 HTML
    Understand the Effects of Clock Jitter and Phase Noise on Sampled Systems
    ... Much of your system's performance depends on jitter specifications, so careful assessment is critical.
    by Brad Brannon, Analog Devices (EDN, 12/7/2004)
    技術関連記事 HTML
    Clock Requirements For Data Converters
    (Electronic Design, 2/2005)
    技術関連記事 HTML
    Analog Dialogue Vol.44 No.1: 高速コンバータ・クロック分配デバイスの終端処理 技術情報誌 Analog Dialogue HTML
    Termination of High-Speed Converter Clock Distribution Devices
    (The Back Burner, January 2010)
    技術情報誌 Analog Dialogue HTML
    Analog-to-Digital Converter Clock Optimization: A Test Engineering Perspective
    (Analog Dialogue, Vol. 42, February 2008)
    技術情報誌 Analog Dialogue HTML
    Analog-to-Digital Converter Clock Optimization: A Test Engineering Perspective  (pdf, 909 kB)
    By Rob Reeder, Wayne Green, and Robert Shillito
    技術資料 PDF
    プログラマブルで低ジッタのデュアル・クロック変換IC「AD9559」を発表 (30 Jul 2012) プレス・リリース HTML
    デュアル16ビット1.25GSPS D/Aコンバータ「AD9128」を発表 (19 Jun 2012) プレス・リリース HTML
    RF Source Booklet  (PDF, 4353 kB)
    RF IC Product Overview - Version P (02/2014)
    その他 PDF
    Digital-to-Analog Converter ICs Solutions Bulletin, Volume 10, Issue 1  (pdf, 1809 kB) ソリューション・ブリテン PDF
    外形寸法図のBSCとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Pwr Dissとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    ICの寿命や製品保証の資料は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    デシケータ管理条件 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    使用温度の規定の見方は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why do I see reference spurs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why is my phase noise shape changing when I change the PLL settings? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why doesn't the PLL make my reference input and the clock outputs line up? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I optimize my PLL loop for the best phase noise and/or jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    My loop is not locking. How do I debug this? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How long does it take for the PLL to lock? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Help! My PLL came unlocked over temperature. FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I choose between active and passive filter in PLL loop? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Should I reference the passive filter to ground? or supply? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do the PLLs in the AD951x parts compare to other ADI PLLs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How does the clock clean-up function of the AD951x parts work? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why do I want to run a fast PFD frequency? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is it ok for me to connect the same power supply to both the charge pump and distribution power supply pins? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why can't I use a bandpass filter for my loop filter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Should I tie my loop filter to ground or PLL supply? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    The loop filter was working great until I changed the divide ratio in PLL. What happened? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I use a VCO with a supply greater than 5V? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What suppliers do you recommend for VCO/VCXOs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Do VCXOs have better phase noise and jitter performance than VCOs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I know which VCO will work best with the AD9510? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is there an advantage to running a higher VCO frequency than the output frequency? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I determine if a VCO is good enough for my purpose? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is there any difference between the nature of an oscillator's phase noise and the phase noise from a clock chip? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Do different divide ratios cause variations in jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I have a clocking scheme which requires several different division ratios simultaneously. I have a frequency plan, but I'm concerned about crosstalk. How much of a problem is this with your clock distribution chips? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Do divide ratios change the propagation delay? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I want to use the phase offset feature on the AD9510 dividers to generate two signals 90° out of phase. How accurate is the phase offset? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    On the AD951x clock ICs, does the phase offset (coarse delay) affect the jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why doesn't the mini-divider support the divide ratio I want? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I want to use the variable delay adjust, but the jitter is too high. What can I do? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I changed the coarse phase adjust in the evaluation software, but nothing happened. What's going on? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What is the difference between the coarse phase adjust and the fine delay adjust? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What is the fine delay adjust which is available on certain LVDS/CMOS outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Does the fine delay adjust affect the jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why is the fine delay adjust not available on all the outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is there a way to cause Input/Output rising edges to be synchronous (zero delay) with the AD9510/11? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Will the AD9510 work without a reference input signal? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What are the best clock sources for a distribution-only design? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I am not using the CLK1 input on the AD9510. Can I just leave it floating? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How good does my input signal need to be? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I turned off my reference but the Digital Lock Detect (DLD) still says I'm locked. FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Can I shift the threshold on clocks for single-ended inputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    The reference input is differential, but my reference is single-ended. Do I need to convert to differential to drive the AD9510? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Will differential or single-ended inputs/outputs improve my jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why should I use differential rather than single-ended? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I feed a single-ended signal into a differential input? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why do you recommend AC coupling, rather than DC coupling, at the clock inputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Are the ADI clock parts stand-alone clock sources or do I still have to buy a clock source to drive these parts? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Which provides better performance - a clock source with sinewave output, or one with differential square wave outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    On the AD9510, what is the relationship between clock output jitter and CLK1/CLK2 input slew rate? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I'm trying to write to the part in single-byte mode, but I can't write anything. What am I doing wrong? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Can I use the 951X clocks to drive a mixer (RF LO)? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    My applications are RF, not for clocking data converters. Can ADI's 951X ICs be used for RF applications? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I have an input present at the clock input, but I'm not seeing an output? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What happens to the AD9510/11 clock outputs if the Reference Input (REFIN) signal goes away? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What clock frequency comes out of the AD9510 outputs when you first apply power to the device? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is it possible to impedance match a clock output if it is heavily loaded? (e.g. CL=100pF) FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I ran the AD9510 outputs at 1.4 GHz and they seem to work fine. Is there a problem running them at 1.4 GHz? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What should I do with unused channels on the AD9510? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Can I tri-state the AD9510 outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    On the AD9510, how can I make sure that the duty cycle of output clocks stays within 40% to 60% duty cycle window? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What is the effect of distributing harmonically related clocks (on chip or on board) in terms of jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is there any reason to use a transformer on a differential clock output to obtain a "clean" single-ended clock output? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What are some of the advantages/disadvantages of using LVPECL vs. LVDS outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Does the AD9510 support 2.5V PECL? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How much bandwidth is required to process a PECL or LVDS output? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    If I use only one of the PECL differential outputs and the unused output is terminated in 50Ω, how will this affect the phase noise or jitter of the single-ended output? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    If I change the level of PECL output, does it affect the jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What is the best way to terminate LVPECL outputs to get lowest jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is it okay to AC-couple PECL or LVDS outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What is the fan-out capability of the CMOS, LVDS, and LVPECL outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What is the proper termination (value and location) for outputs? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Are outputs short-circuit protected? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Are the CMOS drivers on the clock devices complementary? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Some of the schematics in the AD951x data sheets show an LVPECL termination scheme which is different from the classic termination often seen (50 Ω to Vs - 2V, or the Thevenin equivalent thereof). How does this work, and how did you chose 200 Ω for the resistors? Can I use 100 ohms to improve the slew rate (or jitter)? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I have pulled SYNCB low, but I still have output from a channel. Why? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why can I not get the same output amplitude or rise and fall times as stated in your datasheet? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    The AD9510 datasheet says to use an external pull-up resistor on the FUNCTION pin. Why do I need this and what range of resistors will work? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    May I use the AD9540 for spread spectrum clocking? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Can I get two clock outputs from the AD9540? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What's the advantage of a DDS-based clock generator? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why does the AD9540 require special filtering on its analog output. What are the requirements of this filter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I'm working with optical networks - SONET/SDH. Do ADI's clock chips support these applications? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    On my board, I can't get the same low jitter numbers that are shown in the datasheet. Am I doing something wrong? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do you determine the bandwidth over which phase noise is integrated to obtain jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Using the "ADC SNR method", what is the equivalent bandwidth for the jitter specification? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do harmonic spurs in the output spectrum affect jitter (random or deterministic)? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    When a jitter number is specified without an associated bandwidth, what bandwidth should be assumed? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do you specify jitter? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I use the clock part for jitter clean-up? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    If jitter can be calculated from phase noise measurements, is it possible to calculate phase noise from jitter numbers? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Does jitter vary with different clock frequencies? How about phase noise? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I sure can't measure jitter with femtosecond resolution on my scope! How do you do it? How much confidence do you have in the jitter figures that you are quoting for these parts? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Do you guarantee performance shown in ADIsimCLK? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Who do I contact for technical support on ADIsimCLK? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Should I use the minimum charge pump current settings in order to minimize power? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Can I run CMOS outputs at 5V? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Can I use different power supply voltages for the PECL output drivers? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Is .01 uF sufficient for power supply pin bypass? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    My application has pretty tight power consumption requirements. I am very interested in the capabilities of the AD9510, but I don't need every feature. Is it possible to turn off the unused features and save power? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Why don't you spec psrr and cmrr in the datasheet? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I get two AD951x (with PLL) to synchronize to the same reference input edge? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    I really need >10 clock outputs. Can I use multiple chips together and still guarantee that all output clocks are synchronized to REFIN? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How do I synchronize multiple clock devices? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What happens if I run the part in an ambient environment which exceeds 85°C? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    How can I determine the die temperature of your device? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    My circuit board has both an analog GND and a digital GND. How should I connect the AD9510 pins labeled GND? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    What PCB layout recommendations do you have for the of the exposed paddle on the bottom side of the LFCSP package? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Rarely Asked Questions...アナログ・デバイセズに寄せられた珍問/難問集 RAQ(珍問/難問集) HTML
    半導体用語集 用語集 HTML

    設計支援ツール、モデル、ドライバ & ソフトウェア

    タイトル コンテンツの種類 ファイル形式
    ADIsimCLK Design and Evaluation Software
    ADIsimCLK is the design tool developed specifically for Analog Devices' range of ultra-low jitter clock distribution and clock generation products. Whether your application is in wireless infrastructure, instrumentation, networking, broadband, ATE or other areas demanding predictable clock performance, ADIsimCLK will enable you to rapidly develop, evaluate and optimize your design.
    設計ツール&シミュレータ HTML
    ADCLK914 IBIS Model IBISモデル HTML
    AD9739A Native FMC Card / Xilinx Reference Designs FPGA HDL HTML

    評価用キット / シンボル & フットプリント

    評価ボード&キット資料と購入については、評価ボード&キットのページをご覧ください。

    シンボル&フットプリントアナログ・デバイセズでは、多岐にわたるCADシステムにおいて、簡単に使用することができる、シンボルとフットプリントのデータを提供しています。

    Sampleサンプル&購入

    価格、パッケージ、入手性

    ADCLK914 モデル一覧
    モデル パッケージ ピン数 動作
    温度範囲
    梱包形態,
    数量
    価格*(100-499) 価格*1000 pcs RoHS準拠 PCN/製造中止案内 在庫確認/
    購入/サンプル
    ADCLK914BCPZ-R2 製品状況: 製造中 16 ld LFCSP (3x3mm, 1.50mm exposed pad) 16 工業用 Reel, 250 $ 8.18 $ 8.18 Y  成分表 PCN 購入
    ADCLK914BCPZ-R7 製品状況: 製造中 16 ld LFCSP (3x3mm, 1.50mm exposed pad) 16 工業用 Reel, 1500 - $ 6.95 Y  成分表 PCN 購入
    ADCLK914BCPZ-WP 製品状況: 製造中 16 ld LFCSP (3x3mm, 1.50mm exposed pad) 16 工業用 Tray, 50 $ 8.18 $ 6.95 Y  成分表 お知らせを受け取る 購入
    価格表の見かた

    価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

    ADCLK914 Evaluation Board
    モデル 概要 価格 RoHS PCN/製造中止案内 在庫確認/
    購入/サンプル
    ADCLK914/PCBZ 製品状況: 製造中 Evaluation Board $ 190.00 Yes -

    ここに表示されている価格は、1個あたりの価格です。米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

    在庫確認&購入

    販売代理店リストを見る
    沪ICP备09046653号
    この製品に対するご感想 X
    content here.
    content here.

    この製品に対するご感想

    閉じる