AD7721

量产

CMOS、12或16位、312.5 kHz/468.75 kHz Σ-Δ 型ADC

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 16位Σ-Δ型ADC
  • 输出字速率(OWR):468.75 kHz
  • 无失码
  • 低通数字滤波器
  • 高速串行接口
  • 线性相位
  • 输入带宽:229.2 kHz
  • AVDD,DVDD电源:+5 V ± 5%
  • 待机模式(70 µW)
  • 并行模式(12位/312.5 kHz OWR)


AD7721是一款完全低功耗、12位或16位Σ-Δ型ADC,采用+5 V电源供电,接受0 V至2.5 V或±1.25 V差分输入范围。模拟输入由模拟调制器以时钟频率两倍的速度连续采样,因而无需外部采样保持电路。调制器输出由两个串联的有限脉冲响应(FIR)数字滤波器处理。在大多数情况下,通过片内滤波可将外部抗混叠要求降至一阶。当主时钟频率等于15 MHz时,阶跃输入的建立时间为218.4 µs,而滤波器的群延迟为109.2 µs。


AD7721的输入带宽最高可达229.2 kHz,相应的输出字速率为468.75 kHz。该器件也可采用较低的时钟频率工作。由于采样速率、滤波器转折频率、建立时间、群延迟和输出字速率与外部时钟频率呈比例变化关系,因此这些参数也会相应降低。并行模式和串行模式下的最大时钟频率分别为10 MHz和15 MHz。


在调制器中使用单比特DAC可保证出色的线性度和直流精度。端点精度由片内失调与增益校准来保证,此校准程序可使器件的零电平与满量程误差降至最小。


输出数据通过串行或并行端口从输出寄存器中存取,这可实现与现代微控制器和数字信号处理器的轻松、高速接口。串行接口在内部时钟(主)模式下工作,AD7721提供所需的串行时钟。


CMOS构造可确保低功耗,而且省电模式将功耗降至仅 100 µW。



AD7721
CMOS、12或16位、312.5 kHz/468.75 kHz Σ-Δ 型ADC
AD7721 Functional Block Diagram
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

工具及仿真模型

Σ-Δ型ADC指南

交互式图形工具,显示理想Σ-Δ型ADC的行为。

打开工具

最新评论

需要发起讨论吗? 没有关于 AD7721的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览