お探しの製品ではありませんか
LTC2142-12/LTC2141-12/LTC2140-12: 12 ビット、65 Msps/40 Msps/25 Msps 低消費電力 デュアル ADC データシート
データシートご利用上の注意質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
特長
- 2チャネル同時サンプリングADC
- SNR:70.8dB
- SFDR:89dB
- 低消費電力:92mW/65mW/48mW(合計)、46mW/33mW/24mW(チャネル当たり)
- 単一1.8V電源
- CMOS、DDR CMOSまたはDDR LVDS出力
- 選択可能な入力範囲:1VP-P ~ 2VP-P
- 750MHzのフルパワー帯域幅サンプル/ホールド
- オプションのデータ出力ランダマイザ
- オプションのクロック・デューティ・サイクル・スタビライザ
- シャットダウン・モードとナップ・モード
- 設定用のシリアルSPIポート
- 64ピン(9mm × 9mm)QFNパッケージ
LTC2142-12/LTC2141-12/LTC2140-12は、広いダイナミック・レンジの高周波信号をデジタル化する2チャネル同時サンプリング12ビットA/Dコンバータです。SNRが70.8dB、SFDR が89dBという優れたAC特性を備えているため、要求の厳しい通信アプリケーションに最適です。また、ジッタがわずか0.08psRMSなので、優れたノイズ性能を維持しながらIF周波数をアンダーサンプリングできます。
DC仕様では、±0.3LSB(標準)のINLと±0.1LSB(標準)のDNL、およびミッシング・コードがないことが全温度範囲で規定されています。遷移ノイズは0.3LSBRMSです。
デジタル出力は、フルレートCMOS、ダブルデータレートCMOS、ダブルデータレートLVDSのいずれかに設定可能です。独立した出力電源により、1.2V~1.8VのCMOS出力振幅が可能です。
ENC+ および ENC-入力は、 正弦波、PECL、LVDS、TTL、またはCMOS入力により、差動またはシングルエンドでドライブできます。また、オプションのクロック・デューティ・サイクル・スタビライザにより、広範なクロック・デューティ・サイクルにおいてフルスピードで高性能を実現できます。
Bits | |
LTC2142-12 | 12 |
LTC2142-14 | 14 |
アプリケーション
- 通信
- セルラー基地局
- ソフトウェア定義無線
- 携帯型の医療用画像処理
- マルチチャネル・データ収集
- 非破壊試験
LTC2142-12/LTC2141-12/LTC2140-12: 12 ビット、65 Msps/40 Msps/25 Msps 低消費電力 デュアル ADC データシート
データシートご利用上の注意質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
LTC2142-12
資料
Filters
1つが該当
データシート
2
ユーザ・ガイド
1
459.00K
信頼性データ
1
68.74 K
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
LTC2142CUP-12#PBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) |
|
|
LTC2142CUP-12#TRPBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) |
|
|
LTC2142IUP-12#PBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) |
|
|
LTC2142IUP-12#TRPBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) |
|
- LTC2142CUP-12#PBF
- ピン/パッケージ図
- 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- LTC2142CUP-12#TRPBF
- ピン/パッケージ図
- 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- LTC2142IUP-12#PBF
- ピン/パッケージ図
- 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- LTC2142IUP-12#TRPBF
- ピン/パッケージ図
- 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
ソフトウェアおよび製品のエコシステム
製品モデル | 製品ライフサイクル | 詳細 | ||
---|---|---|---|---|
インテジャー N PLL1 |
||||
最終販売 |
ノイズとスプリアスを極めて低く抑えたVCO内蔵の0.37GHz~5.7GHz整数分周方式シンセサイザ |
|||
完全差動アンプ2 |
||||
最終販売 |
3GHz、低ノイズ、レール・トゥ・レール入力差動アンプ/ドライバ |
|||
新規設計に推奨 |
帯域幅10GHz、1.1nV/√Hzの差動アンプ/ADCドライバ |
リニアテクノロジーのデータ・コンバータ評価用ボードに直接アクセスできるMATLABとPythonのプログラムを集めたツールです。
必要なソフトウェア/ドライバが見つかりませんか?
ドライバ/ソフトウェアをリクエスト評価用キット 1
DC1620A-P
LTC2142-12: 12-bit 65Msps Dual ADC, DDR LVDS Outputs, 5-140MHz, Requires DC890, LVDS_XFMR and DC1075
製品の詳細
DC1620A-P: Demo Board for LTC2142-12 12-Bit, 65Msps Low Power Dual ADCs.
資料