お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
特長
- スルーレート 30V/μs
- 利得バンド幅積 35MHz
- セトリング・タイム(0.01%) 3μs
- オーバドライブ回復 0.4μs
- 利得誤差 0.05% Max
- 利得ドリフト 5ppm/℃
- 利得非直線性 16ppm Max
- オフセット電圧(入力+出力) 600μV Max
- 温度によるドリフト 2.5μV/℃ Max
- 入力バイアス電流 40pA Max
- 入力オフセット電流 40pA Max
- 温度によるドリフト(70℃に対する) 0.5pA/℃
LT1102は初の高速FET入力計装アンプで低コスト、小型8ピン・パッケージで供給されます。優れた利得精度(0.01%)と非直線性(3ppm)を備えた10および100の固定利得が実現されます。外付けの利得設定抵抗は不要になります。
競合する計測アンプと比較すると、スルーレート、セトリング・タイム、利得バンド幅積、およびオーバドライブ回復時間のすべてが改善されています。
10pA以下の入力バイアス電流およびオフセット電流と200μVのオフセット電圧などを組み合せることによって、工業用で最良の速度性能が実現されます。他のFET入力計測アンプと異なり、LT1102では総合誤差に影響する出力オフセット電圧はなく、10℃の温度上昇で入力バイアス電流が2倍になることもありません。そのうえ、入力バイアス電流は周囲温度が70℃でもわずか50pAです。
アプリケーション
- 高速セトリングするアナログ信号処理
- 乗算入力データ収集システム
- 高抵抗ブリッジ、容量センサ、光検出器センサなどから供給される高ソース・インピーダンス信号の増幅
- 1Hz以下のローパスフィルタ機能を備えたブリッジ・アン
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
LT1102
資料
Filters
1つが該当
データシート
1
アプリケーション・ノート
4
3.00M
HTML
信頼性データ
1
21.27 K
デザイン・ノート
1
HTML
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
データシート 1
信頼性データ 1
アプリケーション・ノート 4
デザイン・ノート 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
LT1102ACN8#PBF | 8-Lead PDIP (Narrow 0.3 Inch) |
|
|
LT1102CN8#PBF | 8-Lead PDIP (Narrow 0.3 Inch) |
|
|
LT1102IN8#PBF | 8-Lead PDIP (Narrow 0.3 Inch) |
|
- LT1102ACN8#PBF
- ピン/パッケージ図
- 8-Lead PDIP (Narrow 0.3 Inch)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- LT1102CN8#PBF
- ピン/パッケージ図
- 8-Lead PDIP (Narrow 0.3 Inch)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- LT1102IN8#PBF
- ピン/パッケージ図
- 8-Lead PDIP (Narrow 0.3 Inch)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
10 8, 2024
- 24_0234
Migrating Bottom Trace Code Marking to Top Side Laser Marking for PDIP Package
LT1102ACN8#PBF
製造中
LT1102CN8#PBF
製造中
LT1102IN8#PBF
製造中
10 11, 2022
- 22_0241
Epoxy Change from Henkel 8290 to 8290A for PDIP Package
LT1102ACN8#PBF
製造中
LT1102CN8#PBF
製造中
LT1102IN8#PBF
製造中
8 6, 2022
- 22_0172
Laser Top Mark Conversion for PDIP Packages Assembled in ADPG [PNG]
LT1102ACN8#PBF
製造中
LT1102CN8#PBF
製造中
LT1102IN8#PBF
製造中
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
10 8, 2024
- 24_0234
Migrating Bottom Trace Code Marking to Top Side Laser Marking for PDIP Package
LT1102ACN8#PBF
製造中
LT1102CN8#PBF
製造中
LT1102IN8#PBF
製造中
10 11, 2022
- 22_0241
Epoxy Change from Henkel 8290 to 8290A for PDIP Package
LT1102ACN8#PBF
製造中
LT1102CN8#PBF
製造中
LT1102IN8#PBF
製造中
8 6, 2022
- 22_0172
Laser Top Mark Conversion for PDIP Packages Assembled in ADPG [PNG]
LT1102ACN8#PBF
製造中
LT1102CN8#PBF
製造中
LT1102IN8#PBF
製造中
ソフトウェアおよび製品のエコシステム
ツールおよびシミュレーション 2
LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。
LTspiceデモ用回路集の実行方法
ステップ1: LTSpiceをダウンロードし、インストールしてください。
ステップ2: 下のセクションのリンクをクリックし、デモ用回路をダウンロードしてください。
ステップ3: 下のリンクをクリックしてもLTSpice が自動的に開かない場合は、リンクを右クリックし、“Save Target As”(対象をファイルに保存)を選択する方法でもシミュレーションを実行できます。ファイルを保存したら、LTSpiceを起動し、"File"メニューから"Open"を選択してデモ用回路を開いてください。