HMC988
HMC988
warning :
最終販売
warning :
最終販売
お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
製品モデル
2
1Ku当たりの価格
特長
- 1/2/4/8/16/32のプログラマブル・クロック分周
- 1/2クロック・サイクルの倍数、または20ps(代表値)の60ステップによる遅延調整
- −170dBc/Hzノイズ・フロア @ 100MHz出力
- 800mVp-p LVPECL出力時に最大4GHzで動作
- 3.3V動作(オプションのオンチップ・レギュレータを使用すれば最大性能を実現する5V動作が可能)
製品概要
HMC988LP3Eは、1/2/4/8/16/32分周に対応する超低ノイズのクロック分周器です。汎用性の高いデバイスで、出力位相調整、約20psで60ステップの遅延調整、クロック同期、クロック反転オプションなどの機能もあります。コンパクトな3×3mm SMT QFNパッケージで、高レベルの機能を提供します。3.3V電源で動作しますが、5V電源に接続してオプションのオンチップ・レギュレータを利用することもできます。オンチップ・レギュレータはバイパス可能です。SPIバス上で、HMC988LP3Eデバイスをアドレス指定して最大8個併用できます。HMC988LP3Eは、特に低い位相ノイズが要求されるデータ・コンバータ・アプリケーションに最適です。
アプリケーション
- 基地局のデジタル・プリディストーション(DPD)パス
- 高性能自動試験装置(ATE)
- バックプレーンのクロック・スキュー管理
- 複数クロック・パスの位相コヒーレンス
- セットアップおよびホールド時間マージンを改善するクロック遅延管理
- PCB信号フライト時間オフセット回路
- ADC/DACのトラック&ホールド回路
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
製品モデル
2
1Ku当たりの価格
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
技術資料
1
データシート 1
設計リソース 2
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
HMC988LP3E | 16-Lead QFN (3mm x 3mm w/ EP) |
|
|
HMC988LP3ETR | 16-Lead QFN (3mm x 3mm w/ EP) |
|
- HMC988LP3E
- ピン/パッケージ図
- 16-Lead QFN (3mm x 3mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- HMC988LP3ETR
- ピン/パッケージ図
- 16-Lead QFN (3mm x 3mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
PCN/PDN情報
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
6 6, 2022
- 22_0048
Addition of ASE Korea as an Alternate Assembly Site for Select LFCSP Products
HMC988LP3E
最終販売
HMC988LP3ETR
最終販売
7 28, 2022
- 22_0023
Product Discontinuance for Select Analog Devices Parts (ADFXXXX, HMCXXX)
HMC988LP3E
最終販売
HMC988LP3ETR
最終販売
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
6 6, 2022
- 22_0048
Addition of ASE Korea as an Alternate Assembly Site for Select LFCSP Products
HMC988LP3E
最終販売
HMC988LP3ETR
最終販売
7 28, 2022
- 22_0023
Product Discontinuance for Select Analog Devices Parts (ADFXXXX, HMCXXX)
ソフトウェアおよび製品のエコシステム
代替製品 2
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
新規設計に推奨 |
1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
|
最終販売 |
11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz クロック分配器 |
評価用キット 1
EVAL-HMC988LP3E
HMC988LP3E Evaluation Board
製品の詳細
This page contains ordering information for evaluating the HMC988LP3E.
The design files link includes the BOM, schematics, and Gerber files for the evaluation board.
資料