ADRV9061
新規設計に推奨モノリシック4T4R/8T8R Split 7.2a O-RU SoC
Viewing:
製品情報
- 概要
- O-RAN準拠のSplit 7.2× Category A RUシステム・オン・チップ(SoC)
- ADRV9061使用時:4 Tx/4 Rx/1 ORx
- ADRV9061/ADRV9062使用時:8 Tx/8 Rx/2 ORxまで拡張可能
- TDDおよびFDDの動作をサポート
- NR FR1、LTE、NB-IoTの各エア・インターフェースをサポート
- シングルバンドおよびマルチバンドの動作をサポート
- Linux対応の統合型ARM Cortex-A55クワッド・コア
- 帯域幅および周波数
- 調整可能なRF範囲:500MHz~4,830MHz
- 調整可能なLO範囲:600MHz~4,500MHz
- Tx大信号最大帯域幅:660MHz
- Txシンセシス最大帯域幅:800MHz
- Rx最大帯域幅:660MHz
- ORx最大帯域幅:800MHz
- アンテナあたりの最大占有帯域幅:400MHz
- クロッキングおよび同期
- 2つの内蔵型フラクショナルN方式RFシンセサイザ
- すべてのLOおよびベースバンド・クロック用マルチチップ位相同期
- IEEE1588 PTPおよびSyncE(O-RUサポート強化)
- デジタル・フロント・エンド(DFE)
- 最先端のマクロ・パワー・アンプ用に最適化された内蔵型DPDエンジン
- DPDモデルのスイッチング・サポートによる優れた動的性能
- 窒化ガリウム(GaN)パワー・アンプの電荷トラッピング補正をサポート
- 内蔵型CFRエンジン
- PIMC内蔵
- Low-PHYおよびフロントホール
- FFTおよびIFFT
- PRACH抽出
- OFDM位相補償
- アンテナ・キャリブレーション内蔵
- O-RAN準拠7.2× Category A eCPRI
- フロントホール・データ圧縮
- インターフェース
- 10Gまたは25G対応の2つのフロントホール・イーサネット・ポート
- DDR4メモリへのインターフェース
- フラッシュ・メモリへのインターフェース(QSPI/eMMC/SDカード)
- SPIポート × 6、I2Cポート × 8、UARTポート × 5、パルス幅変調(PWM)× 16、1Gイーサネット × 1
- 2つのデバイスをタイリングすることで最大8T8Rをサポートするチップ間インターフェースを内蔵
- 10Gおよび25Gのイーサネット・スイッチを内蔵
- セキュリティ
- AES-128/AES-256暗号化をサポートするMACsec
- 超小型エンクレーブによるセキュア・ブート、セキュア・アップデート、ライフサイクル管理のサポートを内蔵
- 節電機能
- シンボル粒度での不連続なTxおよびRx
- ディープ・スリープ・モード
ドキュメント
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
必要なソフトウェア/ドライバが見つかりませんか?
ドライバ/ソフトウェアをリクエスト最新のディスカッション
ADRV9061に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZone®でディスカッションを始める