ADRV906x(Samana):4G/5Gネットワーク向けの最も集積化されたSDRプラットフォーム


ADRV906x(Samana)は、グローバルなモバイル・ネットワーク向けに小型で省エネルギー、かつセキュアな無線ユニットを構築することを可能にします。このソフトウェア・デファインドSoCは、RF処理とデジタル処理を統合し、アナログ・デバイセズの最も集積化され、インテリジェントで、かつセキュアな無線プラットフォームにより、O-RAN準拠の7.2x Low PHYを実現します。

カタログを見る

Analog Devices’ ADR9V806x SDR platform with tagline
A rooftop cellular antenna overlooking a brightly lit city skyline at night.

The Future of RAN: Smarter, More Energy Efficient, Software-Defined Architecture with Samana

Samana addresses critical 5G and Open RAN challenges through software-defined radio architecture. ML-driven digital pre-distortion (DPD) and PIM cancellation enable lower energy consumption, optimized radio performance, and more adaptable radio unit designs for future-ready networks.

Read the Article

ADRV9061-9062 Functional Block Diagram
ADRV9061

モノリシック4T4R/8T8R Split 7.2a O-RU SoC

さらに詳しく
Add to myAnalog

Add product to the Products section of myAnalog (to receive notifications), to an existing project or to a new project.

Create New Project
ADRV9062 Functional Block Diagram
ADRV9062

モノリシック4T4R/8T8R Split 7.2a O-RU SoC

さらに詳しく
Add to myAnalog

Add product to the Products section of myAnalog (to receive notifications), to an existing project or to a new project.

Create New Project

技術的特長

  • 1つの基板で完全なポートフォリオを実現:
    20MHzから400MHzの帯域幅で、スモール・セルからマクロ・セルまで1つの基板上で構成できます。TDD、FDD、およびミックス・モード動作において、すべてのLTE、NR FR1、およびNB-IoTバンドに対応します。

  • 性能と効率性:
    第6世代ML DPDは、600MHzの帯域幅で最大80Wのパワー・アンプをサポートします。ニューラル・エンジンは、最大効率を実現するため、パワー・アンプ性能を継続的に最適化します。
  • セキュリティと信頼性:
    組込みMACSec、セキュア・ブート、および高度なセキュリティ・アーキテクチャにより、ネットワーク上の脅威から保護します。
  • リスクの低減:
    相互運用性テスト済みのO-RANスタックとリファレンス・デザインにより、設計ミスを減少させ、RUの立ち上げを加速します。

ソフトウェア無線ユニットSOCにより、単一の小型無線基板で幅広いスモール・セルおよびマクロ製品のポートフォリオを実現します。


  • すべてのLTE、NR FR1、NB-IoTバンドに対応し、TDD、FDD、またはミックス・モード動作向けにシングル、デュアル、トリプル・バンドの組み合わせが可能です。
  • チップ間インターフェース経由の4T4R/1ORまたは8T8R/2OR構成。
  • スモール・セルからマクロ無線機器まで、DPDは25mWから80Wまでのパワー・アンプをサポートし、最大600MHzの瞬間帯域幅を実現します。
  • 最大占有帯域幅:アンテナあたり400MHz。
  • O-RAN準拠:商用展開に対応した相互運用性テスト済み7.2x eCPRI Low PHYスタック。
  • 内蔵Low PHYと組込み型ニューラル・ネットワーク・エンジン:基板サイズ、設計の複雑さ、部品コストを削減します。

エネルギー効率は、複数の補完的なアプローチを用いてシステム全体にわたって設計されています。


  • 内蔵Low PHY機能:FPGAを排除または大幅に削減し、サイズ、重量、エネルギーを低減すると同時にアーキテクチャを合理化します。
  • 第6世代デジタル・プリディストーション(DPD):パワー・アンプの効率を大幅に向上させます。
  • RadioVerse DTx:自動化された不連続送信(DTx)設定は、リアルタイムのネットワーク・トラフィック・データを活用し、KPIへの影響を一切与えることなく35%を超える省エネルギーを実現します。
  • シンボル・ベースのエンベロープ・トラッキング:実際のネットワーク・トラフィックにパワー・アンプ電力レベルをリアルタイムで適合させることで、性能を損なうことなくDTx設定を補完しながら動的に消費電力を低減します。

Symbol Based Envelope Tracking

  • 機械学習ベースのデジタル・プリディストーションがパワー・アンプ性能を継続的に最適化します。
  • GaN PA向けチャージ・トラップ補償(CTC)が信号品質を向上させます。
  • 25mW~80W、最大600MHzの瞬間帯域幅のパワー・アンプをサポートします。
  • AES-128/AES-256暗号化をサポートするMACsec。
  • 小型の隔離領域によるセキュア・ブート、セキュア・アップデート、ライフサイクル管理のサポートを内蔵しています。

ADRV906x Block Diagram

ADRV9062はスタンドアロン製品ではありません。8T8R構成を実現するにはADRV9061との併用が必要です。