製品概要

機能と利点

  • デュアル・レシーバー
  • レシーバー最大帯域幅: 200 MHz
  • 完全に内蔵されたフラクショナル N RF シンセサイザ
  • 完全に内蔵されたクロック・シンセサイザ
  • RF LO およびベースバンド・クロック用マルチチップ位相同期
  • JESD204B データパス・インターフェース
  • 調整可能範囲: 75 MHz ~ 6000 MHz

製品概要

<pADRV9008-1 は高度に集積化されたラジオ周波数(RF)アジャイル・トランシーバーで、デュアル・トランスミッタとレシーバー、集積化されたシンセサイザおよびデジタル信号処理回路を搭載しています。この IC は、3G、4G、5G のマクロセル、周波数分割複信(FDD)基地局アプリケーションに求められる、高性能と低消費電力の様々な組み合わせを実現します。

受信パスは、最先端のダイナミック・レンジを持つ 2 つの独立、広帯域幅(BW)ダイレクト・コンバージョン・レシーバーで構成されています。各レシーブ・サブシステムは、自動と手動の減衰制御、DC オフセット補正回路、直交誤差補正回路(QEC)、およびデジタル・フィルタリングを内蔵しているため、デジタル・ベースバンドにこれらの機能は不要です。RF フロント・エンド制御機能の他、パワー・アンプ(PA)向け A/D コンバータ(ADC)、D/A コンバータ(DAC)、汎用入出力(GPIO)などのいくつかの補助機能も搭載しています。

ADRV9008-1 は、自動ゲイン制御(AGC)に加えて柔軟性のある外部ゲイン制御モードも備えているため、システム・レベル・ゲインをダイナミックに設定する大幅な柔軟性を実現しています。

受信した信号は、固有のアンチエイリアシングを提供する 4 個のダイナミック・レンジ連続時間シグマ-デルタ(Σ-Δ)ADC によってデジタイズされます。帯域外イメージ・ミクシングから影響を受けないダイレクト・コンバージョン・アーキテクチャの組み合わせ、およびエイリアシングがないことで、従来の中間周波数(IF)レシーバーに比べて RF フィルタの条件が緩和されます。

全機能内蔵のフェーズロック・ループ(PLL)は、レシーバー信号パスに対して高性能で低消費電力のフラクショナル N RF シンセシスを提供します。追加のシンセサイザーは、コンバータ、デジタル回路およびシリアル・インターフェースに必要なクロックを発生させます。マルチチップ同期メカニズムにより、複数の ADRV9008-1 チップ間で RF 局部発振器(LO)およびベースバンド・クロックの位相が同期します。高性能基地局のアプリケーションに必要な絶縁を与えるため、予防策をとります。電圧制御発振器(VCO)とループ・フィルタのすべての構成要素が内蔵されています。

高速の JESD204B インターフェースは、最大 12.288 Gbps までのレーン・レートをサポートし、最高広帯域幅モードでトランスミッタ当たり 2 レーンおよびレシーバー当たり 1 レーンを実現します。インターフェースは、低帯域幅用にインターリーブ・モードもサポートしていて、高速データ・インターフェース・レーンの総数を 1 個に削減しています。固定小数点と浮動小数点両方のデータ・フォーマットをサポートしています。浮動小数点フォーマットは、内部 AGC を復調器デバイスに見えないようにできます。

ADRV9008-1 のコアは、1.3 V と 1.8 V のレギュレータから直接給電でき、標準 4 線式シリアル・ポートで制御します。通常使用の消費電力を最小化するため、包括的なパワーダウン・モードが含まれています。ADRV9008-1 は、12 mm × 12 mm、196 ボールのチップ・スケール・ボール・グリッド・アレイ(CSP_BGA)パッケージを採用しています。

アプリケーション

  • 3G、4G、5G FDD マクロセル基地局
  • 広帯域アクティブ・アンテナ・システム
  • Massive MIMO(Multiple Input, Multiple Output)
  • フェーズド・アレイ・レーダー
  • 電子戦
  • 防衛用通信
  • 携帯試験装置

製品ライフサイクル icon-recommended 新規設計にお薦めします

発売済みの製品です。データシートには、最終的な仕様と動作条件がすべて記載されています。新規の設計には、これらの製品の使用を推奨します。

評価キット (1)

ソフトウェア & システム

評価用ソフトウェア

Wideband RF Transceiver Evaluation Software

The Evaluation kit offers several software drivers for evaluation and rapid prototyping as well as design tool options to aid in simulation and filter design.

設計リソース

ADI has always placed the highest emphasis on delivering products that meet the maximum levels of quality and reliability. We achieve this by incorporating quality and reliability checks in every scope of product and process design, and in the manufacturing process as well.  "Zero defects" for shipped products is always our goal.

ディスカッション

ADRV9008-1 Discussions

Linux scripts and the DDS
2 日前 Linux Software Drivers
RE: How to set number of buffers in iio.py
3 日前 Linux Software Drivers
ADRV9008-1 探していたものは見つかりませんでしたか? » 是非アナログ・コミュニティ(英語)を覗いてみて下さい»

サンプル&購入

PC版サイトでは、サンプルと製品の購入をいただけます。


価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更 されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

 

モデル一覧の項目説明

 

 

 

評価用ボード 表示されている価格は、1個あたりの価格です。
analog.comサイトから購入できるボードは、最大で2枚までとなります。3枚以上の購入をご希望の場合は、正規販売代理店からご購入ください。
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。