AD6635

製造中止

Four-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)

利用上の注意

本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.J)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。

Viewing:

製品情報

  • 80 MSPS Wide Band Inputs (14 linear
    bit plus 3 RSSI)
  • Processes 4 WCDMA channels (UMTS or cdma2000 1x)
    or 8 GSM/EDGE, IS136 Channels
  • Eight Independent Digital Receivers
    in a Single Package
  • Four 16-Bit Parallel Output Ports and
    Four 8-Bit Link Ports
  • Programmable Digital AGC Loops with
    96d B Range
  • Digital Re-sampling for non-Integer
    Decimation Rates
  • Programmable Decimating FIR Filters
  • Four Interpolating Half Band Filters
  • Programmable Attenuator Control for
    Clip Prevention and External Gain
    Ranging via Level Indicator
  • Flexible Control for Multi-Carrier
    and Phased Array
  • 3.3 Volt I/O, 2.5 Volt CMOS Core
  • User Configurable Built in Self Test
    (BIST) Capability

The AD6635 is a multi-mode eight channel digital Receive Signal Processor (RSP) capable of processing up to four WCDMA channels. Each channel consists of four cascaded signal-processing elements: a frequency translator, two CIC decimating filters, and a programmable coefficient-decimating filter. Each input port has input level threshold detection circuitry and an AGC controller for accommodating large dynamic ranges or situations where gain ranging converters are used. Quad 16-bit parallel output ports accomodate high data rate WBCDMA applications. On-chip interpolating half band filters can also be used to further increase the output rate. In addition, each parallel output port has a digital AGC for output data scaling. Link port outputs are provided to enable glueless interfaces to Analog Devices’ TigerSHARC™ DSP core.

The AD6635 is part of Analog Devices’ SoftCell™ Multi-carrier transceiver chipset designed for compatibility with Analog Devices family of high sample rate IF sampling ADCs (AD6640/AD6644 12 & 14 bit). The SoftCell™ receiver comprises a digital receiver capable of digitizing an entire spectrum of carriers and digitally selecting the carrier of interest for tuning and channel selection. This architecture eliminates redundant radios in wireless base station applications.

AD6635
Four-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)
860340033AD6635-fbl
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

さらに詳しく
myAnalogに追加

myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

新規プロジェクトを作成

ソフトウェア・リソース

必要なソフトウェア/ドライバが見つかりませんか?

ドライバ/ソフトウェアをリクエスト

最新のディスカッション

AD6635に関するディスカッションはまだありません。意見を投稿しますか?

EngineerZone®でディスカッションを始める

最近表示した製品