LT8440
新規設計に推奨APLフィールド・デバイス向けパワー・コンディショナ
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$2.85
製品の詳細
- 本質的安全の熱定格に対する電力制限:650mW (ライン電圧≤18.5V)
- ライン電圧>18.5Vの場合の電流制限:35mA
- APLクラスAデバイスに対する電流制限:55mA
- シャント・レギュレータにより負荷の変動を軽減
- 20mAの整流器電流を確保することにより信号の完全性を実現
- 500mWのフルAPLパワーを負荷に供給
- 入力電圧:6V~36V
- 電流センス抵抗を内蔵
- 極性に依存しないライン電圧検出
- 露出パッド付き8 ピンSOIC パッケージ
LT8440は、危険な環境や爆発性の環境において使用される本質的安全を備えた産業用イーサネット・ポート向けのパワー・コンディショナです。内蔵のパス・トランジスタは、通常は完全にエンハンスされており、負荷に高効率で電力を供給します。負荷回路に故障が生じた場合、FETを調整し、ライン電圧が18.5V以下の場合は650mW未満に、18.5Vを超える場合は35mA未満に電力を制限します。内蔵のシャント・トランジスタは、負荷と並行に電流を流し、高度な機能を備えた物理層(APL)の規格に準拠したクラスAの負荷電力ポートに対しては500mWまで、18.5V を超えるライン電圧では20mA までの電流を確保します。ライン電圧は、極性に依存しない2 つの入力ピンをポートの整流器の前段に接続して検出します。その際、総電力の制限値には整流器の消費電力が含まれます。ライン電流は、内蔵のセンス抵抗両端の電圧によって測定します。シャント電流と電流制限はライン電圧に対して自動的に調整されます。
LT8440は、8 ピンSOIC でパッケージされており、本質的安全に向けた最高の保護レベルで回路が試験されたときにピン同士の短絡がカウント可能な故障となるよう、コーティングされたデバイスの仕様を満たすピン間隔になっています。
アプリケーション
- 産業用イーサネット
- 高度な機能を備えた物理層
- 電流制限
ドキュメント
データシート 2
ユーザ・ガイド 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
LT8440RS8E#PBF | 8-Lead SOIC (Narrow 0.15 Inch w/ EP) | ||
LT8440RS8E#TRPBF | 8-Lead SOIC (Narrow 0.15 Inch w/ EP) |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
必要なソフトウェア/ドライバが見つかりませんか?
ドライバ/ソフトウェアをリクエスト評価用キット
最新のディスカッション
LT8440に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZone®でディスカッションを始める