LTC2321-12

量产

具宽输入共模范围的双通道、12 位带符号位、2Msps 差分输入 ADC

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 2Msps 吞吐速率
  • ±0.5LSB INL (典型值)
  • 保证 12 位,无漏失码
  • 8VP-P 差分输入和宽输入共模范围
  • 在 fIN = 500kHz 时的 SNR 典型值为 73dB
  • 在 fIN = 500kHz 时的 THD 典型值为 –85dB
  • 保证运作至 125ºC
  • 单 3.3V 或 5V 电源
  • 低漂移 (20ppm/ºC 最大值) 2.048V 或 4.096V 内部基准
  • 1.8V 至 2.5V I/O 电压
  • CMOS 或 LVDS SPI 兼容型串行 I/O
  • 功率耗散:每个通道为 30mW (典型值)
  • 小外形 28 引脚 (4mm x 5mm) QFN 封装

LTC®2321-12 是一款低噪声、高速、双通道 12 位带符号位逐次逼近型寄存器 (SAR) ADC,其具有差分输入和宽输入共模范围。LTC2321-12 采用单 3.3V 或 5V 工作电源,具有一个 8VP-P 的差分输入范围,从而使其非常适合于那些要求宽动态范围和高共模抑制的应用。LTC2321-12 实现了 ±0.5LSB INL (典型值)、无漏失码 (在 12 位) 和 73dB SNR。

LTC2321-12 具有一个内置的低漂移 (20ppm/ºC 最大值) 2.048V 或 4.096V 温度补偿型基准。另外,LTC2321-12 还拥有一个支持 CMOS 或 LVDS 的高速 SPI 兼容型串行接口。每通道 2Msps 的高吞吐速率和零周期延迟特性使 LTC2321-12 成为众多高速应用的理想选择。LTC2321-12 每个通道仅消耗 30mW 的功率,并提供了打盹和睡眠模式以将功耗降低至 5μW,从而达到在待用期间进一步省电的目的。

Bits
LTC2321-12 12
LTC2321-14 14
LTC2321-16 16

应用

  • 高速数据采集系统
  • 通信
  • 远程数据采集
  • 成像
  • 光网络
  • 汽车
  • 多相电机控制

LTC2321-12
具宽输入共模范围的双通道、12 位带符号位、2Msps 差分输入 ADC
32k Point FFT fS = 2Msps, fIN = 500klHz Product Package 1
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

Evaluation Software 2

DC1996 CPLD Source Code

LinearLab Tools

A collection of Matlab and Python programs that provide direct access to Linear Technology’s data converter evaluation boards.


工具及仿真模型


评估套件

eval board
DC1996A-F

LTC2321-12 Demo Board | Dual, 12-Bit, 2Msps True Differential Input Serial SAR ADC (Requires DC890)

产品详情

Demonstration circuit 1996A features the LTC2323 family. With up to 5Msps, these differential, dual channel, 16-bit, serial, high speed successive approximation register (SAR) ADCs are available in a 28-lead QFN package. The LTC2323 family has an internal 20ppm/°C reference and an SPI-compatible serial interface that supports CMOS and LVDS logic. Note the demo board is configured for CMOS operation by default; see the note under JP3 for LVDS operation. The demo manual refers to the LTC2323, but applies to all members of the family, the only difference being the sample rate and the number of bits.

DC1996A-F
LTC2321-12 Demo Board | Dual, 12-Bit, 2Msps True Differential Input Serial SAR ADC (Requires DC890)
DC1996A - Schematic

最新评论

需要发起讨论吗? 没有关于 LTC2321-12的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览