ADN4670

量产

可编程低压1:10 LVDS时钟驱动器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 低输出偏斜:<30 ps(典型值)
  • 从1路差分时钟输入提供10路LVDS时钟输出
  • 可编程:可以选择两路差分时钟输入之一(CLK0或CLK1),以及使能或禁用各路差分时钟输出
  • 信号速率最高达1.1 GHz(典型值)
  • 电源电压范围:2.375 V至2.625 V
  • 差分输入阈值:±100 mV
  • 轨到轨输入共模范围
  • 掉电期间I/O引脚具有故障安全特性: VDD = 0 V
  • 提供32引脚LFCSP封装
  • 工业温度范围:−40℃至+85℃

ADN4670是一款低压差分信号(LVDS)时钟驱动器,可以将一路差分时钟输入信号扩展为十路差分时钟输出。这款器件可以通过简单的串行接口进行编程,以便选择两路时钟输入之一(CLK0/CLK0 或CLK1/CLK1) ,以及使能或禁用(三态)任何一路差分输出(Q0/Q0至Q9/Q9) 。ADN4670设计用于50 Ω传输线路环境。

当使能输入EN为高电平时,可以通过将11个数据位输入移位寄存器中来实现对器件的编程。前10位决定哪些输出使能(0 = 禁用,1 = 使能),第11位选择时钟输入(0 = CLK0,1 = CLK1)。第12个时钟脉冲将数据从移位寄存器传输到控制寄存器。

ADN4670的额定温度范围为工业温度范围,提供32引脚LFCSP封装。


应用
  • 时钟分配网络
  • ADN4670
    可编程低压1:10 LVDS时钟驱动器
    ADN4670 Functional Block Diagram ADN4670 Pin Configuration
    添加至 myAnalog

    将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

    创建新项目
    提问

    参考资料

    了解更多
    添加至 myAnalog

    Add media to the Resources section of myAnalog, to an existing project or to a new project.

    创建新项目

    最新评论

    近期浏览