1. 产品
  2. 时钟与定时
  3. 时钟产生与分配
  4. 时钟分配器件
  5. ADCLK950


概览

优势和特点

  • 2个可选差分输入
  • 工作频率:4.8 GHz
  • 宽带随机抖动:75 fs rms
  • 片内输入端接
  • 电源:3.3 V

产品详情

ADCLK950是一款超快时钟扇出缓冲器,采用ADI公司专有的XFCB3硅-锗(SiGe)双极性工艺制造,设计用于要求低抖动的高速应用。

该器件具有两个差分输入,通过IN_SEL控制引脚进行选择。两个输入均配备中心抽头、差分、100 Ω片内端接电阻,接受直流耦合LVPECL、CML、3.3 V CMOS(单端)以及交流耦合1.8 V CMOS、LVDS和LVPECL输入。提供VREFx引脚用于偏置交流耦合输入。

ADCLK950内置10个全摆幅射极耦合逻辑(ECL)输出驱动器。对于LVPECL(正ECL)工作模式,VCC偏置至正电源,VEE偏置至接地。对于ECL工作模式,VCC偏置至接地,VEE偏置至负电源。

输出级旨在从各端将800 mW直接驱动至端接于VCC− 2 V的50 Ω负载,从而获得1.6 V的总差分输出摆幅。

ADCLK950采用40引脚LFCSP封装,额定工作温度范围为−40°C至+85°C标准工业温度范围。


应用
  • 低抖动时钟分配
  • 时钟与数据信号恢复
  • 电平转换
  • 无线通信
  • 有线通信
  • 医疗和工业成像
  • 自动测试设备(ATE)和高性能仪器仪表
  • 产品生命周期 icon-recommended 推荐新设计使用

    本产品已上市。数据手册包含所有最终性能规格和工作条件。ADI公司推荐新设计使用这些产品。

    工具及仿真模型

    IBIS模型

    ADCLK950 IBIS Models

    设计工具

    ADIsimCLK设计与评估软件

    ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

    设计资源

    ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。

    Part Number Material Declaration Reliability Data Pin/Package Drawing CAD Symbols, Footprints & 3D Models
    ADCLK950BCPZ 材料声明 质量和可靠性 40-Lead LFCSP (6mm x 6mm w/ EP)
    ADCLK950BCPZ-REEL7 材料声明 质量和可靠性 40-Lead LFCSP (6mm x 6mm w/ EP)
    Wafer Fabrication Data

    PCN-PDN信息

    Select a model from the dropdown below to subscribe to PCN/PDN notifications and view past notifications as well.

    样片申请及购买

     

    订购常见问题解答

     

    有关在线订单、付款选项等问题的答案,请参阅我们的订购常见问题解答

     

    立即购买报价

     

    (**)显示的立即购买报价和报价范围基于少量订单。

     

    报价单

     

    (*)所列的千片报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI授权代理商。对于评估板和套件的报价是指单片价格。

     

    交付周期


    请参见我们的首席客户官关于交付周期的最新沟通说明

     

    采样

     

    选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com


    价格表帮助