Информация о продукте

Статус продукта:Производство

The AD6642 is an 11-bit, 200 MSPS, dual-channel intermediate frequency (IF) receiver specifically designed to support multi-antenna systems in telecommunication applications where high dynamic range performance, low power, and small size are desired.

The device consists of two high performance analog-to-digital converters (ADCs) and noise shaping requantizer (NSR) digital blocks. Each ADC consists of a multistage, differential pipelined architecture with integrated output error correction logic. The ADC features a wide bandwidth switched-capacitor sampling network within the first stage of the differential pipeline. An integrated voltage reference eases design considerations. A duty cycle stabilizer (DCS) compensates for variations in the ADC clock duty cycle, allowing the converters to maintain excellent performance.

Each ADC output is connected internally to an NSR block. The integrated NSR circuitry allows for improved SNR performance in a smaller frequency band within the Nyquist bandwidth. The device supports two different output modes selectable via the external MODE pin or the SPI.

With the NSR feature enabled, the outputs of the ADCs are processed such that the AD6642 supports enhanced SNR performance within a limited portion of the Nyquist bandwidth while maintaining an 11-bit output resolution. The NSR block can be programmed to provide a bandwidth of either 22% or 33% of the sample clock. For example, with a sample clock rate of 185 MSPS, the AD6642 can achieve up to 75.5 dBFS SNR for a 40 MHz bandwidth in the 22% mode and up to 73.7 dBFS SNR for a 60 MHz bandwidth in the 33% mode.

With the NSR block disabled, the ADC data is provided directly to the output with a resolution of 11 bits. The AD6642 can achieve up to 66.5 dBFS SNR for the entire Nyquist bandwidth when operated in this mode. This allows the AD6642 to be used in telecommunication applications such as a digital predistortion observation path where wider bandwidths are desired.

After digital signal processing, multiplexed output data is routed into two 11-bit output ports such that the maximum data rate is 400 Mbps (DDR). These outputs are set at 1.8 V LVDS and support ANSI-644 levels. The AD6642 receiver digitizes a wide spectrum of IF frequencies. Each receiver is designed for simultaneous reception of a separate antenna. This IF sampling architecture greatly reduces compo-nent cost and complexity compared with traditional analog techniques or less integrated digital methods.

Flexible power-down options allow significant power savings. Programming for device setup and control is accomplished using a 3-wire SPI-compatible serial interface with numerous modes to support board-level system testing. The AD6642 is available in a Pb-free/RoHS compliant, 144-ball, 10 mm × 10 mm chip scale package ball grid array (CSP_BGA) and is specified over the industrial temperature range of −40°C to +85°C.

Applications

  • Communications
  • Diversity radio and smart antenna (MIMO) systems
  • Multimode digital receivers (3G)
  • WCDMA, LTE, CDMA2000
  • WiMAX, TD-SCDMA
  • I/Q demodulation systems
  • General-purpose software radios

ОСОБЕННОСТИ И ПРЕИМУЩЕСТВА

  • 11-bit, 200 MSPS output data rate per channel
  • Integrated noise shaping requantizer (NSR)
  • Performance with NSR enabled
    SNR: 75.5 dBFS in 40 MHz band to 70 MHz @ 185 MSPS
    SNR: 73.7 dBFS in 60 MHz band to 70 MHz @ 185 MSPS
  • Performance with NSR disabled
    SNR: 66.5 dBFS to 70 MHz @ 185 MSPS
    SFDR: 83 dBc to 70 MHz @ 185 MSPS
  • Low power: 0.62 W @ 185 MSPS
  • 1.8 V analog supply operation
  • 1.8 V LVDS (ANSI-644 levels) output
  • 1-to-8 integer clock divider
  • Internal ADC voltage reference
  • 1.75 V p-p analog input range (programmable to 2.0 V p-p)
  • Differential analog inputs with 800 MHz bandwidth
  • See data sheet for additional features

Functional Block Diagram for AD6642

Документация

Наименование Тип контента Тип файлов
AD6642: Dual IF Receiver Data Sheet (Rev A, 07/2010) (pdf, 1147 kB) Технические описания PDF
AN-1142: Методы проектирования топологии печатных плат с быстродействующими АЦП  (pdf, 392 kB) Статьи по применению PDF
AN-1142: Techniques for High Speed ADC PCB Layout  (pdf, 392 kB) Статьи по применению PDF
AN-935: Designing an ADC Transformer-Coupled Front End  (pdf, 363 kB) Статьи по применению PDF
AN-905: VisualAnalog Converter Evaluation Tool Version 1.0 User Manual  (pdf, 2124 kB) Статьи по применению PDF
AN-878: High Speed ADC SPI Control Software  (pdf, 585 kB) Статьи по применению PDF
AN-877: Interfacing to High Speed ADCs via SPI  (pdf, 1594 kB) Статьи по применению PDF
AN-851: A WiMax Double Downconversion IF Sampling Receiver Design  (pdf, 262 kB) Статьи по применению PDF
AN-835: Тестирование и оценивание быстродействующих АЦП  (pdf, 985 kB) Статьи по применению PDF
AN-835: Understanding High Speed ADC Testing and Evaluation  (pdf, 985 kB) Статьи по применению PDF
AN-827: Резонансный подход к организации интерфейса между усилителями и АЦП на переключаемых конденсаторах  (pdf, 203 kB) Статьи по применению PDF
AN-827: A Resonant Approach to Interfacing Amplifiers to Switched-Capacitor ADCs  (pdf, 203 kB) Статьи по применению PDF
AN-812:  MicroController-Based Serial Port Interface (SPI) Boot Circuit (pdf, 452,449 bytes)  (pdf, 441 kB)
This application note describes the operation of a general-purpose, microcontroller-based Serial Port Interface (SPI) boot circuit.
Статьи по применению PDF
AN-808: Возможность практической реализации систем CDMA2000 с многими несущими  (pdf, 1535 kB)
The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
Статьи по применению PDF
AN-808: Multicarrier CDMA2000 Feasibility  (pdf, 1535 kB)
The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
Статьи по применению PDF
AN-807: Возможность практической реализации систем WCDMA с многими несущими  (pdf, 969 kB) Статьи по применению PDF
AN-807: Multicarrier WCDMA Feasibility  (pdf, 969 kB) Статьи по применению PDF
AN-756: Дискретные системы и влияние фазового шума и дрожания фазы тактового сигнала  (pdf, 291 kB) Статьи по применению PDF
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter  (pdf, 291 kB) Статьи по применению PDF
AN-742: Frequency Domain Response of Switched-Capacitor ADCs  (pdf, 401 kB) Статьи по применению PDF
AN-741: Little Known Characteristics of Phase Noise  (pdf, 1679 kB) Статьи по применению PDF
AN-737: Моделирование АЦП при помощи ADIsimADC  (pdf, 373 kB) Статьи по применению PDF
AN-737: How ADIsimADC Models an ADC  (pdf, 373 kB) Статьи по применению PDF
AN-715: A First Approach to IBIS Models: What They Are and How They Are Generated  (pdf, 370 kB) Статьи по применению PDF
AN-586: LVDS Outputs for High Speed A/D Converters  (pdf, 207 kB)
High Speed ADCs Uses LVDS (Low-Voltage Differential Signaling) to Minimize Performance Limitations In ADC Applications When Providing High Speed Data Output
Статьи по применению PDF
AN-501: Влияние неопределенности апертуры на показатели систем с АЦП  (pdf, 227 kB)
A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
Статьи по применению PDF
AN-501: Aperture Uncertainty and ADC System Performance  (pdf, 227 kB)
A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
Статьи по применению PDF
AN-345: Grounding for Low-and-High-Frequency Circuits  (pdf, 455 kB)
Know Your Ground and Signal Paths for Effective Designs. Current Flow Seeks Path of Least Impedance-Not Just Resistance....
Статьи по применению PDF
AN-282: Fundamentals of Sampled Data Systems  (pdf, 2131 kB) Статьи по применению PDF
UG-232: Evaluating the AD6642/AD6657 Analog-to-Digital Converters  (pdf, 2466 kB) Руководства пользователей PDF
RAQs index Rarely Asked Questions HTML
Словарь терминов Глоссарий HTML

Средства разработки, программные модели, драйверы и ПО

Наименование Тип контента Тип файлов
ADIsimADC
ADIsimADC is Analog Devices' Analog-to-Digital Behavioral Model that accurately models the typical performance characteristics of many of our High Speed Converters. The model faithfully reproduces the errors associated with both static and dynamic features such as AC linearity, clock jitter, and many other product specific anomalies.
ADIsim Design/Simulation Tools HTML

Оценочные наборы, обозначения компонентов и шаблоны посадочных мест на ПП

Оценочные платы и наборыОзнакомьтесь с документацией и условиями покупки

Обозначения и посадочные места— Analog Devices предлагает библиотеки компонентов, совместимые с широким спектром современных САПР.

SampleОбразцы / Покупка

Цены, исполнение ИМС, наличие на складе

Помощь

Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.

Модели Описание Цена Без использования свинца PCN/PDN Проверка наличия/
Покупка/Запрос образца
AD6642EBZ Статус: Prodn Evaluation Board $ 300,00 Да -

Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.

Проверка наличия и приобретение

Просмотр списка дистрибьюторов и офисов продаж
沪ICP备09046653号
Review this Product X
content here.
content here.

Review this Product

Закрыть