Обзор

Особенности и преимущества

  • Частота выходного сигнала: от менее 1 МГц до 1 ГГц
  • Точность начальной установки частоты: <±100 ppm (определяется точностью опорного генератора VCXO)
  • Работа с нулевой задержкой
    Интервал между входным и выходным фронтами: <150 пс
  • Два канала делителей ГУН
  • 14 конфигурируемых выходов: форматы LVPECL, LVDS, HSTL и LVCMOS
  • 14 выделенных делителей выходного сигнала с не вносящей дрожания фазы регулировкой задержки
  • Регулируемая задержка: 63 значения с шагом 1/2 периода частоты на выходе делителя ГУН
  • Разброс фазы между выходами: <50 пс
  • Коррекция скважности при нечетных значениях коэффициента в делителе
  • Автоматическая синхронизация всех выходов при включении питания
  • Абсолютное дрожание фазы выходного сигнала: <150 фс на частоте 122.88 МГц Диапазон интегрирования: 12 кГц - 20 МГц
  • Обзор дополнительных возможностей см. в техническом описании

Подробнее о продукте

Микросхема AD9523-1, включающая в себя интегрированную схему ФАПЧ и ГУН с двумя делителями, обеспечивает функцию распределения тактового сигнала по нескольким выходам с малым дрожанием фазы. Интегрированный ГУН перестаивается в диапазоне от 2.94 ГГц до 2.96 ГГц.

AD9523-1 предназначен для формирования тактовых сигналов, соответствующих требованиям к базовым станциям стандартов LTE (long term evolution) и multicarrier GSM. Для поддержания фазового шума на низком уровне, необходимом для достижения приемлемого отношения сигнал-шум в преобразователях данных, сигнал опорной частоты генератора должен обладать малым дрожанием фазы и формироваться внешним кварцевым генератором, управляемым напряжением (VCXO).

Входные приемники, генератор и приемник с нулевой задержкой поддерживают работу как в несимметричном, так и в дифференциальном режимах. При подаче на вход восстановленного тактового сигнала опорной частоты системы и сигнала VXCO устройство генерирует 14 выходных сигналов с малым шумом в диапазоне частот от 1 МГц до 1 ГГц и один буферизированный выходной сигнал от входной схемы ФАПЧ (PLL1). Частота и фаза каждого выхода тактового сигнала может изменяться относительно другого выхода тактового сигнала при помощи функции выбора фазы делителя, которая не вносит дрожания фазы и обеспечивает грубую регулировку с шагом, равным половине периода выходного сигнала ГУН.

Устройство имеет внутреннюю память EEPROM для хранения пользовательских настроек регистров, загружаемых при включении питания и сбросе кристалла, которая может быть запрограммирована через последовательный интерфейс.

Области применения

  • Базовые станции LTE и multicarrier GSM
  • Инфраструктура беспроводных и широкополосных систем
  • Медицинские измерительные приборы
  • Тактирование быстродействующих АЦП, ЦАП, DDS, DDC, DUC и MxFE
  • Распределение тактовых сигналов с малым фазовым шумом и малым дрожанием фазы
  • Прямое исправление ошибок (G.710)
  • Высокопроизводительные беспроводные трансиверы
  • Аппаратура автоматического контроля (ATE) и высококачественные измерительные приборы

Статус продукта icon-recommended Рекомендовано для новых разработок

Данный продукт выпущен на рынок. Техническое описание содержит окончательные характеристики и рабочие параметры продукта. Для новых разработок ADI рекомендует применение данных продуктов.

Оценочные комплекты (2)

ПО и системные требования

ПО оценивания

JESD204 Interface Framework

Integrated JESD204 software framework for rapid system-level development and optimization

Драйверы устройств

Инструменты и симуляторы

Инструменты проектирования

ADIsimCLK Design and Evaluation Software

ADIsimCLK is the design tool developed specifically for Analog Devices' range of ultra-low jitter clock distribution and clock generation products. Whether your application is in wireless infrastructure, instrumentation, networking, broadband, ATE or other areas demanding predictable clock performance, ADIsimCLK will enable you to rapidly develop, evaluate and optimize your design.

Ресурсы проектирования

Компания Analog Devices всегда уделяла повышенное внимание обеспечению максимальных уровней качества и надежности предлагаемых продуктов. Для этого мы внедряем контроль качества и надежности на каждом этапе проектирования технологических процессов и продуктов, а также на этапе производства. Нашим принципом является обеспечение "полного отсутствия дефектов" поставляемых компонентов.

Информация о PCN-PDN

Обсуждения

AD9523-1 Обсуждения

RE: iio oscilloscope cross compilation
1 день (дней) назад в категории Linux Software Drivers
RE: how to write equation with voltage from channel 1 as input in math function of adalm 2000 (scopy)?
2 день (дней) назад в категории Virtual Classroom for ADI University Program
RE: openocd for ADSP-SC589 gives Error:The specified debug interface was not found (ice1000)
2 день (дней) назад в категории SC5xx processors
AD9523-1 Не смогли найти, что искали? Спросите в сообществе Analog »

Образцы и покупка

Функционирование раздела Образцы и покупка возможно только в полной версии сайта
Назад
Проверить наличие


Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.


Помощь

 

Оценочные платы Цена указана за одну единицу.
Назад
Проверить наличие
Через сайт Analog.com можно приобрести не более двух оценочных плат. Чтобы заказать более двух оценочных плат, пожалуйста, совершайте покупку через наших дистрибьюторов.
Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.