PKD01

製造中止

Monolithic Peak Detector with Reset-and-Hold Mode

Viewing:

製品情報

  • Monolithic Design for Reliability and Low Cost
  • High Slew Rate: 0.5 V/µs
  • Low Droop Rate
    TA = 25°C: 0.1 mV/ms
    TA = 125°C: 10 mV/ms
  • Low Zero-Scale Error: 4 mV
  • Digitally Selected Hold and Reset Modes
  • Reset to Positive or Negative Voltage Levels
  • Logic Signals TTL and CMOS Compatible
  • Uncommitted Comparator On-Chip
  • Available in Die Form

The PKD01 tracks an analog input signal until a maximum amplitude is reached.The maximum value is then retained as a peak voltage on a hold capacitor. Being a monolithic circuit, the PKD01 offers significant performance and package density advantages over hybrid modules and discrete designs without sacrificing system versatility. The matching characteristics attained in a monolithic circuit provide inherent advantages when charge injection and droop rate error reduction are primary goals.

PKD01
Monolithic Peak Detector with Reset-and-Hold Mode
pdp-image-unavailable
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

さらに詳しく
myAnalogに追加

myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

新規プロジェクトを作成

ソフトウェア・リソース

必要なソフトウェア/ドライバが見つかりませんか?

ドライバ/ソフトウェアをリクエスト

最新のディスカッション

最近表示した製品