利用上の注意

本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.J)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。

Viewing:

製品情報

  • サンプル・レート: 105Msps/80Msps
  • ノイズフロア:77.3dBFs
  • SFDR:98dB
  • SFDR:250MHzで>82dB(入力範囲1.5VP-P
  • PGAフロントエンド(入力範囲2.25VP-P または1.5VP-P
  • 700MHzのフルパワー帯域幅S/H
  • オプションの内部ディザー
  • オプションのデータ出力ランドマイザ
  • 単一3.3V電源
  • 低消費電力:947mW/762mW
  • オプションのクロック・デューティ・サイクル・スタビライザ
  • 範囲外インジケータ
  • ピン互換ファミリ
    • 105Msps: LTC2207 (16ビット), LTC2207-14 (14ビット)
    • 80Msps: LTC2206 (16ビット), LTC2206-14 (14ビット)
    • 65Msps: LTC2205 (16ビット), LTC2205-14 (14ビット)
    • 40Msps: LTC2204 (16ビット)
    • 25Msps: LTC2203 (16ビット) シングルエンド・クロック
    • 10Msps: LTC2202 (16ビット) シングルエンド・クロック
  • 48-Pin 7mm × 7mm QFN Package

The LTC2207-14/LTC2206-14 are 105Msps/80Msps, sampling 14-bit A/D converters designed for digitizing high frequency, wide dynamic range signals up to input frequencies of 700MHz. The input range of the ADC can be optimized with the PGA front end.

The LTC2207-14/LTC2206-14 are perfect for demanding communications applications, with AC performance that includes 77.3dB SNR and 98dB spurious free dynamic range (SFDR). Ultralow jitter of 80fsRMS allows undersampling of high input frequencies with excellent noise performance. Maximum DC specs include ±1.5LSB INL, ±1LSB DNL (no missing codes) over temperature.

A separate output power supply allows the CMOS output swing to range from 0.5V to 3.6V.

The ENC+ and ENC– inputs may be driven differentially or single-ended with a sine wave, PECL, LVDS, TTL or CMOS inputs. An optional clock duty cycle stabilizer allows high performance at full speed with a wide range of clock duty cycles.

Bits
LTC2206-14 14
LTC2206-16 16
アプリケーション
  • テレコム
  • 受信機
  • 携帯電話基地局
  • スペクトル分析
  • イメージング・システム
  • ATE

ltc2206-14
14-Bit, 80Msps ADC
LTC2207-14: 32K Point FFT, fIN = 14.86MHz, –1dBFS, PGA = 0, 105Msps Product Package 1
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート 1

信頼性データ 1

ユーザ・ガイド 2

データシート

これは最新改訂バージョンのデータシートです。

さらに詳しく
myAnalogに追加

myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

新規プロジェクトを作成

ソフトウェア・リソース

評価用ソフトウェア 2

PScope

PScopeは、旧リニアテクノロジーの高性能ADCとシグナル・チェーン・レシーバ・ファミリーを使用するために設計されたUSBベースの製品デモおよびデータ収集システムです。このソフトウェアでは、SNR、SFDR、THDやその他の主要なパラメータを迅速かつ容易に評価することが出来ます。

LinearLabTools

リニアテクノロジーのデータ・コンバータ評価用ボードに直接アクセスできるMATLABとPythonのプログラムを集めたツールです。


ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
フェーズ・ロック・ループ(PLL)シンセサイザ 1
LTC6946 最終販売 ノイズとスプリアスを極めて低く抑えたVCO内蔵の0.37GHz~5.7GHz整数分周方式シンセサイザ
差動アンプ 1
LTC6400-8 最終販売 DC~300MHz向け 2.2GHz低ノイズ、低歪み、差動ADCドライバ
Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ツールおよびシミュレーション


評価用キット

DC918C-J
LTC2206-14 | CMOS OUT, 80Msps, 14-Bit ADC, 1MHz < AIN < 70MHz (Requires DC718)
DC918C-A - Schematic
DC919A-H
LTC2206-14 | CMOS OUT, DC INPUT, 80Msps 14-Bit ADC, DC < AIN < 70MHz (Requires DC718)
DC919A-A - Schematic
DC918C-K
LTC2206-14 | CMOS OUT, 80Msps, 14-Bit ADC, 70MHz < AIN < 140MHz (Requires DC718)
DC918C-A - Schematic

最新のディスカッション

LTC2206-14に関するディスカッションはまだありません。意見を投稿しますか?

EngineerZone®でディスカッションを始める

最近表示した製品