MAX9322

LVECL/LVPECL 1:15差分、除1/除2、时钟驱动器

1:15 1分频/2分频差分LVPECL时钟驱动器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 1.2ps (RMS)最大随机抖动
  • 1.0GHz时300mV差分输出
  • 900ps的传输延迟
  • 可选的1分频或2分频输出
  • 2:1复用输入功能
  • LVECL电压范围VEE = -2.375V至-3.8V
  • LVPECL电压范围VCC = +2.375V至+3.8V
  • ESD保护:> 2kV (人体模型)

MAX9322是一种低扭曲、1:15差分时钟驱动器,将两路差分输入时钟信号之一再生或分频为15路差分输出。输入多路器复用选择两路输入时钟信号,且输入切换频率1.0GHz以上。15路输出分为四组,每组分别为2、3、4或6路输出。每组提供单独的1分频或2分频编程功能。

MAX9322工作于LVPECL系统时,采用+2.375V至+3.8V的电源电压,或工作于LVECL系统时,采用-2.375V至-3.8V的电源电压。内置的VBB基准输出提供了接口单端时钟输入信号的兼容性,主复位输入可同时复位所有的输出。

MAX9322提供52引脚TQFP和68引脚QFN封装,满足-40°C至+85°C的工作温度范围。对于1:10时钟驱动器,请参考MAX9311/MAX9313数据资料;对于1:5时钟驱动器,请参考MAX9316数据资料。

应用

  • 自动测试设备(ATE)
  • 局端背板时钟分配
  • DSLAM背板
  • 低抖动数据中继器
  • 精密时钟分配
  • 无线基站

MAX9322
LVECL/LVPECL 1:15差分、除1/除2、时钟驱动器
MAX9322:典型工作电路
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

硬件生态系统

部分模型 产品周期 描述
扇出缓冲器和分路器 7
MAX9312 量产 双路、1:5差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9314 双路、1:5差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9311 量产 1:10差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9315 量产 1:5差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9316 1:5差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9325 2:8差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9326 1:9差分LVPECL/LVECL/HSTL时钟和数据驱动器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

IBIS 模型 1

最新评论

需要发起讨论吗? 没有关于 MAX9322的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览