AD5371
量产40通道、14-Bit、串行输入、电压输出型DAC
- 产品模型
- 3
产品详情
- 在80引脚LQFP封装和100引脚CSP_BGA封装中集成40通道DAC
- 确保的14 bits单调性
- 最大输出电压范围是基准电压的4倍(20V)
- 额定输出电压范围:-4 V~+8 V
- 允许用户可编程失调和增益的系统校准功能
- 对用户定义的SIGGNDx进行清零
- 可提供多种独立的输出范围
- 欲了解更多信息,请参考数据手册
AD5371*是一款40通道的14-bit DAC,采用80引脚LQFP封装或100引脚CSP_BGA。器件提供4倍于基准电压的缓冲电压输出范围。每个DAC的增益和失调均能够独立调整,以去除误差。更灵活的是,器件被分为5组,每组8个DAC。3个失调DAC用于调整每组的输出范围。第0组通过失调DAC 0进行调整,第1组通过失调DAC 1进行调整,第2组到第4组通过失调DAC 2进行调整。
AD5371提供VSS从-16.5 V 到-4.5 V、VDD从9 V 到16.5 V宽电压范围内的可靠工作。负载电流为1mA时,输出放大器的裕量需求为1.4 V。
AD5371具有与SPI、QSPI™、MICROWIRE™和DSP接口标准兼容的高速串行接口,能够处理高达50 MHz的时钟速率。它还具有100 MHz的低压差分信号(LVDS)串行接口。
DAC寄存器在接收新数据时更新。通过将LDAC输入引脚拉低,所有的输出能够同时更新。每个通道都具有可编程增益和失调调整寄存器,允许去除增益和失调误差。
每个DAC输出能相对外部SIGGND输入被放大和缓冲。DAC输出也能够通过CLR引脚切换到SIGGND。
应用
*Protected by U.S. Patent No. 5,969,657; other patents pending.
Data Sheet, Rev. B, 3/08
参考资料
数据手册 1
应用笔记 2
产品亮点 1
评估设计文件 1
产品选型指南 1
产品亮点 1
解决方案设计及宣传手册 1
器件驱动器 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD5371BBCZ | 100-Ball CSPBGA (10mm x 10mm x 1.35mm) | ||
AD5371BSTZ | 80-Lead LQFP (12mm x 12mm x 1.4mm) | ||
AD5371BSTZ-REEL | 80-Lead LQFP (12mm x 12mm x 1.4mm) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
未找到匹配项目 | ||
1月 5, 2009 - 07_0077 Certification of STATSChipPAC Shanghai, China and AMKOR Philippines as additional sources for Assembly & Test of QFP Packages |
||
AD5371BSTZ | 量产 | |
AD5371BSTZ-REEL | 量产 |
这是最新版本的数据手册
软件资源
Evaluation Software 0
找不到您所需的软件或驱动?
工具及仿真模型
精密DAC误差预算工具
精密DAC误差预算工具是一种Web应用程序,用于计算精密DAC信号链的直流精度。它可显示整个信号链中的静态误差状况,以快速评估设计利弊。可计算由基准电压源、运算放大器和精密DAC引起的直流误差。
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 ad5371的相关讨论?是否需要发起讨论?
在论坛上发起讨论