Добавить в Мастер Структурных Схем

AD9523-1:  Формирователь тактового сигнала с малым дрожанием фазы с 14 выходами LVPECL/LVDS/HSTL или 29 выходами LVCMOS

Информация о продукте

Статус продукта:Рекомендовано для новых разработок

Микросхема AD9523-1, включающая в себя интегрированную схему ФАПЧ и ГУН с двумя делителями, обеспечивает функцию распределения тактового сигнала по нескольким выходам с малым дрожанием фазы. Интегрированный ГУН перестаивается в диапазоне от 2.94 ГГц до 2.96 ГГц.

AD9523-1 предназначен для формирования тактовых сигналов, соответствующих требованиям к базовым станциям стандартов LTE (long term evolution) и multicarrier GSM. Для поддержания фазового шума на низком уровне, необходимом для достижения приемлемого отношения сигнал-шум в преобразователях данных, сигнал опорной частоты генератора должен обладать малым дрожанием фазы и формироваться внешним кварцевым генератором, управляемым напряжением (VCXO).

Входные приемники, генератор и приемник с нулевой задержкой поддерживают работу как в несимметричном, так и в дифференциальном режимах. При подаче на вход восстановленного тактового сигнала опорной частоты системы и сигнала VXCO устройство генерирует 14 выходных сигналов с малым шумом в диапазоне частот от 1 МГц до 1 ГГц и один буферизированный выходной сигнал от входной схемы ФАПЧ (PLL1). Частота и фаза каждого выхода тактового сигнала может изменяться относительно другого выхода тактового сигнала при помощи функции выбора фазы делителя, которая не вносит дрожания фазы и обеспечивает грубую регулировку с шагом, равным половине периода выходного сигнала ГУН.

Устройство имеет внутреннюю память EEPROM для хранения пользовательских настроек регистров, загружаемых при включении питания и сбросе кристалла, которая может быть запрограммирована через последовательный интерфейс.


Области применения
  • Базовые станции LTE и multicarrier GSM
  • Инфраструктура беспроводных и широкополосных систем
  • Медицинские измерительные приборы
  • Тактирование быстродействующих АЦП, ЦАП, DDS, DDC, DUC и MxFE
  • Распределение тактовых сигналов с малым фазовым шумом и малым дрожанием фазы
  • Прямое исправление ошибок (G.710)
  • Высокопроизводительные беспроводные трансиверы
  • Аппаратура автоматического контроля (ATE) и высококачественные измерительные приборы
  • ATE and high performance instrumentation

ОСОБЕННОСТИ И ПРЕИМУЩЕСТВА

  • Частота выходного сигнала: от менее 1 МГц до 1 ГГц
  • Точность начальной установки частоты: <±100 ppm (определяется точностью опорного генератора VCXO)
  • Работа с нулевой задержкой
    Интервал между входным и выходным фронтами: <150 пс
  • Два канала делителей ГУН
  • 14 конфигурируемых выходов: форматы LVPECL, LVDS, HSTL и LVCMOS
  • 14 выделенных делителей выходного сигнала с не вносящей дрожания фазы регулировкой задержки
  • Регулируемая задержка: 63 значения с шагом 1/2 периода частоты на выходе делителя ГУН
  • Разброс фазы между выходами: <50 пс
  • Коррекция скважности при нечетных значениях коэффициента в делителе
  • Автоматическая синхронизация всех выходов при включении питания
  • Абсолютное дрожание фазы выходного сигнала: <150 фс на частоте 122.88 МГц Диапазон интегрирования: 12 кГц - 20 МГц
  • Обзор дополнительных возможностей см. в техническом описании

Документация

Наименование Тип контента Тип файлов
AD9523-1: Low Jitter Clock Generator with14 LVPECL/LVDS/HSTL/29 LVCMOS Outputs (Rev B, 03/2011) (pdf, 821 kB) Технические описания PDF
AN-1066: Power Supply Considerations for AD9523, AD9524, and AD9523-1 Low Noise Clocks  (pdf, 330 kB) Статьи по применению PDF
UG-182: Evaluation Board User Guide for AD9523-1 Clock Generator  (pdf, 711 kB) Руководства пользователей PDF
RAQs index Rarely Asked Questions HTML
Словарь терминов Глоссарий HTML

Средства разработки, программные модели, драйверы и ПО

Наименование Тип контента Тип файлов
ADIsimCLK Design and Evaluation Software
ADIsimCLK is the design tool developed specifically for Analog Devices' range of ultra-low jitter clock distribution and clock generation products. Whether your application is in wireless infrastructure, instrumentation, networking, broadband, ATE or other areas demanding predictable clock performance, ADIsimCLK will enable you to rapidly develop, evaluate and optimize your design.
ADIsim Design/Simulation Tools HTML
AD9523/AD9523-1 IBIS Model Модели IBIS HTML
AD9523 Low Jitter Clock Generator Linux Driver Device Drivers HTML

Оценочные наборы, обозначения компонентов и шаблоны посадочных мест на ПП

Оценочные платы и наборыОзнакомьтесь с документацией и условиями покупки

Обозначения и посадочные места— Analog Devices предлагает библиотеки компонентов, совместимые с широким спектром современных САПР.

SampleОбразцы / Покупка

Цены, исполнение ИМС, наличие на складе

Помощь

Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.

AD9523/AD9523-1 Evaluation Board
Модели Описание Цена Без использования свинца PCN/PDN Проверка наличия/
Покупка/Запрос образца
AD9523-1/PCBZ Статус: Контакты Evaluation Board $ 190,00 Да -

Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.

Проверка наличия и приобретение

Просмотр списка дистрибьюторов и офисов продаж
沪ICP备09046653号
Review this Product X
content here.
content here.

Review this Product

Закрыть