MAX32550
DeepCoverセキュアArm Cortex-M3フラッシュマイクロコントローラ
すべて表示業界初、PKAによるセキュアブートローダ内蔵のセキュアCortex-M3フラッシュマイクロコントローラ
お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
特長
- Arm® Cortex® M3プロセッサコアによってアプリケーションへの容易な集積を実現
- コア動作周波数:108MHz (PLL使用)
- デュアルバンクフラッシュメモリ(キャッシュ内蔵): 1MB
- システムSRAM:256KB
- AES自己暗号化NVSRAM:8KB
- セキュリティ機能によってシステムレベルの保護を実現
- パブリック鍵(公開鍵)認証を備えたセキュアブートローダ
- AES、DES、およびSHAハードウェアアクセラレータ
- RSA、DSA、およびECDSAに対応したモジュロ演算ハードウェアアクセラレータ(MAA)
- 8ラインセキュアキーパッドコントローラ
- 真のハードウェア乱数発生器
- 動的フォルト検出を備えたダイシールド
- 独立したランダムな動的パターンを備えた6つの外部タンパーセンサー
- 256ビットのフリップフロップベースのバッテリバックアップAESキーストレージ
- 温度および電圧タンパーモニタ
- リアルタイムクロック
- 内蔵ペリフェラルによって外付け部品数を削減
- 3トラック磁気ストライプヘッドインタフェース
- トランシーバを内蔵した1つのISO 7816スマートカードインタフェース(1.8V、3V、および5V)
- トランシーバと専用PLL内蔵のUSB 2.0デバイス
- 3つのSPIポート、2つのUARTポート、および1つのI2Cコントローラ
- 6つのタイマー(4つはPWM機能付き)
- 最大70の汎用I/O端子
- 2チャネル、10ビットADCおよび1チャネル、8ビットDAC
- カラー/モノクロLCD TFTコントローラ
- 4チャネルDMAコントローラ
- パワーマネージメントによってバッテリ寿命を最適化し動的消費電力を削減
- 単一電源動作:3.3V*
- バッテリバックアップスイッチ内蔵
- クロックゲート機能
- 低電流バッテリバックアップ動作
DeepCover®エンベデッドセキュリティソリューションは、複数層の高度な物理セキュリティによって機密データを秘匿し、可能な限り最もセキュアなキーストレージを提供します。
DeepCoverセキュアマイクロコントローラ(MAX32550)は、モバイルチップおよびピンパッドなどの次世代のトラステッド機器を構築するための、相互運用性、セキュリティ、およびコスト効率に優れたソリューションを提供します。MAX32550はArm Cortex M3プロセッサをベースとして、1MBのエンベデッドフラッシュ、256KBのシステムRAM、8KBのバッテリバックアップされたAES自己暗号化NVSRAMを備えています。このデバイスは、暗号エンジン、真の乱数発生器、バッテリバックアップRTC、環境/タンパー検出回路、磁気ストライプリーダー、1.8V、3.3V、および5Vカードを直接サポートするためのトランシーバを内蔵したスマートカードコントローラ、 および内蔵セキュアキーパッドコントローラを含む、モバイルPOS端末の必須機能をすべて内蔵しています。また、TFTディスプレイへのシームレスなインタフェースを提供し、制御に柔軟性を追加しシステム設計を差別化する広範なペリフェラル、SPI、UART、DMA、ADC、およびDACを内蔵しています。
アプリケーション
- ATMキーボード
- EMVカードリーダー
- PCIモバイル支払端末(mPOS)
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
MAX32550
資料
Filters
1つが該当
データシート
2
信頼性データ
1
19.88K
アプリケーション・ノート
2
HTML
HTML
技術記事
1
HTML
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
データシート 1
信頼性データ 1
アプリケーション・ノート 2
技術記事 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
MAX32550-LBJ+ | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LBS+ | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LBS+T | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LCJ+ | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LCS+ | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LCS+T | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LNJ+ | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LNS+ | Chip Array Thin Core Ball Grid Array |
|
|
MAX32550-LNS+T | Chip Array Thin Core Ball Grid Array |
|
- MAX32550-LBJ+
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LBS+
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LBS+T
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LCJ+
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LCS+
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LCS+T
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LNJ+
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LNS+
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- MAX32550-LNS+T
- ピン/パッケージ図
- Chip Array Thin Core Ball Grid Array
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
11 19, 2014
- 1471
TEST
MAX32550-LNJ+
製造中
MAX32550-LNS+
製造中
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
11 19, 2014
- 1471
TEST
ソフトウェアおよび製品のエコシステム
評価用キット 1
MAX32550-KIT
MAX32550の評価キット
製品の詳細
DeepCover®セキュアCortex®-M3フラッシュマイクロコントローラの評価キット(EVキット)は、高セキュリティマイクロコントローラのMAX32550の機能を簡便に評価するための実証済みプラットフォームを提供します。このEVキットには、MAX32550のEVキットボード、サンプルソフトウェア、ドキュメント、およびSEGGER J-Link LTE JTAGが含まれます。EVキットボードは、SIM/SAMスマートカードソケット、3トラック磁気カードリーダー(MCR)、カラーTFTディスプレイ、プロセッサのI/Oポートピンへのアクセスを提供するピンヘッダ、プッシュボタンキーパッドマトリクス、2つのDB9メスシリアルコネクタ、およびMicro-USB type-Bコネクタを備えています。このEVキットは、MAX32550マイクロコントローラの全体的機能の評価、およびアプリケーションの開発とデバッグに最適な、完全な、実際に機能するシステムを提供します。
アプリケーション
- ATMキーボード
- EMVカードリーダー
- PCIモバイル支払端末(mPOS)