LTC2324-12

製造中

クワッド、12ビット+ 符号、2Msps/チャネル同時サンプリングA/Dコンバータ

製品モデル
8
1Ku当たりの価格
最低価格:$8.25
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • スループット・レート:2Msps/チャネル
  • 4チャネル同時サンプリング
  • 欠落コードのない12ビットを保証
  • 入力同相電圧範囲の広い差動入力:8VP-P
  • SNR:標準78dB(fIN = 500kHz)
  • THD:標準–88dB(fIN = 500kHz)
  • 125°Cまでの動作を保証
  • 3.3Vまたは5V単電源
  • 低ドリフト(最大20ppm/°C)の2.048Vまたは4.096V内部リファレンス
  • I/O(入出力)の電圧範囲:1.8V~2.5V
  • SPI互換のシリアルI/O:CMOSまたはLVDS
  • 電力損失:40mW/チャネル(標準)
  • 小型52ピン(7mm×8mm)QFNパッケージ
LTC2324-12
クワッド、12ビット+ 符号、2Msps/チャネル同時サンプリングA/Dコンバータ
Figure 1. True Differential Inputs No Configuration Required Figure 2. 32k Point FFT fSMPL = 2Msps,  fIN = 500kH Package Image 1
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート

これは最新改訂バージョンのデータシートです。

さらに詳しく
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

評価用キット

eval board
DC2395A-H

LTC2324-12 Demo Board | Quad, 12-Bit, 2Msps/ch Simultaneous Sampling SAR ADC (Requires DC890)

製品詳細

Demonstration circuit 2395A features the LTC2325/LTC2324/LTC2320 family. With up to 5Msps, these differential, multiple channel, 16-bit, serial, high speed successive approximation register (SAR) ADCs are available in a 52-lead QFN package. Each ADC has an internal 20ppm/°C maximum drift reference and an SPI-compatible serial interface that supports CMOS and LVDS logic. Note the demo board is configured for CMOS operation by default; see the note under JP8 for LVDS operation. The following text refers to the LTC2325, but applies to all members of the family, the only difference being the number of channels, the sample rate and/or the number of bits. The DC2395A demonstrates the DC and AC performance of the LTC2325 in conjunction with the DC890 PScope data collection board. Alternatively, by connecting the DC2395A into a customer application, the performance of the LTC2325 can be evaluated directly in that circuit.

DC2395A-H
LTC2324-12 Demo Board | Quad, 12-Bit, 2Msps/ch Simultaneous Sampling SAR ADC (Requires DC890)
DC2395

最新のディスカッション

最近表示した製品