HMC540S
HMC540S
Info :
新規設計に推奨
Info :
新規設計に推奨
製品の詳細
お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
製品モデル
2
1Ku当たりの価格
特長
- 15 dBまで1 dBのLSBステップ
- ステップ誤差:±0.2 dB(typ)
- 低挿入損失:1 dB
- 高IP3:+50 dBm
- 1ビットあたり1つの制御線
- TTL/CMOS互換の制御
- +5 V単電源
- 3 x 3 mm SMTパッケージ
製品概要
HMC540SLP3EはシリコンICの広帯域4ビット・デジタル・アッテネータで、低価格リードレス表面実装パッケージを採用しています。このビットあたり1つの正制御ロジック線を持つデジタル・アッテネータは、DC動作近辺に外付けACグラウンド・コンデンサを接続することにより、各種のRF/IFアプリケーションに適応します。0.1 ~ 8 GHzに対応し、挿入損失は1 dB(typ)以下です。15 dBの合計減衰値に対するアッテネータのビット値は1(LSB)、2、4、8 dBです。減衰精度は優れており、ステップ誤差は± 0.2 dB typです。又、減衰器のIIP3は+56 dBmです。4つのTTL/CMOS制御入力を使用して各減衰状態を選択します。この製品は+3.3 V ~ 5 Vの範囲のシングルVddで動作します。
アプリケーション
- 携帯電話インフラストラクチャ
- ISM、MMDS、WLAN、WiMAX、WiBro
- マイクロ波無線およびVSAT
- 試験装置とセンサー
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
製品モデル
2
1Ku当たりの価格
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
HMC540S
資料
2
Filters
1つが該当
すべて
すべて
データシート
1
製品ハイライト
1
更新 08/04/2017
English
この基準に合致する結果はありません。フィルタをリセットするか別の用語を検索してください
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
ドキュメント
参考資料 3
設計リソース 2
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
HMC540SLP3E | 16-Lead QFN (3mm x 3mm w/ EP) |
|
|
HMC540SLP3ETR | 16-Lead QFN (3mm x 3mm w/ EP) |
|
- HMC540SLP3E
- ピン/パッケージ図
- 16-Lead QFN (3mm x 3mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- HMC540SLP3ETR
- ピン/パッケージ図
- 16-Lead QFN (3mm x 3mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
PCN/PDN情報
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
3 29, 2023
- 22_0048
Addition of ASE Korea as an Alternate Assembly Site for Select LFCSP Products
HMC540SLP3E
製造中
HMC540SLP3ETR
製造中
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
3 29, 2023
- 22_0048
Addition of ASE Korea as an Alternate Assembly Site for Select LFCSP Products
HMC540SLP3E
製造中
HMC540SLP3ETR
製造中
ソフトウェアおよび製品のエコシステム
ソフトウェアおよび製品のエコシステム
ソフトウェア 1
デバイス・ドライバ
評価用ソフトをお探しですか? ここで見つけることができます。
評価用キット
評価用キット 2
EVAL-HMC540S
HMC540S Evaluation Board
製品の詳細
This page contains ordering information for evaluating the HMC540S.
資料
クワッドMxFEプラットフォーム
16Tx/16Rx直接L/S/Cバンド・サンプリング・フェーズド・アレイ/レーダー/EW/SATCOM開発プラットフォーム
製品の詳細
クワッド・ミックスド・シグナル・フロントエンド・システム開発プラットフォームには、4つのMxFE™ソフトウェア定義直接RFサンプリング・トランシーバー、および関連のRFフロント・エンド、クロック、電源回路が含まれます。対象とするアプリケーションは、フェーズド・アレイ・レーダー、電子戦、SATCOM地上局、特にL/S/Cバンド(0.1GHz~約5GHz)での16送信/16受信チャンネル直接サンプリング・フェーズド・アレイです。Rx/Tx RFフロント・エンドはドロップイン設定のため、アプリケーションに応じて周波数範囲のカスタマイズが可能です。
クワッド・ミックスド・シグナル・フロントエンド・システム開発プラットフォームは、フル機能のシステム・ソリューションを特長としています。マルチチップ同期、システム・レベルのキャリブレーション、ビームフォーミング・アルゴリズム、その他のシグナル・プロセッシング・アルゴリズムのデモ用試験台としての使用が想定されています。このシステムは、Xilinx®のVCU118評価用ボードに接続するよう設計されており、この評価用ボードは付属のリファレンス・ソフトウェア、HDLコード、MATLABシステムレベルインターフェースと共に、Virtex® UltraScale+™ XCVU9P FPGAを備えています。
クワッド・ミックスド・シグナル・フロントエンド・デジタル化カードに加えて、このキットには16Tx/16Rxキャリブレーション・ボードも含まれています。このボードの使用により、システム・レベルのキャリブレーション・アルゴリズムを開発したり、独自の用途に関連する状況でより容易にパワーアップ・フェーズのデモを実行したりできます。キャリブレーション・ボードによって、結合チャンネル・ダイナミック・レンジ、スプリアス、位相ノイズの改善が見られる他、VCU118のPMODインターフェースに接続したときに無償のMATLABアドオンを介して制御することもできます。
このシステムは、以下のようなアプリケーションの開発プログラムを迅速に市場に投入するために使用できます。
- ADEF(フェーズド・アレイ、レーダー、EW、SATCOM)
- 通信インフラストラクチャ(マルチバンド5Gおよびミリ波5G)
- 電子テストおよび計測
ツールおよびシミュレーション
ツールおよびシミュレーション 2
Sパラメータ 1
ADIsimRF
最新のディスカッション