HMC540S
Info : 新規設計に推奨
searchIcon
cartIcon

HMC540S

デジタル・アッテネータ、正制御ロジック、1 dB LSB、Silicon MMIC、4ビット、0.1 ~ 8 GHz

すべて表示 showmore-icon

Info : 新規設計に推奨 tooltip
Info : 新規設計に推奨 tooltip
製品の詳細

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 2
1Ku当たりの価格
価格は未定
特長
  • 15 dBまで1 dBのLSBステップ
  • ステップ誤差:±0.2 dB(typ)
  • 低挿入損失:1 dB
  • 高IP3:+50 dBm
  • 1ビットあたり1つの制御線
  • TTL/CMOS互換の制御
  • +5 V単電源
  • 3 x 3 mm SMTパッケージ


製品概要
show more Icon

HMC540SLP3EはシリコンICの広帯域4ビット・デジタル・アッテネータで、低価格リードレス表面実装パッケージを採用しています。このビットあたり1つの正制御ロジック線を持つデジタル・アッテネータは、DC動作近辺に外付けACグラウンド・コンデンサを接続することにより、各種のRF/IFアプリケーションに適応します。0.1 ~ 8 GHzに対応し、挿入損失は1 dB(typ)以下です。15 dBの合計減衰値に対するアッテネータのビット値は1(LSB)、2、4、8 dBです。減衰精度は優れており、ステップ誤差は± 0.2 dB typです。又、減衰器のIIP3は+56 dBmです。4つのTTL/CMOS制御入力を使用して各減衰状態を選択します。この製品は+3.3 V ~ 5 Vの範囲のシングルVddで動作します。 

アプリケーション

  • 携帯電話インフラストラクチャ
  • ISM、MMDS、WLAN、WiMAX、WiBro
  • マイクロ波無線およびVSAT
  • 試験装置とセンサー

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 2
1Ku当たりの価格
価格は未定

利用上の注意

close icon

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

ドキュメント

ドキュメント

アナログ・デバイセズは、最高レベルの品質と信頼性を満たす製品を供給することを常に最重要視しています。これを実現するため、製品、プロセス設計、更には製造プロセスに対しあらゆる観点から品質と信頼性のチェックを行っています。アナログ・デバイセズでは出荷製品に対する「ゼロ・ディフェクト」を常に目指しています。詳細については、アナログ・デバイセズの品質および信頼性プログラム、認証のページを参照してください。
製品モデル ピン/パッケージ図 資料 CADシンボル、フットプリント、および3Dモデル
HMC540SLP3E
  • HTML
  • HTML
HMC540SLP3ETR
  • HTML
  • HTML

モデルでフィルタ

reset

絞り込み条件をリセット

製品モデル

製品ライフサイクル

PCN

3 29, 2023

- 22_0048

Addition of ASE Korea as an Alternate Assembly Site for Select LFCSP Products

モデルでフィルタ

reset

絞り込み条件をリセット

製品モデル

製品ライフサイクル

PCN

3 29, 2023

- 22_0048

arrow down

Addition of ASE Korea as an Alternate Assembly Site for Select LFCSP Products

評価用キット

評価用キット 2

EVAL-HMC540S

HMC540S Evaluation Board

reference details image

クワッドMxFEプラットフォーム

16Tx/16Rx直接L/S/Cバンド・サンプリング・フェーズド・アレイ/レーダー/EW/SATCOM開発プラットフォーム

zoom

クワッドMxFEプラットフォーム

16Tx/16Rx直接L/S/Cバンド・サンプリング・フェーズド・アレイ/レーダー/EW/SATCOM開発プラットフォーム

16Tx/16Rx直接L/S/Cバンド・サンプリング・フェーズド・アレイ/レーダー/EW/SATCOM開発プラットフォーム

機能と利点

クワッド・ミックスド・シグナル・フロントエンド・デジタル化カード
  • ミックスド・シグナル・フロントエンド使用の多チャンネル広帯域システム開発プラットフォーム
  • Xilinx VCU118評価用ボード(別売り)に接続
  • 16x RF受信(Rx)チャンネル(32xデジタルRxチャンネル)
    • 合計16x 1.5GSPS~4GSPS ADC
    • 48xデジタル・ダウン・コンバータ(DDC)、それぞれ複数の数値制御発振器(NCO)を含む
    • 16xプログラマブルFIRフィルタ(pFIR)
  • 16x RF送信(Tx)チャンネル(32xデジタルTxチャンネル)
    • 合計16x 3GSPS~12GSPS DAC
    • 48xデジタル・アップ・コンバータ(DUC)、それぞれ複数の数値制御発振器(NCO)を含む
  • フレキシブルRx/Tx RFフロント・エンド
    • Rx:フィルタリング、アンプ、ゲイン・コントロール用デジタル・ステップ減衰
    • Tx:フィルタリング、アンプ
  • 単一12V電源アダプタ(付属)からのオンボード電力レギュレーション
  • 柔軟なクロック分配
    • 単一外部500MHzリファレンスからのオンボード・クロック分配
    • ミックスド・シグナル・フロントエンドごとの外部コンバータ・クロックのサポート
16Tx/16Rxキャリブレーション・ボード
  • クワッド・ミックスド・シグナル・フロントエンド・デジタル化カードおよびVCU118 PMODインターフェースに接続(ケーブル付属)
  • 個別の隣接チャンネル・ループバックおよび結合チャンネル・ループバック・オプションを提供
  • SMAオプションを介したTxチャンネル出力の結合
  • SMAオプションを介したRxチャンネル入力の結合
  • PMODでのVCU118へのAD5592R出力によるオンボード・ログ・パワー・ディテクタ
  • 単一12V電源アダプタ(付属)からのオンボード電力レギュレーション
ソフトウェアの機能と利点
簡単な制御ツールとプラットフォーム・インターフェースによりソフトウェア・フレームワーク開発を簡略化:
  • IIOオシロ・スコープGUI
  • MATLABアドオンおよびスクリプト例
  • JESD204b/JESD204cの起動を含むHDLビルドの例
  • Linuxおよびデバイス・ドライバ向けの組み込みソフトウェア・ソリューション
  • MATLABシステム・アプリケーションGUI
ADEFアプリケーションのソフトウェア・リファレンス設計例によりプロトタイピング時間を短縮:
  • 電源投入時の位相確定のためのマルチチップ同期
  • NCOを用いたシステム・レベルでの振幅/位相アライメント
  • 低レイテンシのADC-DACループバックのバイパスJESDインターフェース
  • 広帯域チャンネル間の振幅/位相アライメントのためのpFIR制御
  • 高速周波数ホッピング
  • キャリブレーション・ボードのMATLABドライバ・ファイル
  • FPGAプログラミング用のMATLABスクリプト

製品の詳細

クワッド・ミックスド・シグナル・フロントエンド・システム開発プラットフォームには、4つのMxFEソフトウェア定義直接RFサンプリング・トランシーバー、および関連のRFフロント・エンド、クロック、電源回路が含まれます。対象とするアプリケーションは、フェーズド・アレイ・レーダー、電子戦、SATCOM地上局、特にL/S/Cバンド(0.1GHz~約5GHz)での16送信/16受信チャンネル直接サンプリング・フェーズド・アレイです。Rx/Tx RFフロント・エンドはドロップイン設定のため、アプリケーションに応じて周波数範囲のカスタマイズが可能です。

クワッド・ミックスド・シグナル・フロントエンド・システム開発プラットフォームは、フル機能のシステム・ソリューションを特長としています。マルチチップ同期、システム・レベルのキャリブレーション、ビームフォーミング・アルゴリズム、その他のシグナル・プロセッシング・アルゴリズムのデモ用試験台としての使用が想定されています。このシステムは、Xilinx®のVCU118評価用ボードに接続するよう設計されており、この評価用ボードは付属のリファレンス・ソフトウェア、HDLコード、MATLABシステムレベルインターフェースと共に、Virtex® UltraScale+™ XCVU9P FPGAを備えています。

クワッド・ミックスド・シグナル・フロントエンド・デジタル化カードに加えて、このキットには16Tx/16Rxキャリブレーション・ボードも含まれています。このボードの使用により、システム・レベルのキャリブレーション・アルゴリズムを開発したり、独自の用途に関連する状況でより容易にパワーアップ・フェーズのデモを実行したりできます。キャリブレーション・ボードによって、結合チャンネル・ダイナミック・レンジ、スプリアス、位相ノイズの改善が見られる他、VCU118のPMODインターフェースに接続したときに無償のMATLABアドオンを介して制御することもできます。

このシステムは、以下のようなアプリケーションの開発プログラムを迅速に市場に投入するために使用できます。

  • ADEF(フェーズド・アレイ、レーダー、EW、SATCOM)
  • 通信インフラストラクチャ(マルチバンド5Gおよびミリ波5G)
  • 電子テストおよび計測
ツールおよびシミュレーション

ツールおよびシミュレーション 2

最近表示した製品