DS1010
10タップ、シリコンディレイライン
Viewing:
製品の詳細
- All-silicon timed delay circuit
- 10 equally spaced taps
- Delay tolerance ±2ns or 5%, whichever is greater
- Stable, precise delays; leading and trailing edge accuracy
- Low-power CMOS with TTL compatibility
- Vapor phase, IR, and wave-solderable
ドキュメント
これは最新改訂バージョンのデータシートです。
最新のディスカッション
ds1010に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZone®でディスカッションを始める