高速ロジックおよびデータ・パス管理
アナログ・デバイセズのデータ・パス管理ポートフォリオは、最新の高データ・レート・システムの厳しい要求を満たす、データ・パス・シグナル・コンディショナ、デジタル・クロスポイント・スイッチ、レベル変換器、SERDES マルチプレクサとセレクタ・マルチプレクサ、トラック & ホールド・アンプを提供します。アナログ・デバイセズのシステム・ソリューション用製品は、単電源を使用するあらゆるシグナル・チェーンに簡単に組み込むことができ、低ジッタ、高出力スイング、短い立上がり/立下がり時間を実現します。
最新情報
アプリケーション・ノート
記事
-
商業衛星の新時代
Signals+
デザイン・ノート
- ビデオディスプレイ信号およびMAX9406 DP-HDMI/DVIレベルシフタ:パートI
- Enabling Test Modes on the MAX9247
- Adding Edge-Sensitive Transition Detection to GPIO Devices
- 4チャネルデシリアライザによるスキューマージンの測定
- How to Calculate the CCEN Duration for the MAX9257/MAX9258 Programmable SerDes Chipset
技術記事
- TNJ-085: 足す引くで三角関数計算ができちゃうデジタル演算CORDIC(後編)
- TNJ-084: 足す引くで三角関数計算ができちゃうデジタル演算CORDIC(前編)
- マルチチップ同期機能を活用し、広帯域対応のDAC/ADCをデタミニスティックな位相で起動する
- 相互接続バスの製品ライフ・サイクル:性能モデリング、設計検証、ポストシリコン検証のためのポータブル・スティミュラス法
- TNJ-037:ディファレンス・アンプと計装アンプでのCMRR劣化の周波数特性と補償方法を考えてみる
技術誌・書籍
ウェブキャスト
- アナログ技術セミナー2016
-
ビデオセミナー
アナログ技術セミナー2015 - WCJ-015:PLL(位相ロック・ループ)の理論的側面をOPアンプとの比較で理解する その2
- WCJ-014:PLL(位相ロック・ループ)の理論的側面をOPアンプとの比較で理解する その1
- WCJ-013:PLLアン・ドゥ・トロア(その3) PLL(位相ロック・ループ)回路でのトラブル解決技法と性能改善技法