ADCLK946

推荐用于新设计

采用SiGe工艺的6 LVPECL输出时钟扇出缓冲器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 工作频率:4.8 GHz
  • 宽带随机抖动:75 fs
  • 片上输入端接
  • 3.3 V电源

ADCLK946是一款采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造的超快型时钟扇出缓冲器。这款器件设计用于要求低抖动性能的高速应用。

这款器件具有一个带中心抽头、差分、100 Ω片上端接电阻的差分输入。支持直流耦合LVPECL、CML和3.3 V CMOS(单端)和交流耦合1.8 V CMOS、LVDS和LVPECL输入。VREF引脚可用来为交流耦合输入提供偏置。

ADCLK946具有六个全摆幅的发射极耦合逻辑(ECL)输出驱动器。对于LVPECL(正ECL)输出,将VCC偏置到正电源, VEE偏置到地。对于ECL输出,将VCC偏置到地,VEE偏置到负电源。

ECL输出级设计成将每端800 mV直接驱动至端接于VCC至2 V的50 Ω电阻,从而获得1.6 V的总差分输出摆幅。

ADCLK946采用24引脚LFCSP封装,额定工作温度范围为−40℃至+85℃的标准工业温度范围。

应用

  • 低抖动时钟分布
  • 时钟和数据信号恢复
  • 电平转换
  • 无线通信
  • 有线通信
  • 医疗和工业成像
  • ATE和高性能仪器仪表
  • ADCLK946
    采用SiGe工艺的6 LVPECL输出时钟扇出缓冲器
    ADCLK946 Functional Block Diagram ADCLK946 Pin Configuration
    添加至 myAnalog

    将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

    创建新项目
    提问

    参考资料

    了解更多
    添加至 myAnalog

    Add media to the Resources section of myAnalog, to an existing project or to a new project.

    创建新项目

    工具及仿真模型

    ADIsimCLK设计与评估软件

    ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

    打开工具

    ADCLK946 IBIS Model 1


    评估套件

    EVAL-ADCLK946
    ADCLK946评估板

    最新评论

    近期浏览