ADSP-21369 32bit/40bit浮動小数点DSPのSHARCファミリー

2011年10月28日

Super Harvard ARchtecture を採用したDSPコアを持ち、さらに一つの命令で2つの独立したレジスタデータを扱うことができるSIMDをサポートしております。SIMDアーキテクチャと複数の演算ユニットを持つコアは400MHz動作時で2.4GFLOPSという高い浮動小数点演算能力を有します。

詳細は、ADSP-21369の製品ページをご覧ください。

ADSP-21369 32bit/40bit浮動小数点DSPのSHARCファミリー

2011年10月28日
Super Harvard ARchtecture を採用したDSPコアを持ち、さらに一つの命令で2つの独立したレジスタデータを扱うことができるSIMDをサポートしております。SIMDアーキテクチャと複数の演算ユニットを持つコアは400MHz動作時で2.4GFLOPSという高い浮動小数点演算能力を有します。
詳細は、ADSP-21369の製品ページをご覧ください。