

### 機能ブロック図



高精度広帯域減衰器の出力は、差動トランスインピーダンス出力段に加 えられます。この出力段では50Ωの差動出力インピーダンスが設定さ れ、OPHIピンとOPLOピンを駆動します。ADL5330にはパワーダウン機 能があります。パワーダウンにするには、ENBLピンにローレベルを入力 します。パワーダウン・モード時の消費電流は250μAです。

ADL5330は、アナログ・デバイセズ独自の高性能相補バイポーラICプ ロセスにより製造されています。24ピンの鉛フリーLFCSP\_VQパッケージ (4mm×4mm)を採用し、動作温度は-40~+85℃で規定されています。 評価用ボードも提供しています。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用 に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いませ ん。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもあ りません。仕様は予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。 日本語データシートは、REVISIONが古い場合があります。最新の内容については、英語版をご参照ください。 ©2005 Analog Devices, Inc. All rights reserved.

### 特長

電圧制御アンプ/減衰器 動作周波数:10MHz~3GHz 出力パワー制御を最適化 優れた直線性: OIP3 31dBm@900MHz 出力ノイズ・フロア:-150dBm/Hz@900MHz 50Ωの入力および出力インピーダンス シングルエンド動作または差動動作 広いゲイン制御範囲:-34~+22dB@900MHz デシベル・リニアのゲイン制御機能:20mV/dB 単電源動作:4.75~5.25V

### アプリケーション

RFとIFでの送信および受信のパワー制御

#### 概要

ADL5330は、最大周波数3GHzのアプリケーションを対象とする、高性 能電圧制御VGA(可変ゲイン・アンプ)/減衰器です。信号パスの平衡 構造により、歪みを最小限に抑えると同時に、低ゲインと高周波数での 寄生カップリングにより発生するスプリアス混入の危険性を減らします。 信号源、負荷共に平衡回路で動作させることを推奨しますが、入力が シングルエンドの場合は内部で差動に変換されます。

入力インピーダンスは、INHIとINLOとの間で50Ωです。出力は一般に、 グラウンドに接続された50Ω負荷に1:1バラン・トランスを介して接続さ れます。4.75~5.25Vの単電源が必要です。

50 Ωの入力システムでは、印加された電圧を、シングルエンド信号源から駆動された場合でも高い直線性と優れた同相ノイズ除去を持つ一対の差動電流に変換します。次に、これらの信号電流は、ゲイン全体に渡って高精度を実現する、当社独自のデシベル・リニア特性を持った電 圧制御減衰器に加えられます。GAINピンには、最小ゲインの0Vから最大ゲインの1.4Vまでの電圧を、スケーリング係数20mV/dBで入力することができます。

REV.A

アナログ・デバイセズ株式会社

本 社/東京都港区海岸1-16-1 電話03(5402)8200 〒105-6891 ニューピア竹芝サウスタワービル 大阪営業所/大阪府大阪市淀川区宮原3-5-36 電話06(6350)6868(代)〒532-0003 新大阪MTビル2号

### 目次

| 仕様                       |
|--------------------------|
| 絶対最大定格 ······5           |
| ESDに関する注意 ・・・・・5         |
| ピン配置および機能の説明 ・・・・・・6     |
| 代表的な性能特性 ・・・・・7          |
| 動作原理・・・・12               |
| アプリケーション・・・・13           |
| 基本接続・・・・・13              |
| RF入力/出力インターフェース ・・・・・・14 |

|   | ゲイン制御入力・・・・・15                      |
|---|-------------------------------------|
|   | 自動ゲイン制御・・・・・15                      |
|   | IQ変調器とのインターフェース17                   |
|   | WCDMA送信アプリケーション・・・・・18              |
|   | CDMA2000送信アプリケーション・・・・・19           |
|   | ハンダ処理情報・・・・・19                      |
|   | 評価用ボード・・・・・20                       |
| h | ▶形寸法・・・・・・・・・・・・・・・・・・・・・・・・・・・・・24 |
|   | オーダー・ガイド・・・・・・・・・・・・・・・・・・・・・・・・・24 |

#### 改訂履歴

| 6/05—Rev. 0 to Rev. A                       |
|---------------------------------------------|
| Changes to Figure 1 ·····1                  |
| Changes to Table 1                          |
| Changes to Table 25                         |
| Changes to Table 3 ······6                  |
| Changes to Figure 27 ·····11                |
| Changes to Figure 35 ·····14                |
| Changes to the Gain Control Input Section15 |
| Changes to Figure 42 ·····17                |

4/05—Revision 0: Initial Version

### 仕様

Vs=5V、T<sub>A</sub>=25℃、シングルエンドの50Ωマッチのために、入力側と出力側にM/A-COM ETC1-1-13 1:1バランを挿入

表1

| パラメータ             | 条件                                        | Min  | Тур   | Max | 単位     |
|-------------------|-------------------------------------------|------|-------|-----|--------|
| 全体                |                                           |      |       |     |        |
| 使用可能周波数範囲         |                                           | 0.01 |       | 3   | GHz    |
| 公称入力インピーダンス       | 1:1シングルエンド/差動変換バラン回路を使用                   |      | 50    |     | Ω      |
| 公称出力インピーダンス       | 1:1差動/シングルエンド変換バラン回路を使用                   |      | 50    |     | Ω      |
| 100MHz            |                                           |      |       |     |        |
| ゲイン制御スパン          | ±3dBゲイン則に対する整合性                           |      | 58    |     | dB     |
| 最大ゲイン             | $V_{GAIN}=1.4V$                           |      | 23    |     | dB     |
| 最小ゲイン             | $V_{GAIN}=0.1V$                           |      | -35   |     | dB     |
| ゲイン平坦性の周波数特性      | 中心周波数±30MHz、V <sub>GAIN</sub> =1.0V(差動出力) |      | 0.09  |     | dB     |
| ゲイン制御スロープ         |                                           |      | 20.7  |     | mV/dB  |
| ゲイン制御インターセプト      | ゲイン=0dB、ゲイン=スロープ(VGAIN-インターセプト)           |      | 0.88  |     | v      |
| 入力圧縮ポイント          | V <sub>GAIN</sub> =1.2V                   |      | 1.8   |     | dBm    |
| 入力圧縮ポイント          | $V_{GAIN}=1.4V$                           |      | -0.3  |     | dBm    |
| 出力3次インターセプト(OIP3) | $V_{GAIN}=1.4V$                           |      | 38    |     | dBm    |
| 出力ノイズ・フロア1        | 20MHzキャリア・オフセット、VGAIN=1.4V                |      | -140  |     | dBm/Hz |
| ノイズ指数             | $V_{GAIN}=1.4V$                           |      | 7.8   |     | dB     |
| 入力リターン損失2         | 1V <v<sub>GAIN&lt;1.4V</v<sub>            |      | -12.8 |     | dB     |
| 出力リターン損失2         |                                           |      | -15.5 |     | dB     |
| 450MHz            |                                           |      |       |     |        |
| ゲイン制御スパン          | ±3dBゲイン則に対する整合性                           |      | 57    |     | dB     |
| 最大ゲイン             | $V_{GAIN}=1.4V$                           |      | 22    |     | dB     |
| 最小ゲイン             | $V_{GAIN}=0.1V$                           |      | -35   |     | dB     |
| ゲイン平坦性の周波数特性      | 中心周波数±30MHz、V <sub>GAIN</sub> =1.0V(差動出力) |      | 0.08  |     | dB     |
| ゲイン制御スロープ         |                                           | 20.4 |       |     | mV/dB  |
| ゲイン制御インターセプト      | ゲイン=0dB、ゲイン=スロープ(VGAIN-インターセプト)           |      | 0.89  |     | V      |
| 入力圧縮ポイント          | $V_{GAIN}=1.2V$                           |      | 3.3   |     | dBm    |
| 入力圧縮ポイント          | $V_{GAIN}=1.4V$                           |      | 1.2   |     | dBm    |
| 出力3次インターセプト(OIP3) | $V_{GAIN}=1.4V$                           |      | 36    |     | dBm    |
| 出力ノイズ・フロア1        | 20MHzキャリア・オフセット、VGAIN=1.4V                |      | -146  |     | dBm/Hz |
| ノイズ指数             | $V_{GAIN}=1.4V$                           |      | 8.0   |     | dB     |
| 入力リターン損失2         | $1V < V_{GAIN} < 1.4V$                    |      | -19   |     | dB     |
| 出力リターン損失2         |                                           |      | -13.4 |     | dB     |
| 900MHz            |                                           |      |       |     |        |
| ゲイン制御スパン          | ±3dBゲイン則に対する整合性                           |      | 53    |     | dB     |
| 最大ゲイン             | $V_{GAIN}=1.4V$                           |      | 21    |     | dB     |
| 最小ゲイン             | $V_{GAIN}=0.2V$                           |      | -32   |     | dB     |
| ゲイン平坦性の周波数特性      | 中心周波数±30MHz、VGAIN=1.0V(差動出力)              |      | 0.14  |     | dB     |
| ゲイン制御スロープ         |                                           |      | 19.7  |     | mV/dB  |
| ゲイン制御インターセプト      | ゲイン=0dB、ゲイン=スロープ(VGAIN-インターセプト)           |      | 0.92  |     | V      |
| 入力圧縮ポイント          | $V_{GAIN}=1.2V$                           |      | 2.7   |     | dBm    |
| 入力圧縮ポイント          | $V_{GAIN} = 1.4 V$                        |      | 1.3   |     | dBm    |
| 出力3次インターセプト(OIP3) | $V_{GAIN}=1.4V$                           |      | 31.5  |     | dBm    |
| 出力ノイズ・フロア1        | 20MHzキャリア・オフセット、V <sub>GAIN</sub> =1.4V   |      | -144  |     | dBm/Hz |
| ノイズ指数             | $V_{GAIN}=1.4V$                           |      | 9.0   |     | dB     |
| 入力リターン損失2         | $1V < V_{GAIN} < 1.4V$                    |      | -18   |     | dB     |
| 出力リターン損失2         |                                           |      | -18   |     | dB     |

| パラメータ             | 条件                                             | Min         | Тур   | Max | 単位     |
|-------------------|------------------------------------------------|-------------|-------|-----|--------|
| 2200MHz           |                                                |             |       |     |        |
| ゲイン制御スパン          | ±3dBゲイン則に対する整合性 46                             |             |       |     | dB     |
| 最大ゲイン             | V <sub>GAIN</sub> =1.4V 16                     |             |       |     | dB     |
| 最小ゲイン             | V <sub>GAIN</sub> =0.6V -30                    |             |       |     | dB     |
| ゲイン平坦性の周波数特性      | 中心周波数±30MHz、V <sub>GAIN</sub> =1.0V(差動出力) 0.23 |             |       |     | dB     |
| ゲイン制御スロープ         |                                                |             | 16.7  |     | mV/dB  |
| ゲイン制御インターセプト      | ゲイン=0dB、ゲイン=スロープ(VGAIN-インターセプト)                |             | 1.06  |     | v      |
| 入力圧縮ポイント          | V <sub>GAIN</sub> =1.2V                        |             | 0.9   |     | dBm    |
| 入力圧縮ポイント          | $V_{GAIN}=1.4V$                                |             | -2.0  |     | dBm    |
| 出力3次インターセプト(OIP3) | $V_{GAIN}=1.4V$                                |             | 21.2  |     | dBm    |
| 出力ノイズ・フロア1        | 20MHzキャリア・オフセット、V <sub>GAIN</sub> =1.4V        |             | -147  |     | dBm/Hz |
| ノイズ指数             | V <sub>GAIN</sub> =1.4V                        |             | 12.5  |     | dB     |
| 入力リターン損失2         | 1V <v<sub>GAIN&lt;1.4V</v<sub>                 |             | -11.7 |     | dB     |
| 出力リターン損失2         |                                                |             | -9.5  |     | dB     |
| 2700MHz           |                                                |             |       |     |        |
| ゲイン制御スパン          | ±3dBゲイン則に対する整合性                                |             | 42    |     | dB     |
| 最大ゲイン             | V <sub>GAIN</sub> =1.4V                        | 10          |       |     | dB     |
| 最小ゲイン             | 小ゲイン V <sub>GAIN</sub> =0.7V -32               |             |       | dB  |        |
| ゲイン平坦性の周波数特性      | ゲイン平坦性の周波数特性 中心周波数±30MHz、VGAIN=1.0V(差動出力) 0.3  |             |       | dB  |        |
| ゲイン制御スロープ         | 16                                             |             | mV/dB |     |        |
| ゲイン制御インターセプト      | ゲイン=0dB、ゲイン=スロープ(V <sub>GAIN</sub> -インターセプト)   |             | 1.15  |     | V      |
| 入力圧縮ポイント          | V <sub>GAIN</sub> =1.2V                        |             | 1.2   |     | dBm    |
| 入力圧縮ポイント          | $V_{GAIN}=1.4V$                                |             | -0.9  |     | dBm    |
| 出力3次インターセプト(OIP3) | V <sub>GAIN</sub> =1.4V                        |             | 17    |     | dBm    |
| 出力ノイズ・フロア1        | 20MHzキャリア・オフセット、 $V_{GAIN}$ =1.4V              |             | -152  |     | dBm/Hz |
| ノイズ指数             | V <sub>GAIN</sub> =1.4V                        | 14.7        |       |     | dB     |
| 入力リターン損失2         | $1V < V_{GAIN} < 1.4V$                         |             | -9.7  |     | dB     |
| 出力リターン損失2         |                                                |             | -5    |     | dB     |
| ゲイン制御入力           | GAINピン                                         |             |       |     |        |
| ゲイン制御電圧範囲3        |                                                | 0           |       | 1.4 | V      |
| ゲイン制御端子の入力抵抗      | 低抗 GAINピンからCOM1ピンまで                            |             | 1     |     | MΩ     |
| 応答時間              | 応答時間 フルスケール:最終ゲインの1dB以内まで 380                  |             |       | ns  |        |
|                   | 3dBゲイン・ステップ、Pourから最終ゲインの1dB以内まで                |             | 20    |     | ns     |
| 電源                | VPS1ピン、VPS2ピン、COM1ピン、COM2ピン、ENBLピン             |             |       |     |        |
| 電圧                |                                                | 4.75 5 5.25 |       | V   |        |
| 電流、アクティブ時         | V <sub>GN</sub> =0V                            | 100         |       | mA  |        |
|                   | $V_{GN}=1.4V$                                  |             | 215   |     | mA     |
| 電流、ディスエーブル時       | ENBL=LO                                        |             | 250   |     | μ A    |

1ノイズ・フロアは、出力パワー・レベルにより多少変わります。図9~13を参照。

2差動入力と出力のインピーダンスについては、図27と図29を参照。

3最小ゲイン電圧は周波数により変わります。図3~7を参照。

### 絶対最大定格

#### 表2

| パラメータ                           | 定格         |
|---------------------------------|------------|
| 電源電圧VPS1、VPS2                   | 5.5V       |
| 最大ゲインでのRF入力パワー                  | 50℃で5dBm   |
| OPHI, OPLO                      | 5.5V       |
| ENBL                            | VPS1, VPS2 |
| ゲイン                             | 2.5V       |
| 内部消費電力                          | 1.1W       |
| θ <sub>JA</sub> (パッドをボードにハンダ付け) | 60℃/W      |
| 最大ジャンクション温度                     | 150°C      |
| 動作温度範囲                          | −40~+85°C  |
| 保存温度範囲                          | −65~150°C  |
| リード温度範囲(ハンダ処理、60秒)              | 300℃       |

上記の絶対最大定格を超えるストレスを加えると、デバイスに恒久的な 損傷を与えることがあります。この規定はストレス定格のみを指定するも のであり、この仕様の動作セクションに記載する規定値以上でのデバイ ス動作を定めたものではありません。デバイスを長時間絶対最大定格状 態に置くと、デバイスの信頼性に影響を与えることがあります。

#### 注意

ESD(静電放電)の影響を受けやすいデバイスです。人体や試験機器には4,000Vもの高圧の静電気が容易に蓄積され、検 知されないまま放電されることがあります。本製品は当社独自のESD保護回路を内蔵してはいますが、デバイスが高エネルギ ーの静電放電を被った場合、回復不能の損傷を生じる可能性があります。したがって、性能劣下や機能低下を防止するため、 ESDに対する適切な予防措置を講じることをお勧めします。



### ピン配置および機能の説明



#### 表3 ピン機能の説明

| ピン番号            | 記号         | 説明                                 |
|-----------------|------------|------------------------------------|
| 1, 6, 13, 18~22 | VPS1、VPS2  | 正側電源。公称5V。                         |
| 2, 5, 10        | COM1       | 入力段のコモン。                           |
| 3,4             | INHI, INLO | 差動入力。ACカップリング。                     |
| 7               | VREF       | 電圧リファレンス。1.5V出力。通常、グラウンドにACカップリング。 |
| 8               | IPBS       | 入力バイアス。通常、グラウンドにACカップリング。          |
| 9               | OPBS       | 出力バイアス。グラウンドにACカップリング。             |
| 11              | GNLO       | ゲイン制御コモン。グラウンドに接続。                 |
| 12, 14, 17      | COM2       | 出力段のコモン。                           |
| 15              | OPLO       | 差動出力のローサイド。VpにRFチョークでバイアス          |
| 16              | OPHI       | 差動出力のハイサイド。VpにRFチョークでバイアス          |
| 23              | ENBL       | デバイス・イネーブル。ハイレベルで通常動作。             |
| 24              | GAIN       | ゲイン制御電圧入力。公称範囲:0~1.4V。             |













図12. V<sub>GAIN</sub> 対 入力圧縮ポイント、出力圧縮ポイント、 OIP3、ノイズ・フロア(2200MHz)



図13. V<sub>GAIN</sub> 対 入力圧縮ポイント、出力圧縮ポイント、 OIP3、ノイズ・フロア(2700HHz)







図15. 各温度におけるゲイン 対 OP1dBおよびOIP3(100MHz)



図16. 各温度におけるゲイン 対 OP1dBおよびOIP3(450MHz)



図17. 各温度におけるゲイン 対 OP1dBおよびOIP3(900MHz)



図18. 各温度におけるゲイン 対 OP1dBおよびOIP3(2200MHz)



図19. 各温度におけるゲイン 対 OP1dBおよびOIP3(2700MHz)





図21. 900MHz、最大ゲインでのOP1dBの分布(VGAIN = 1.4V)



図22. 2200MHz、最大ゲインでのOP1dBの分布(VGAIN = 1.4V)



図23. 900MHz、最大ゲインでのOIP3の分布(VGAIN = 1.4V)





周波数(MHz) 8/2 2026. ゲインの周波数特性(ETC1-1-13バラン回路を使用)

1,000

100

10,000

-40

\_50 ∟ 10



図28. 入力リターン損失(ETC1-1-13バラン回路を使用)



図29. 出力インピーダンス(差動)



図30. 出力リターン損失(ETC1-1-13バラン回路を使用)

### 動作原理

ADL5330は、最大周波数3GHzのアプリケーションを対象とする高性能 電圧制御の可変ゲイン・アンプノ減衰器です。この製品は、一定の入 カレベルが与えられ、かつ出力レベルを広い範囲に渡って調整したい アプリケーションで、出力可変ゲイン・アンプ(OVGA)として機能するよ うに作られています。OVGAの1つの機能は、出力レベルをスケーリング することで、この場合IP3とP1dB(1dB圧縮ポイント)はゲインの減少に比 例して減少します。

デバイス内部の信号パスは、差動信号の一般的な利点(放射や寄生フィードスルーの削減、他の回路などからの同相信号の削減など)が得ら れるように、完全な差動構成になっています。図31に、ADL5330の簡略 回路図を示します。



図31. 簡略回路図

入力Gm段では、(帰還回路に)パッシブとアクティブの終端技術を組み 合わせることで、制御された入力インピーダンス50Ωが得られます。Gm 段の入力圧縮ポイントは、入力周波数に応じて1~3dBmです。

Gm段の入力は内部でDCレベルにバイアスされているため、一般にDC ブロッキング・コンデンサを入力に接続し、デバイスの異常動作を回避 することが必要です。

Gm段からの電流は、平衡ラダー減衰器のラダー上のノードに入力され ます。注入領域中心のこのノードの位置は、加えられたゲイン制御電圧 に応じて変わります。ラダーへの電流注入の制御は、デシベル・リニア のゲイン制御と低歪みを可能にする当社独自の方法により実現してい ます。 デシベル・リニアのゲイン制御は、DC0~1.4Vの範囲の電圧をゲイン制 御ピンに入力することによって、行われます。最大ゲインは最高電圧を 入力したときに得られます。

ラダー減衰器の出力は、ゲインを与えかつ負荷変動に対してラダー終 端インピーダンスをバッファする固定ゲインのトランスインピーダンス・ア ンプ(TZA)に渡されます。このTZAでは、直線性を改善し、差動出力 インピーダンスを50Ωに制御するために帰還を使っています。出力アン プの静止電流はアダプティブです。すなわち、ゲイン(したがって出力パ ワー)が小さいときに消費電力を削減するため、静止電流はゲイン制御 電圧に追従します。

ADL5330の出力では、正側電源電圧に対して外部DCバイアスが必要 です。このバイアスは一般に、外付けインダクタを介して加えられます。 同相ノイズを回避するために出力は差動で取り出すのがベストですが、 必要に応じてシングルエンドで取り出すことも可能です。

シングル出力のみを使用する場合でも、未使用出力ピンにバイアスを加 える必要があります。未使用出力ピンには同等のAC負荷を接続するこ とを推奨します。差動出力は一般に1:1バラン回路を使って50Ω環境 に取り出します。大部分の場合、出力信号パス内にDCブロッキングが 必要になります。

比較的高ゲインの設定で用いる場合、ノイズ・フロアは入力段で設定されます。この場合、デバイスのノイズ指数(NF)はゲイン設定に無関係です。ただし、ゲインがある一定の値を下回ると、減衰器出力に到達する入力段ノイズは、出力段の入力換算ノイズよりかなり小さくなります。このような場合、出力ノイズは出力段そのものに支配されるため、デバイスの全体NFはdB対dBベースで悪化します。これは、ゲインが臨界値を下回るためです。図9~13に、この動作の詳細を示します。

### アプリケーション

#### 基本接続

図32に、ADL5330を動作させる基本接続を示します。VPS1とVPS2の 2つの正側電源があり、これらは同じ電位に接続する必要があります。 COM1とCOM2の両コモン・ピンは、低インピーダンスのグラウンド・プレ ーンに接続します。

4.75~5.25Vの電源電圧をVPS1とVPS2に接続します。100pFと0.1 μ F のデカップリング・コンデンサを各電源ピンの近くに接続してください。 VPS2ピン(ピン18~22)は相互に隣接しているため、1対のデカップリン グ・コンデンサを共用できます。

ADL5330の出力OPHIとOPLOはオープン・コレクタであるため、120nHのRFチョークにより正側電源へプルアップする必要があります。ACカップリング・コンデンサとRFチョークは、低周波の動作を基本的に阻止します。たとえば、下側1MHzまでの動作では、0.1 µFのACカップリング・コンデンサと1.5 µHのRFチョークを使います。状況によっては、大きなインダクタ値を使うと、発振が発生する場合があります。

差動出力は正側電源にバイアスされるため、ADL5330出力とシステム 内の次の段との間に100pFのACカップリング・コンデンサを接続するこ とが必要です。同様に、INHIピンとINLO入力ピンは、グラウンドより約 3.3V高い電圧にバイアスされています。

各RF入力/出力ピンから見た公称入力インピーダンスと公称出力イン ピーダンスは25Ωです。したがって、差動インピーダンスは50Ωになり ます。

ADL5330をイネーブルにするには、ENBLピンをハイレベルにします。 ENBLピンをローレベルにすると、ADL5330はスリープ・モードになり、消 費電流は室温で250 µ Aまで低下します。デバイスをイネーブルにする 場合、ENBLピンの電圧を1.7Vより高くする必要があります。デバイスが イネーブルになると、低ゲインでは100mA、最大ゲインでは215mAが流 れます。



図32. バイアス接続

### RF入出力インターフェース

ADL5330は主に差動信号向けに設計されていますが、ADL5330をシン グルエンド・アプリケーションにインターフェースさせる構成もあります。図 33~35に、差動とシングルエンド間インターフェースの3つのオプションを 示します。これらすべての構成では、入力と出力にACカップリング・コン デンサを、出力にRFチョークを、それぞれ使っています。



図34. 平衡出力によるシングルエンドの駆動

図33に、バラン・トランスを使った入力と出力での差動バランスを示しま す。最適性能を得るためには、入力と出力共にバラン回路の使用を推 奨します。ADL5330の大部分の特性評価は、入力シングルエンドと出 カシングルエンドで1:1の50Ωバラン・トランスを使って実施されていま す。ブロードバンド・インターフェースにはM/A-COM ETC1-1-13伝送線 バラン・トランスを使った動作を推奨しますが、狭い帯域幅で挿入損失 を小さくする必要があるアプリケーションに対してはナローバンド用バラ ン・トランスを使うことができます。

図34に示すように、シングルエンドによりデバイスを同様の性能で駆動す ることもできます。シングルエンド入力インターフェースは、一方の入力ピ ンを駆動し、未使用の入力ピンをグラウンドに接続することにより実現で きます。最適性能を得るためには、出力の平衡を維持する必要があり ます。図34のケースでは、バラン・トランスを出力に使用しています。

特定周波数に対しては、バラン・トランスの代わりに、パッシブなL部品と C部品で構成される集中定数バラン回路を設計することができます。図 35に、ディスクリートの集中定数バラン回路を使ったADL5330の入力と 出力での差動平衡回路を示します。この集中定数バラン回路は180° の位相差を持つと同時に、信号源から負荷へのインピーダンス変換機 能およびその逆の負荷から信号源へのインピーダンス変換機能も提供 します。表4に、シングルエンド・インピーダンス50Ωを使用したときの、さ まざまな中心周波数に対する推奨パッシブ値を示します。Agilent社の 無料AppCAD<sup>TM</sup>プログラムを使用すると、集中定数バラン回路に対す るパッシブ部品の計算を簡単に行うことができます。

集中定数バラン回路は、900MHzと2200MHzに対して、50MHzで ±0.5dBの平坦性を提供します。2.7GHzでは周波数帯域が浮遊容量に より制限されます。この浮遊容量は、このような高い周波数で集中定数 バラン回路内のパッシブ部品を支配します。このため、集中定数バラン 回路の設計とボード・レイアウトを行うときは、PCボードの寄生容量を考 慮する必要があります。

#### 表4. 50 集中定数バラン回路に対する推奨パッシブ値 インピーダンス・マッチ

| 山心国油粉        |       | 入力    |      |       | 出力    |       |
|--------------|-------|-------|------|-------|-------|-------|
| T*'UVIQ//XXX | Ci    | Li    | Cip  | Co    | Lo    | Cop   |
| 100MHz       | 27pF  | 82nH  | 1pF  | 33pF  | 72nH  | 3.3pF |
| 900MHz       | 3.3pF | 9nH   |      | 3.9pF | 8.7nH | 0.5pF |
| 2.2GHz       | 1.5pF | 3.3nH | 16nH | 1.5pF | 3.6nH | 27nH  |
| 2.7GHz       | 1.5pF | 2.4nH |      | 1.3pF | 2.7nH | 33nH  |



図35. ディスクリートのLCバラン回路による差動動作

### ゲイン制御入力

VGAがイネーブルになると、GAINピンに加えられた電圧がゲインを設 定します。GAINピンの入力インピーダンスは1MΩです。

ゲイン制御電圧範囲は0~+1.4Vで、これはゲイン範囲(typ値)の-38~ +22dBに対応します。ゲイン制御電圧の下限は、高周波数の2.2GHz で約0.5V、2.7GHzでは約0.6Vにそれぞれ上昇します。ADL5330の電 源電流は、低ゲイン制御電圧での約100mAから1.4Vでの215mAまで 変化します。

1dB入力圧縮ポイントは、図9~13に示すように、ゲイン制御範囲のほぼ すべてで3dBmと一定です。出力圧縮ポイントは、ゲイン設定の増加と ともにdB対dBに比例して上昇します。ノイズ・フロアは1Vまで一定です が、それを過ぎると上昇し始めます。

ゲイン制御ピンの帯域幅は約3MHzです。図14に、GAINピンでのパルス応答時間を示します。

#### 自動ゲイン制御(AGC)

ADL5330は正確なゲイン制御を提供しますが、自動ゲイン制御(AGC) ループを使うと、出力パワーの高精度なレギュレーションが可能になりま す。図36に、AGCループ内でのADL5330を示します。ログアンプ (AD8318/AD8315)またはTruPwr<sup>™</sup>検出器(AD8362)を追加すると、広 い出力パワー制御範囲でAGCの温度安定性が改善されます。

AGCループ内でADL5330を動作させるときは、出力RFのサンプルを検 出器に帰還させる必要があります(一般に、ディレクショナル・カプラと減 衰器を追加)。検出器のVSET入力にセットポイント電圧を加え、 ADL5330のGAINピンにVOUTを接続します。VOUTとRF入力信号と の間の、規定された検出器のデシベル・リニアな関係に基づいて、検出 器はGAINピン(検出器のVOUTピンは誤差アンプ出力)の電圧を調整 し、RF入力のレベルが印加されたセットポイント電圧に対応するようにし ます。ゲイン設定は、検出器の入力信号レベルとセットポイント電圧との 間でバランスがとれるような値に整定します。 検出器の誤差アンプはC<sub>FLT</sub>(グラウンド・リファレンス・コンデンサ・ピン) を使用し、誤差信号(電流)を積分します。ループ帯域幅の設定とルー プ安定性のために、コンデンサをC<sub>FLT</sub>に接続する必要があります。



図36. AGCループ内でADL5330を使用

AD8318と組み合わせてAGCループ内でADL5330を動作させる基本 接続を図37に示します。AD8318は、1MHz~8GHzの高精度復調用ロ グアンプです。±0.5dBの温度安定性で60dBの広い検出範囲を提供し ます。この構成は図36と同じです。

ADL5330のゲインは、AD8318の出力ピンによって制御されます。この 電圧(VOUT)の範囲は、0V~VPOSの近辺です。オーバードライブ回 復の問題を回避するため、抵抗分圧器を使用してAD8318の出力電圧 をスケール・ダウンし、ADL5330の0~1.4Vのゲイン制御電圧範囲とイ ンターフェースさせることができます。

23dBのカプラ/減衰器を使用し、VGAの最大出力パワーをAD8318の リニア動作範囲の上限(900MHzで約-5dBm)に一致させることができ ます。



図37. AD8318と組み合わせた自動ゲイン制御ループ内で動作するADL5330

図38に、入力パワー-1.5dBmの900MHz正弦波に対する伝達関数、各 温度でのVSET電圧に対する出力パワーの関係を示します。AD8318の パワー制御は負の検出を持つことに注意してください。VSETを下げる と(これはADL5330からの高い信号の要求に対応)、ゲインは増加しよ うとします。

AGCループは、ADL5330の60dBゲイン制御範囲全域で信号を制御で きます。温度性能は、最も重要な最高パワー範囲で最も正確になります。 40dBの出力パワー範囲の上限では、直線性誤差は温度変化に対して ±0.5dB以内になります。



ログアンプによって加わるブロードバンド・ノイズは無視できます。

AGCループが平衡を維持するためには、AD8318がADL5330出力信号 のエンベロープに追従し、ADL5330のゲイン制御入力に必要な電圧レ ベルを供給する必要があります。図39に、図37に示したAGCループの オシロスコープのスクリーンショットを示します。50% AM変調した 100MHz正弦波をADL5330に入力しています。ADL5330の出力信号 は、AD8318のセットポイント電圧1.5Vに対応したエンベロープで一定の 振幅を持つ正弦波となります。また、入力エンベロープの変化に伴う AD8318によるゲイン制御応答も示しています。



図39. AM変調入力信号を示すオシロスコープのスクリーンショット

図40に、VSETパルスに対するAGC RF出力の応答を示します。VSET が1Vに減少すると、AGCループはRFバーストで応答します。応答時間 と信号積分量は、AD8318 CFLTピンの容量により制御されます。この 機能は、積分アンプの周囲に使う帰還コンデンサに似ています。容量が 増加すると、応答時間が遅くなります。



スクリーンショット

AGCアプリケーションでAD8318を使用する方法については、AD8318の データシートを参照してください。

### IQ変調器とのインターフェース

AD8349とADL5330との間のインターフェースの基本接続を図42に示し ます。AD8349は、出力周波数範囲700MHz~2.7GHzのRF直交変調 器です。優れた位相精度と振幅バランスを提供するため、通信システ ムに対する高性能ダイレクトRF変調が可能になります。 AD8349の出力は50Ω負荷を駆動するように設計されているため、 ADL5330に容易にインターフェースすることができます。ADL5330の 入力は、図42に示すようにシングルエンドで駆動できます。AD8345 (250MHz~1GHz)とAD8346(800MHz~2.5GHz)の直交変調器に対 しても同様の構成が可能です。

図41に、ゲイン制御電圧に対する出力パワー、EVM、ACPR、ノイズの 変化を示します。V<sub>GAIN</sub>は0~1.4Vの範囲で変化します。図41のプロッ トで、AD8349から発生された変調は、1MHzのシンボル・レートを持つ 1GHz 64 QAM波形です。ACPR値は、1.1MHzと2.2MHzのキャリア・ オフセットで1MHz帯域幅を使い測定した値です。ノイズ・フロアは、 20MHzキャリア・オフセットで測定した値です。



図41. 1MHzのシンボル・レートを持つ1GHz 64 QAM波形に対するV<sub>GAIN</sub> 対 AD8349とADL5330の出力パワー、ACPR、EVM、ノイズ

ADL5330を駆動するAD8349の出力は、最適なEVM性能とACPR性能 を提供する範囲内に制限する必要があります。システムのEVMとACPR との間の最適な妥協点を探すための出力パワーの範囲は、AD8349の 出力パワーを掃引して探します。図41に示すケースでは、AD8349の出 力パワーは-15dBmに設定されています。

5134-034



図42. AD8349直交変調器とADL5330とのインターフェース

### WCDMA送信アプリケーション

図43に、シングル・キャリアWCDMA信号(2140MHzでのテスト・モデル 1-64)を送信するADL5330の出力スペクトルを示します。キャリア・パワ ー出力は約-9.6dBmです。ゲイン制御電圧は1.4Vで、約14.4dBのゲ インを与えています。このパワー・レベルで、隣接チャンネル・パワー比 -65.61dBcを実現しています。代替チャンネル・パワー比-71.37dBcは、 ADL5330のノイズ・フロアにより支配されます。



図43. シングル・キャリアWCDMAスペクトル(2140MHz、 V<sub>GAIN</sub> = 1.4V、P<sub>IN</sub> = -23dBm)

図44に、異なる入力パワー・レベルに対するACPRとノイズの変化を示 します(ゲイン制御電圧は1.4Vに固定)。高いパワー・レベルで、隣接パ ワー比と代替チャンネル・パワー比が急増します。出力パワーが低下す ると、隣接パワー比と代替チャンネル・パワー比は最小値になった後、測 定値はADL5330のノイズ・フロアに支配されるようになります。このポイ ントで、隣接パワー比と代替チャンネル・パワー比はほぼ等しくなります。

出力パワーが低下すると、50MHzキャリア・オフセットでdBm/Hzで測定 したノイズ・フロアは、最初は低下しますが、その後平坦になります。



図45に、ゲイン制御電圧に対する出力パワー、ACPR、ノイズの変化を 示します。V<sub>GAIN</sub>は0Vから1.4Vへ変化しますが、入力パワーは-19dBm に固定されています。



図45. V<sub>GAIN</sub> 対 出力パワー、ACPR、ノイズ、- 19dBmの シングル・キャリアWCDMA入力 (2140MHzでのテスト・モデル1-64)

### CDMA2000送信アプリケーション

CDMA2000基地局規格への適合性をテストするため、880MHzの3キャ リアCDMA2000テスト・モデル信号(3GPP2 C.S0010-B、表6.5.2.1に準拠 する順方向パイロット、同期、ページング、6トラフィック)をADL5330に入 力します。4.6MHz通過帯域のキャビティ調整済みフィルタを使って、デ バイスに加えられる信号源から発生するノイズを削減しました。

図46に、公称条件下での出力信号のスペクトルを示します。3キャリア 信号の合計P<sub>OUT</sub>は0.46dBmで、V<sub>GAIN</sub>は1.4Vです。隣接パワー比と代 替チャンネル・パワー比は、それぞれ750kHzと1.98MHzのキャリア・オフ セットで30kHzの帯域幅を使って測定しました。



図46. 880MHz出力スペクトル、- 23dBm合計入力パワーの 3キャリアCDMA2000テスト・モデル、V<sub>GAIN</sub> = 1.4V、750kHzと 1.98MHzのキャリア・オフセットで測定したACPR、キャビティ調整 済みフィルダ(通過帯域 = 4.6MHz を使って処理した入力信号

テスト中、ゲイン制御電圧を1.4Vに固定し、入力パワーを掃引しました。 図47に、合計出力パワー対ACPRおよびノイズ・フロアを示します。ノイ ズ・フロアは、1MHz帯域幅を使って4MHzキャリア・オフセットで測定し ました。



図47. 合計出力パワー 対 ACPR 880MHz 3キャリアCDMA2000テスト・モデル、V<sub>GAIN</sub> = 1.4V(固定)、 750kHzと1.98MHzのキャリア・オフセットで30kHz帯域幅を使って 測定したACPR

この結果では、合計出力パワー+8dBmまで、ACPRが規格を満たして いることが示されました(750kHzで<-45dBc、1.98MHzで<-60dBc)。 低い出力パワー・レベルで、1.98MHzキャリア・オフセットでのACPRは低 下します。これは、ADL5330のノイズ・フロアがACPRの測定値を支配 するためです。4MHzキャリア・オフセットでのノイズ測定値は、0dBm出 力パワーを超ええると急速に増加し始めます。この増加はノイズが原因 ではなく、キャリアによる歪みが増加するためです。出力パワーが合計 0dBmを下回ると、ノイズ・フロアは-85dBmに向かって低下します。

入力パワーを-23dBmに固定し、ゲイン制御入力を変えて再び出力パワーを掃引しました。VGAINは0Vから1.4Vまで掃引されています。図48にその結果の合計出力パワー、ACPR、ノイズ・フロアを示します。



図48. V<sub>GAIN</sub>対 合計出力パワーおよびACPR 合計入力パワー - 23dBmの880MHz 3キャリアCDMA2000 テスト・モデル、750kHzと1.98MHzのキャリア・オフセットで 30kHz帯域幅を使って測定したACPR

V<sub>GAIN</sub>=0.4Vを上回る場合でも、ACPRは規格を満たしています。ゲイン制御入力が1.0Vを下回ると、ノイズ・フロアは-90dBmを下回ります。

### ハンダ処理

チップ・スケール・パッケージの裏面には、圧縮された露出パドルがあり ます。このパドルは内部でチップのグラウンドに接続されています。規定 の電気的性能と熱放散を実現するために、パドルをPCボード上の低イ ンピーダンスのグラウンド・プレーンにハンダ付けしてください。また、パ ドルの下のすべての層のグラウンド・プレーンをビアで接続し、熱抵抗 を小さくすることも推奨します。

#### 評価用ボード

図49に、ADL5330評価用ボードの回路図を示します。部品面と回路面 のシルクスクリーンとレイアウトを図50~53に示します。このボードには、 4.75~5.25Vの範囲の単電源(VS)を接続します。電源は100pFと 0.1µFのコンデンサを各電源ピンに接続してデカップリングします。電源 ピンに抵抗またはインダクタを直列接続してデカップリングを追加するこ ともできます。表5に、評価用ボードのさまざまな設定オプションを示し ます。

ADL5330の出力ピンには、120nH RFチョークによる電源バイアスが必要です。入力ピンと出力ピンは50Ωの差動インピーダンスを持ち、ACカップリングが必要です。これらは、一対のバラン回路(M/A-COM部品番号ETC1-1-13)を使ってシングルエンドに変換されます。

バラン・トランスの代わりに、パッシブなL部品とC部品で構成される集中 定数バラン回路を設計することもできます。部品パッドを持つ別の入力 RFパスと出力RFパスもボードの回路面に用意してあります。部品M1~ M9は入力インターフェースに、M10~M18は出力インターフェースに使 用します。100pFのDC阻止コンデンサは入力用のC15とC16、出力用の C17とC18に、それぞれ実装する必要があります。コンデンサのC5、C6、 C11、C12は除去する必要があります。別セットのSMAコネクタ、INPUT2 とOUT2はこの設定のために使います。

ADL5330はシングルエンドで駆動できます。この場合は、ボードの回路 面にあるRF入力パスを使ってください。100pFのDCブロッキング・コンデ ンサをC15とC16に実装する必要がありますが、C5とC6は除去してくだ さい。INPUT2 SMAを使って、差動入力ピンの一方を駆動します。未 使用ピンはグラウンドに接続します(図34)。

ADL5330をイネーブルにするには、SW1ヘッダのOポジションにジャンパ 線を接続し、ENBLピンにハイレベル電圧を加えます。ディスエーブルに するときは、ジャンパ線を取り外します。これにより、ENBLピンが10kΩ 抵抗を介してグラウンドに接続されます。



REV.A

#### 表5. 評価用ボードの設定オプション

| 部品                                              | 機能                                                                                                                                                                                                                                                                                                                                                       | デフォルト条件                                                                                                                            |
|-------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|
| C1~C4, C7~C10, C13, C14,<br>R2, R4, R5, R6, R12 | 電源デカップリング。通常、電源デカップリングは、各電源ピン(VPS2ピン、18~22番ピンは隣接しているため、1対のデカップリング・コンデンサを共用)に接続した100pFと0.1 μFのコンデンサから構成されます。直列<br>インダクタまたは小さい抵抗をコンデンサの間に接続してデカップリング<br>を強化することもできます。                                                                                                                                                                                      | C1、C4、C7、C10、C13 = 100pF<br>(サイズ 0603)<br>C2、C3、C8、C9、C14 = $0.1 \mu$ F<br>(サイズ 0603)<br>R2、R4、R5、R6、R12 = $0\Omega$<br>(サイズ 0402) |
| T1、C5、C6                                        | 入力インターフェース。1:1バラン・トランスT1は、50Ωのシングルエンド<br>入力を50Ωの差動入力に変換します。C5とC6はDCブロッキング用です。                                                                                                                                                                                                                                                                            | T1 = ETC1-1-13 (M/A-COM)<br>C5、C6 = 100 pF(サイズ 0603)                                                                               |
| T2、C11、C12、L1、L2                                | 出力インターフェース。1:1バラン・トランスT2は、50Ωの差動出力を<br>50Ωのシングルエンド出力に変換します。C11とC2はDCブロッキング用<br>です。L3とL4は、出力にDCバイアスを供給します。                                                                                                                                                                                                                                                | T2 = ETC1-1-13 (M/A-COM)<br>C11、C12 = 100pF(サイズ 0603)<br>L1、L2 = 120nH(サイズ 0805)                                                   |
| SW1, R1, R13                                    | インターフェースのイネーブル。ADL5330をイネーブルにするには、SW1<br>のOポジションにジャンパ線を接続し、ENBLピンにハイレベル電圧を入<br>力します。ディスエーブルにするときは、ジャンパ線を取り外します。外部<br>からハイレベル電圧またはローレベル電圧を加えて機能をイネーブルに<br>するときは、SW1ヘッダの「O」と表示されたピンを使います。                                                                                                                                                                  | SW1 =実装済み<br>R1 = 0 Ω (サイズ 0402)<br>R13 = 10 kΩ (サイズ 0402)                                                                         |
| C15~C18, M1~M18                                 | 代替入出力インターフェース。評価用ボードの回路面に、別のRF入力お<br>よび出力インターフェースが用意してあります。バラン・トランスを使う代わ<br>りに、L部品とC部品を使って集中定数バラン回路を構成することができ<br>ます(アプリケーションの項を参照)。部品M1~M9は入力インターフェー<br>スに、M10~M18は出力インターフェースに使います。このRFパスを使う<br>ときは、DCブロッキング・コンデンサ(コンデンサC5とコンデンサC6は入力<br>用、コンデンサC11とコンデンサC12は出力用)は接続しません。100pFの<br>DCブロッキング・コンデンサをC15、C16、C17、C18に実装します。別の<br>SMAコネクタ(INPUT2とOUT2)を使います。 | M1~M18 = 未実装<br>(サイズ 0603)<br>C15~C18 = 未実装<br>(サイズ 0603)                                                                          |





### 外形寸法



\*JEDEC規格MO-220-VGGD-2に準拠(露出パッドの寸法を除く)

図54. 24ピン・リードフレーム・チップスケール・パッケージ[LFCSP\_VQ] 4mm×4mmボディ、超薄型クワッド (CP-24-2) 寸法単位:mm

### オーダー・ガイド

| モデル                | 温度範囲      | パッケージ                                | パッケージ・<br>オプション | 梱包数量  |
|--------------------|-----------|--------------------------------------|-----------------|-------|
| ADL5330ACPZ-WP1、2  | −40~+85°C | 24ピン・リードフレーム・チップスケール・パッケージ(LFCSP_VQ) | CP-24-2         | 64    |
| ADL5330ACPZ-REEL71 | −40~+85°C | 24ピン・リードフレーム・チップスケール・パッケージ(LFCSP_VQ) | CP-24-2         | 1,500 |
| ADL5330ACPZ-R21    | −40~+85°C | 24ピン・リードフレーム・チップスケール・パッケージ(LFCSP_VQ) | CP-24-2         | 250   |
| ADL5330-EVAL       |           | 評価用ボード                               |                 | 1     |

<sup>1</sup>Z=鉛フリー製品

<sup>2</sup> WP=ワッフル・パック