Обзор

Особенности и преимущества

  • Flexible reconfigurable radio common platform design
    • 4D2A (4 × 12 GSPS 16-bit DAC + 2 × 6 GSPS 12-bit ADC)
    • 4D1A (4 × 12 GSPS 16-bit DAC + 1 × 6 GSPS 12-bit ADC)
    • Transmit/receive channel bandwidth up to 1.2 GHz/2.4 GHz (4T2R)
    • Transmit/receive channel bandwidth up to 2.4 GHz/2.4 GHz (2T2R)
    • RF DAC/RF ADC output/input −3 dB bandwidth of 5.2 GHz and 7.5 GHz
    • On-chip PLL with multichip synchronization
      • External RF clock input option
  • ADC ac performance at 6 GSPS
    • Full-scale input voltage: 1.475 V p-p
    • Noise density: −153 dBFS/Hz
    • Noise figure: 25.3 dB
    • HD2: −65.2 dBFS at 2.7 GHz
    • HD3: −70.8 dBFS at 2.7 GHz
    • Worst other (excluding HD2 and HD3): −68.5 dBFS at 2.7 GHz
  • DAC ac performance at 12 GSPS
    • Full-scale output current range: 7 mA to 40 mA
    • 2-tone IMD3 (−7 dBFS per tone): −78.9 dBc
    • Noise spectral density (NSD), single-tone at 3.7 GHz: −155.1 dBc/Hz
    • Spurious free dynamic range (SFDR), single-tone at 3.7 GHz: −70 dBc
  • Versatile digital features
    • Selectable interpolation and decimation filters
    • Configurable digital down conversion (DDC) and digital up conversion (DUC)
      • 8 fine complex DUCs and 4 coarse complex DUCs
      • 8 fine complex DDCs and 4 coarse complex DDCs
      • 48-bit numerically controlled oscillator (NCO) per DUC/DDC
      • Option to bypass fine DUC/DDC
    • 15 mm × 15 mm BGA with 0.8 mm pitch
    • Programmable 192 tap programmable filter (PFIR) for receive equalization
      • Supports 4 different profile settings loaded via GPIO
      • Programable delay per data path
      • Receive automatic gain control (AGC) support
        • Fast detect with low latency for fast AGC control
        • Signal monitor for slow AGC control
        • Dedicated AGC support pins
    • Transmit DPD support
      • Fine DUC channel gain control and delay adjust
      • Coarse DDC delay adjust for DPD observation path
    • Versatile digital features
      • Supports real or complex digital data (8-bit, 12-bit, or 16-bit)
      • Configurable digital up/down conversion (DDC/DUC)
        • 8 fine complex DUCs and 4 coarse complex DUCs
        • 8 fine complex DDCs and 4 coarse complex DDCs
        • 2 independent NCO per DUC/DDC
        • Option to bypass fine DUC/DDC
    • Auxiliary features
      • ADC clock driver with selectable divide ratios
      • PA downstream protection circuitry
      • On-chip temperature sensor
      • Programmable GPIO pins
      • ADC clock driver with selectable divide ratios
      • TDD power savings option
    • SERDES JESD204B/C Interface, 16 lanes up to 24.75 Gbps
      • 8 receive lanes for RFDAC
      • 8 transmit lanes for RFADC
      • JESD204B compatible with the maximum 15.5 Gbps lane rate
      • JESD204C compatible with the maximum 24.75 Gbps lane rate
      • Sample/bit repeat mode for receive lane rate matching

Подробнее о продукте

The transmit signal front-end (TxFE) is a highly integrated device with 16-bit, 12 GSPS maximum sample rate RF digital-to-analog converter (DAC) core and 12-bit, 6 GSPS rate RF analog-to-digital converter (ADC) core. The AD9986 is able to support four transmitter channels and two receiver channels with 4D2A configuration. This device is well suited for 2-antenna and 4-antenna transmitter applications requiring wideband ADCs for the digital predistortion (DPD) observation path. It features a sixteen lane 24.75 Gbps JESD204C or 15.5 Gbps JESD204B data transceiver port, an on-chip clock multiplier, and digital signal processing capability targeted at multiband direct-to-RF radio applications. It supports up to a 6 GSPS complex transmit and receive data rate in single channel mode. The maximum radio band spacing supported in multichannel mode is 1.2 GHz.

APPLICATIONS

  • Wireless communications infrastructure
  • W-CDMA, LTE, LTE-A, massive MIMO
  • Microwave point-to-point, E-band, and 5G mm wave Broadband communications systems
  • Data over cable service interface specification (DOCSIS) 3.0 cable modem termination system (CMTS)
  • Communications test and measurement system

Статус продукта icon-recommended Пререлиз

Данный продукт является новым. Возможны инженерные доработки. Количества для заказа могут быть ограничены. Технические характеристики могут меняться до тех пор, пока продукт не будет запущен в производство.

Оценочные комплекты (3)

ПО и системные требования

Драйверы устройств

API драйверы устройств

Драйверы с написанным на языке C кодом интерфейса прикладного программирования (API) устройств представлены в виде типового кода, который позволяет пользователю быстро изменять характеристики продукта посредством вызова функций высокого уровня. Данная библиотека функционирует как уровень абстракции между приложением и аппаратным обеспечением. Этот API разработан на C99, что обеспечивает его интеграцию со стандартными процессорами и операционными системами. Заказчики могут переносить этот код прикладного уровня на свои встраиваемые системы, интегрируя свою базу кода, написанного для конкретной платформы, с уровнем API HAL.

Чтобы получить этот пакет программного обеспечения, перейдите к форме запроса программного обеспечения, предварительно войдя в свою учетную запись MyAnalog, и в разделе «Target Hardware» (Целевое оборудование) выберите «High Speed Data Converters» (Высокоскоростные преобразователи данных) и выберите нужный пакет API. Как только программное обеспечение будет вам предоставлено, вы получите уведомление по электронной почте.

Инструменты и симуляторы

Инструменты проектирования

Инструмент создания RTL-кода для сопутствующего транспортного уровня (Rev. 1.0)

Этот исполняемый через командную строку инструмент создает модуль на Verilog, который реализует транспортный уровень канала приема интерфейса JESD204. Пользователь указывает в файле конфигурации один или несколько режимов, которые должны поддерживаться модулем транспортного уровня. Эти режимы обозначаются как набор значений параметров JESD204: L, M, F, S, N' и CF. Транспортный уровень преобразует выходные данные JESD204 из формы канального уровня JESD204 в форму для шины данных с фиксированной шириной с содержанием чередующихся выборок виртуального преобразователя. Поддерживается работа с канальными уровнями стандартов JESD204B и JESD204C.

Инструмент создания RTL-кода для сопутствующего транспортного уровня (Rev. 1.0)

Этот исполняемый через командную строку инструмент создает модуль на Verilog, который реализует транспортный уровень канала приема интерфейса JESD204. Пользователь указывает в файле конфигурации один или несколько режимов, которые должны поддерживаться модулем транспортного уровня. Эти режимы обозначаются как набор значений параметров JESD204: L, M, F, S, N' и CF. Транспортный уровень преобразует выходные данные JESD204 из формы канального уровня JESD204 в форму для шины данных с фиксированной шириной с содержанием чередующихся выборок виртуального преобразователя. Поддерживается работа с канальными уровнями стандартов JESD204B и JESD204C.

Генератор таблиц соответствия кадров JESD204x

Этот инструмент состоит из двух исполняемых файлов для ОС Windows, которые позволяют пользователю вводить любую допустимую комбинацию параметров JESD204x (L, M, F, S, NP) для вывода файла с расширением .csv, который отображает соответствие кадров режима JESD204x в табличном формате. Один из исполняемых файлов позволяет пользователю вводить параметры для одного режима JESD204x, а другой, позволяет пользователю вводить параметры для нескольких режимов JESD204x в допустимом формате .csv, чтобы получить файл .csv, который отображает соответствие кадров каждого режима JESD204x, которые были введены в отдельные таблицы.

Сопутствующие компоненты

AD9986 Сопутствующие компоненты

Рекомендуемые компоненты питания

Рекомендуемые усилители с переменным КУ

  • ВЧ-усилители с переменным КУ для канала передачи: ADL6316, ADL6317.
  • ВЧ-усилители с переменным КУ для канала передачи: ADL6316, ADL6317.

Рекомендуемые ВЧ усилители

Рекомендуемые компоненты генерации тактовой частоты

Рекомендуемые компоненты распределения тактовых импульсов

Ресурсы проектирования

Компания Analog Devices всегда уделяла повышенное внимание обеспечению максимальных уровней качества и надежности предлагаемых продуктов. Для этого мы внедряем контроль качества и надежности на каждом этапе проектирования технологических процессов и продуктов, а также на этапе производства. Нашим принципом является обеспечение "полного отсутствия дефектов" поставляемых компонентов.

Образцы и покупка

Функционирование раздела Образцы и покупка возможно только в полной версии сайта
Назад
Проверить наличие

Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.


Помощь

 
Оценочные платы Цена указана за одну единицу.
Назад
Проверить наличие
Через сайт Analog.com можно приобрести не более двух оценочных плат. Чтобы заказать более двух оценочных плат, пожалуйста, совершайте покупку через наших дистрибьюторов.
Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.