Обзор
Особенности и преимущества
- 1.8 V analog supply operation
- 1.8 V to 3.3 V output supply
- Integrated quadrature error correction (QEC)
- SNR
77.6 dBFS at 9.7 MHz input
71 dBFS at 200 MHz input - SFDR
93 dBc at 9.7 MHz input
80 dBc at 200 MHz input - Low power
44 mW per channel at 20 MSPS
100 mW per channel at 80 MSPS
- Differential input with 700 MHz bandwidth
- On-chip voltage reference and sample-and-hold circuit
- 2V p-p differential analog input
- DNL = −0.5/+1.1 LSB
- Serial port control options
- Offset binary, gray code, or twos complement data format
- Optional clock duty cycle stabilizer (DCS)
- See data sheet for additional features
Подробнее о продукте
The AD9269 is a monolithic, dual-channel, 1.8 V supply, 16-bit, 20/40/65/80 MSPS analog-to-digital converter (ADC). It features a high performance sample-and-hold circuit and on-chip voltage reference.
The product uses multistage differential pipeline architecture with output error correction logic to provide 16-bit accuracy at 80 MSPS data rates and to guarantee no missing codes over the full operating temperature range.
The AD9269 incorporates an optional integrated dc correction and quadrature error correction block (QEC) that corrects for dc offset, gain, and phase mismatch between the two channels. This functional block can be very beneficial to complex signal processing applications such as direct conversion receivers.
The ADC also contains several features designed to maximize flexibility and minimize system cost, such as programmable clock and data alignment and programmable digital test pattern generation. The available digital test patterns include built-in deterministic and pseudorandom patterns, along with custom user-defined test patterns entered via the serial port interface (SPI).
A differential clock input controls all internal conversion cycles. An optional duty cycle stabilizer (DCS) compensates for wide variations in the clock duty cycle while maintaining excellent overall ADC performance.
The digital output data is presented in offset binary, gray code, or twos complement format. A data output clock (DCO) is pro-vided for each ADC channel to ensure proper latch timing with receiving logic. Both 1.8 V and 3.3 V CMOS levels are supported, and output data can be multiplexed onto a single output bus.
The AD9269 is available in a 64-lead RoHS-compliant LFCSP and is specified over the industrial temperature range (−40°C to +85°C).
APPLICATIONS
- Communications
- Diversity radio systems
- Multimode digital receivers
GSM, EDGE, W-CDMA, LTE, CDMA2000, WiMAX, TD-SCDMA - I/Q demodulation systems
- Smart antenna systems
- Battery-powered instruments
- Hand held scope meters
- Portable medical imaging
- Ultrasound
- Radar/LIDAR
Статус продукта
Рекомендовано для новых разработок
Данный продукт выпущен на рынок. Техническое описание содержит окончательные характеристики и рабочие параметры продукта. Для новых разработок ADI рекомендует применение данных продуктов.
Оценочные комплекты (2)
Техническая документация
Статьи по применению (14)
Руководства пользователя (3)
Инструменты и симуляторы
Virtual Eval - BETA
Virtual Eval – это веб-приложение, помогающее разработчикам в оценивании АЦП и ЦАП. Используя подробные модели с серверов Analog Devices, Virtual Eval моделирует основные характеристики качества преобразования за считанные секунды. Приложение позволяет задавать рабочие условия, например, параметры входных тональных сигналов и дрожания фазы, а также конфигурировать параметры компонентов, например, коэффициент усиления или настройки цифрового преобразователя с понижением частоты. Перечень отображаемых характеристик включает в себя уровни шума и искажений, разрешение, графики БПФ, временные диаграммы, графики частотных характеристик и многие другие.

MathWorks®
Модели SPICE
Инструменты проектирования
Для разработчиков, подбирающих и оценивающих характеристики быстродействующих АЦП, VisualAnalog™ является пакетом ПО, который сочетает в себе мощный набор инструментов симуляции и анализа данных с удобным для пользователя графическим интерфейсом.
С помощью инструмента проектирования ADIsimRF компании Analog Devices можно рассчитать наиболее важные параметры ВЧ сигнальных цепочек, такие как покаскадный коэффициент усиления, параметры шумов, IP3, точку компрессии 1 дБ и полную потребляемую мощность.
Сопутствующие компоненты
AD9269 Сопутствующие компоненты
Рекомендуемые Clock Drivers
Рекомендуемые усилители с переменным КУ
Рекомендуемые усилители-драйверы
- For differential RF/IF: ADL5561, ADL5562.
- For DC-coupled inputs: ADA4937-2, ADA4938-2.
Материалы по теме
Ресурсы проектирования
Компания Analog Devices всегда уделяла повышенное внимание обеспечению максимальных уровней качества и надежности предлагаемых продуктов. Для этого мы внедряем контроль качества и надежности на каждом этапе проектирования технологических процессов и продуктов, а также на этапе производства. Нашим принципом является обеспечение "полного отсутствия дефектов" поставляемых компонентов.
Информация о PCN-PDN
Поддержка и обсуждения
AD9269 Обсуждения
Образцы и покупка
Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.