Обзор

Особенности и преимущества

  • 1.0 V and 1.8 V supply operation
  • 125 MHz usable analog input bandwidth
  • Sample rate up to 2 GSPS
  • Noise spectral density in 100 MHz bandwidth = −145 dBFS/Hz, 2.0 GSPS encode
  • SNR = 66 dBFS in 100 MHz bandwidth, 2.0 GSPS encode
  • SNR = 82 dBFS in 15.625 MHz bandwidth, 2.0 GSPS encode
  • SFDR = 60 dBc in 100 MHz bandwidth, 2.0 GSPS encode
  • SFDR = 80 dBc in 15.625 MHz bandwidth, 2.0 GSPS encode
  • Large signal dither
  • 90 mW total power per channel at 2.0 GSPS (default settings), 35 mW power per channel (min)
  • Flexible input range: 0.5 V p-p to 2 V p-p differential
  • 90 dB channel crosstalk, 2.0 GSPS encode
  • Digital processor
    • CIC decimation filter
    • Programmable DDC
    • Data gating
  • JESD204B subclass 1 encoded outputs
    • Supports up to 16Gbps/lane
    • Flexible sample data processing
    • Flexible JESD204B lane configurations
  • Serial port control

Подробнее о продукте

The AD9083 is a 16-channel, 125 MHz bandwidth, continuous time Σ-Δ (CTSD) ADC. The device features an on-chip, programmable, single-pole antialiasing filter and termination resistor that is designed for low power, small size, and ease of use.

The 16 ADC cores features a first-order, CTSD modulator architecture with integrated, background nonlinearity correction logic and self cancelling dither. Each ADC features wide bandwidth inputs supporting a variety of user-selectable input ranges. An integrated voltage reference eases design considerations.

The analog input and clock signals are differential inputs. Each ADC has a signal processing tile to filter out of band shaped noise from the Σ-Δ ADC and reduce the sample rate. Each tile contains a cascaded integrator comb (CIC) filter, a quadrature digital downconverter (DDC) with multiple finite input response (FIR) decimation filters (decimate by J block), or up to three quadrature DDC channels with averaging decimation filters for data gating applications.

Users can configure the Subclass 1 JESD204B based, high speed serialized output in a variety of lane configurations (up to four), depending on the DDC configuration and the acceptable lane rate of the receiving logic device. Multiple device synchronization is supported through the SYSREF±, TRIG±, and SYNCINB± input pins.

The AD9083 has flexible power-down options that allow significant power savings when desired. All of these features can be programmed using a 1.8 V capable 3-wire serial port interface (SPI).

The AD9083 is available in a Pb-free, 100-ball CSP_BGA and is specified over the −40°C to +85°C industrial temperature range.

This product is protected by a US patent.

APPLICATIONS

  • Millimeter wave imaging
  • Electronic beam forming and phased arrays
  • Multichannel wideband receivers
  • Electronic support measures

PRODUCT HIGHLIGHTS

  1. Continuous time, Σ-Δ analog-to-digital converters (ADCs) support signal bandwidths of up to 125 MHz with low power and minimal filtering.
  2. Integrated digital processing blocks reduce data payload and lower overall system cost.
  3. Configurable JESD204B interface reduces printed circuit board (PCB) complexity.
  4. Flexible power-down options.
  5. SPI interface controls various product features and functions to meet specific system requirements.
  6. Small, 9 mm × 9 mm, 100-ball CSP_BGA package, simple interface, and integrated digital processing save PCB space.

Статус продукта icon-recommended Рекомендовано для новых разработок

Данный продукт выпущен на рынок. Техническое описание содержит окончательные характеристики и рабочие параметры продукта. Для новых разработок ADI рекомендует применение данных продуктов.

Оценочные комплекты (2)

ПО и системные требования

Драйверы устройств

API драйверы устройств

Драйверы с написанным на языке C кодом интерфейса прикладного программирования (API) устройств представлены в виде типового кода, который позволяет пользователю быстро изменять характеристики продукта посредством вызова функций высокого уровня. Данная библиотека функционирует как уровень абстракции между приложением и аппаратным обеспечением. Этот API разработан на C99, что обеспечивает его интеграцию со стандартными процессорами и операционными системами. Заказчики могут переносить этот код прикладного уровня на свои встраиваемые системы, интегрируя свою базу кода, написанного для конкретной платформы, с уровнем API HAL.

Чтобы получить этот пакет программного обеспечения, перейдите к форме запроса программного обеспечения, предварительно войдя в свою учетную запись MyAnalog, и в разделе «Target Hardware» (Целевое оборудование) выберите «High Speed Data Converters» (Высокоскоростные преобразователи данных) и выберите нужный пакет API. Как только программное обеспечение будет вам предоставлено, вы получите уведомление по электронной почте.

Инструменты и симуляторы

Модели IBIS

Инструменты проектирования

Инструмент создания RTL-кода для сопутствующего транспортного уровня (Rev. 1.0)

Этот исполняемый через командную строку инструмент создает модуль на Verilog, который реализует транспортный уровень канала приема интерфейса JESD204. Пользователь указывает в файле конфигурации один или несколько режимов, которые должны поддерживаться модулем транспортного уровня. Эти режимы обозначаются как набор значений параметров JESD204: L, M, F, S, N' и CF. Транспортный уровень преобразует выходные данные JESD204 из формы канального уровня JESD204 в форму для шины данных с фиксированной шириной с содержанием чередующихся выборок виртуального преобразователя. Поддерживается работа с канальными уровнями стандартов JESD204B и JESD204C.

Генератор таблиц соответствия кадров JESD204x

Этот инструмент состоит из двух исполняемых файлов для ОС Windows, которые позволяют пользователю вводить любую допустимую комбинацию параметров JESD204x (L, M, F, S, NP) для вывода файла с расширением .csv, который отображает соответствие кадров режима JESD204x в табличном формате. Один из исполняемых файлов позволяет пользователю вводить параметры для одного режима JESD204x, а другой, позволяет пользователю вводить параметры для нескольких режимов JESD204x в допустимом формате .csv, чтобы получить файл .csv, который отображает соответствие кадров каждого режима JESD204x, которые были введены в отдельные таблицы.

Сопутствующие компоненты

AD9083 Сопутствующие компоненты

Рекомендуемые Up/Down Converters

Рекомендуемые Power Devices

  • Silent Switcher Micromodule Regulator: LTM8074.

Рекомендуемые компоненты распределения тактовых импульсов

Ресурсы проектирования

Компания Analog Devices всегда уделяла повышенное внимание обеспечению максимальных уровней качества и надежности предлагаемых продуктов. Для этого мы внедряем контроль качества и надежности на каждом этапе проектирования технологических процессов и продуктов, а также на этапе производства. Нашим принципом является обеспечение "полного отсутствия дефектов" поставляемых компонентов.

Образцы и покупка

Функционирование раздела Образцы и покупка возможно только в полной версии сайта
Назад
Проверить наличие

Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.


Помощь

 
Оценочные платы Цена указана за одну единицу.
Назад
Проверить наличие
Через сайт Analog.com можно приобрести не более двух оценочных плат. Чтобы заказать более двух оценочных плат, пожалуйста, совершайте покупку через наших дистрибьюторов.
Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.