Обзор

Особенности и преимущества

  • Six Independent Wideband Processing Channels
  • Processes 6 Wideband carriers (UMTS, CDMA2000, TD-SCDMA, etc.)
  • Four Single Ended or Two LVDS Parallel Input Ports (16 linear bit plus 3-bit exponent) at 150 MHz
  • Can support 300MHz input using some external interface logic
  • Three 16-bit Parallel Output Ports operating at up to 200 MHz
  • Real or complex input ports
  • Quadrature correction andDC correction for complex inputs
  • Can support output rate up to 34 MSPS
  • RMS/Peak Power monitoring of input ports
  • Programmable attenuator control for external Digital Variable Gain  Amplifier (DVGA)
  • Three Programmable coefficient FIR Filters per channel
  • One Interpolating Half Band Filter per channel

Подробнее о продукте

The AD6636 is a (Digital) Receive Signal Processor intended for direct IF sampling or highly sampled baseband radios requiring wide-bandwidth input signals. It has been optimized for the demanding filtering requirements of wideband standards like, CDMA2000, UMTS, and TD-SCDMA. The AD6636 is designed to be used as part of radio system that uses either an IF sampling ADC, or a baseband sampling ADC.

The AD6636 has the following signal processing stages: a Frequency Translator, a 5th order Cascaded Integrated Comb filter, two sets of Cascaded Fixed Coefficient Finite Impulse Response (FIR) and Half Band filters, three cascaded programmable coefficient Sum of Product FIR filters, an Interpolating Half Band Filter (LHB) and a digital Automatic Gain Control (AGC) Block. Multiple modes are supported for clocking data into and out of the chip to provide flexibility for interfacing to a wide variety of digitizers. Programming and control is accomplished via serial or microport interfaces.

The AD6636 features a fractional clock multiplier that uses the ADC clock to produce a digital down converter master clock up to 200 MHz. This internal phased-locked loop (PLL) allows optimum digital clock rates, regardless of the converter sampling rate, enabling the best possible digital signal decimation and filtering. Three 16-bit parallel output ports accommodate high data rate 3G applications. An on-chip interpolating half band filter can also be used to further increase the output rate while still allowing for very efficient filters. In addition, each channel has a digital AGC for output data scaling.

Статус продукта icon-not-recommended Не рекомендовано для новых разработок

ADI не рекомендует использование данных продуктов в новых разработках.

Инструменты и симуляторы

Файлы моделей BSDL

Модели IBIS

AD6636 IBIS Model

Ресурсы проектирования

Компания Analog Devices всегда уделяла повышенное внимание обеспечению максимальных уровней качества и надежности предлагаемых продуктов. Для этого мы внедряем контроль качества и надежности на каждом этапе проектирования технологических процессов и продуктов, а также на этапе производства. Нашим принципом является обеспечение "полного отсутствия дефектов" поставляемых компонентов.

Информация о PCN-PDN

Образцы и покупка

Функционирование раздела Образцы и покупка возможно только в полной версии сайта
Назад
Проверить наличие


Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.


Помощь