ADRV9026
В связи с увеличением во всем мире спроса на данные производители телекоммуникационной инфраструктуры сталкиваются с необходимостью решения задач, связанных с сокращением времени выхода продукции на рынок, увеличением количества антенн, постоянно растущим ценовым давлением, возможностью выпуска продукции в различных форм-факторах, а также полосами частот, выходной мощностью и программным обеспечением. ADRV9026 представляет собой выпускаемый ADI широкополосный ВЧ-приемопередатчик четвертого поколения, являющийся универсальным решением с четырьмя каналами, малым энергопотреблением и компактными размерами, которое предназначено для упрощения процесса разработки, снижения энергопотребления, размера, веса и стоимости систем 3G/4G/5G, таких как мультистандартные базовые станции, массивные MIMO-системы и малые соты.
Имеющий наименьшие размеры и наименьшее энергопотребление широкополосный ВЧ-приемопередатчик для базовых приемопередающих станций
- Наименьший размер позволяет сократить занимаемую на печатной плате площадь и повысить универсальность при реализации в различных форм-факторах
- Двукратное увеличение степени интеграции и снижение энергопотребления на 50% по сравнению с ADRV9009 позволяет увеличить плотность радиоканалов для поддержки большего количества антенн
- Поддерживает ширину полосы пропускания до 200 МГц и охватывает все полосы от 650 МГц до 6 ГГц
- Позволяет разрабатывать малые соты с наименьшими энергопотреблением и стоимостью
- Однокристальное решение с частотным и временным разделением каналов (FDD/TDD) упрощает разработку аппаратного и программного обеспечения
- Универсальная платформа для сетей 3G/4G/5G снижает сложность проектирования, затраты на разработку и время выхода продукции на рынок

Области применения: Макро базовые станции, массивные MIMO-системы, малые соты
|
Оценочная демонстрация ADRV9026
Это демонстрационное видео знакомит с основными функциональными возможностями оценочной платформы и программного обеспечения ADRV9026.
Найдите все ресурсы, необходимые для разработки широкополосного высокочастотного интегрированного приемопередатчика на основе ADRV9026. Пакет файлов для проектирования включает в себя схемы оценочных плат, спецификацию, трассировку печатных плат, модели IBIS, BSDL и JCOM, S-параметры, список материалов, а также символы и контуры посадочных мест на плату.
(Последнее обновление: апрель 2020 г.)
Пакет программного обеспечения для ADRV9026 включает в себя программное обеспечение с графическим интерфейсом, исходный код программного интерфейса приложения (API), микропрограммное обеспечение и таблицы определения усиления.
Программное обеспечение с графическим интерфейсом позволяет тестировать приемопередатчик с использованием оценочной платы и графического интерфейса Windows. Исходный код API предназначен для использования в системе заказчика и может быть интегрирован с остальной частью кода заказчика и скомпилирован для использования в целевой системе. Микропрограммное обеспечение в двоичном формате используется встроенным в приемопередатчик процессором ARM®. Таблицы определения усиления включают в себя таблицы усиления приемника и таблицу затухания передатчика. Обратите внимание, что файлы внутри zip-архива должны использоваться совместно. Например, файлы для процессора ARM из одного zip-архива нельзя использовать с файлами API из другой версии.
Приведенный ниже пробный пакет программного обеспечения содержит пробный выпуск программного обеспечения для поддержки интерфейса JESD204C со скоростью 25 Гбит/с. Обратите внимание, что пробная версия не полностью проверена (не имеет статус релиза) и должна использоваться только для оценки работы устройства. Она не подходит для производства.
В будущем в ADRV9026 будут добавлены расширенные функции и новые возможности, в том числе:
- Поддержка интерфейса SERDES со скоростью 25 Гбит/с
- Расширение диапазона частот гетеродина до 75 МГц
- Поддержка внешнего гетеродина
- Мастер создания фильтров (Filter Wizard) для поддержки пользовательских профилей
Улучшенная версия семейства широкополосных ВЧ-приемопередатчиков ADRV902x со встроенными блоками внесения цифровых предыскажений (DPD) и уменьшения крест-фактора сигнала (CFR) будет выпущена в 2020 году, что позволит снизить требования к FPGA, а также уменьшить энергопотребление и стоимость системы.
Для получения технической поддержки, пожалуйста, задавайте вопросы непосредственно на форуме EngineerZone® в посвященном ADRV9026 разделе или отправляйте их на электронную почтуadrv9026_support@analog.com. Обратите внимание, что на вопросы, которые были отправлены по электронной почте, ответы будут даны на форуме EngineerZone® в разделе ADRV9026.