

# 5A、40Vスイッチ内蔵の、昇圧、 フライバック、SEPIC および 反転コンバータ

# 特長

- 広い入力電圧範囲:3V~40V
- 1本の帰還ピンを使用して正または負の出力電圧を設定
- 5A/40Vパワースイッチを内蔵
- 電流モード制御により、優れた過渡応答を実現
- 1本の外付け抵抗で設定可能な動作周波数:  $100kHz \sim 1MHz$
- 外部クロックに同期可能
- 低シャットダウン電流:< 1µA
- 5.2V 低損失電圧レギュレータを内蔵
- ヒステリシスを備えたプログラム可能な入力低電圧 ロックアウト
- プログラム可能なソフトスタート
- 熱特性が改善されたQFN(5mm×6mm)パッケージ

# アプリケーション

- 自動車用機器
- 通信機器
- 産業用機器

# 概要

LT®3957Aは、正または負の出力電圧を生成できる入力電圧 範囲の広い電流モードDC/DCコンバータで、昇圧、フライ バック、SEPICまたは反転コンバータのいずれにも構成でき ます。このデバイスは、内部の5.2V安定化電源で駆動される 40V/5A定格の下側Nチャネル・パワーMOSFETを内蔵して います。固定周波数、電流モード・アーキテクチャにより、広範 囲の電源電圧と出力電圧にわたり安定して動作します。

LT3957Aの動作周波数は、外付け抵抗を使用して100kHz~ 1MHzの範囲で設定可能で、SYNCピンを使用して外部クロッ クに同期することも可能です。LT3957Aの最小動作電源電圧 は3Vで、シャットダウン時の静止電流は1µAを下回るので、 バッテリ駆動システムに最適です。

LT3957Aはソフトスタート機能と周波数フォールドバック機 能を搭載しており、起動時にインダクタ電流を制限します。 LT3957AはLT3957と比較して負荷過渡性能が改善されてい ます。

▲▼、LT、LTC、LTM、Linear TechnologyおよびLinearのロゴはリニアテクノロジー社の登録商 標です。No RSENSE および ThinSOT はリニアテクノロジー社の商標です。その他すべての商標の 所有権は、それぞれの所有者に帰属します。7825665を含む米国特許によって保護されてい

# 標準的応用例

### 高効率出力の昇圧コンバータ 10µH 10µF 10μF **≨**200k $V_{IN}$

#### $V_{\text{OUT}}$ 24V 4.5V TO 16V 600mA EN/UVLO GND **≨**95.3k LT3957A SGND SENSE1 ₹ 226k SYNC SENSE2 FBX RT SS INTV<sub>CC</sub> **≤** 15.8k 41.2k **★** 0.33µF **≤** 6.8k 300kHz 22nF 3957A TA01a

# 効率と出力電流



# 絶対最大定格

# (Note 1)

| V <sub>IN</sub> , EN/UVLO (Note 5), SW | 40V                       |
|----------------------------------------|---------------------------|
| INTV <sub>CC</sub>                     | V <sub>IN</sub> + 0.3V、8V |
| SYNC                                   | 8V                        |
| V <sub>C</sub> 、SS                     | 3V                        |
| RT                                     | 1.5V                      |
| SENSE1、SGND                            | 内部でGNDに接続                 |
| SENSE2                                 | ±0.3V                     |
| FBX                                    | 6V~6V                     |
| 動作接合部温度範囲(Note 2)                      | 40°C ∼ 125°C              |
| 最大接合部温度                                | 125°C                     |
| 保存温度範囲                                 | 65°C ∼ 125°C              |

# ピン配置



# 発注情報

| 無鉛仕上げ           | テープアンドリール         | 製品マーキング* | パッケージ                           | 温度範囲           |
|-----------------|-------------------|----------|---------------------------------|----------------|
| LT3957AEUHE#PBF | LT3957AEUHE#TRPBF | 3957A    | 36-Lead (5mm × 6mm) Plastic QFN | -40°C to 125°C |
| LT3957AIUHE#PBF | LT3957AIUHE#TRPBF | 3957A    | 36-Lead (5mm × 6mm) Plastic QFN | -40°C to 125°C |

さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。\*温度グレードは出荷時のコンテナのラベルで識別されます。 無鉛仕上げの製品マーキングの詳細については、Web サイト http://www.linear-tech.co.jp/leadfree/をご覧ください。 テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/をご覧ください。



電気的特性  $\bullet$  は全動作温度範囲での規格値を意味する。それ以外は  $T_A \approx T_J = 25\,^{\circ}$ C での値。注記がない限り、 $V_{IN} = 24V$ 、 EN/UVLO = 24V、SENSE2 = 0V。

| PARAMETER                                                                                      | CONDITIONS                                                                                                                                                                                               |   | MIN              | TYP                | MAX                | UNITS             |
|------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|------------------|--------------------|--------------------|-------------------|
| V <sub>IN</sub> Operating Range                                                                |                                                                                                                                                                                                          |   | 3                |                    | 40                 | V                 |
| V <sub>IN</sub> Shutdown I <sub>Q</sub>                                                        | EN/UVLO = 0V<br>EN/UVLO = 1.15V                                                                                                                                                                          |   |                  | 0.1                | 1<br>6             | μA<br>μA          |
| V <sub>IN</sub> Operating I <sub>Q</sub>                                                       | V <sub>C</sub> = 0.3V, R <sub>T</sub> = 41.2k                                                                                                                                                            |   |                  | 1.7                | 2.3                | mA                |
| V <sub>IN</sub> Operating I <sub>Q</sub> with Internal LDO Disabled                            | V <sub>C</sub> = 0.3V, R <sub>T</sub> = 41.2k, INTV <sub>CC</sub> = 5.5V                                                                                                                                 |   |                  | 350                | 400                | μА                |
| SW Pin Current Limit                                                                           |                                                                                                                                                                                                          | • | 5                | 5.9                | 6.8                | А                 |
| SW Pin On Voltage                                                                              | I <sub>SW</sub> = 3A                                                                                                                                                                                     |   |                  | 100                |                    | mV                |
| SENSE2 Input Bias Current                                                                      | Current Out of Pin                                                                                                                                                                                       |   |                  | -65                |                    | μА                |
| エラーアンプ                                                                                         |                                                                                                                                                                                                          | , |                  |                    |                    |                   |
| FBX Regulation Voltage (V <sub>FBX(REG)</sub> )                                                | FBX > 0V (Note 3)<br>FBX < 0V (Note 3)                                                                                                                                                                   | • | 1.569<br>-0.816  | 1.6<br>-0.800      | 1.631<br>-0.784    | V                 |
| FBX Overvoltage Lockout                                                                        | FBX > 0V (Note 4)<br>FBX < 0V (Note 4)                                                                                                                                                                   |   | 6<br>7           | 8<br>11            | 10<br>14           | %<br>%            |
| FBX Pin Input Current                                                                          | FBX = 1.6V (Note 3)<br>FBX = -0.8V (Note 3)                                                                                                                                                              |   | -10              | 70                 | 100<br>10          | nA<br>nA          |
| Transconductance g <sub>m</sub> (ΔI <sub>VC</sub> /ΔFBX)                                       | (Note 3)                                                                                                                                                                                                 |   |                  | 230                |                    | μS                |
| V <sub>C</sub> Output Impedance                                                                | (Note 3)                                                                                                                                                                                                 |   |                  | 5                  |                    | MΩ                |
| $\overline{V_{FBX}}$ Line Regulation ( $\Delta V_{FBX}/[\Delta V_{IN} \bullet V_{FBX}(REG)]$ ) | FBX > 0V, 3V < V <sub>IN</sub> < 40V (Notes 3, 6)<br>FBX < 0V, 3V < V <sub>IN</sub> < 40V (Notes 3, 6)                                                                                                   |   |                  | 0.04<br>0.03       | 0.06<br>0.06       | %/V<br>%/V        |
| V <sub>C</sub> Current Mode Gain (ΔV <sub>VC</sub> /ΔV <sub>SENSE</sub> )                      |                                                                                                                                                                                                          |   |                  | 10                 |                    | V/V               |
| V <sub>C</sub> Source Current                                                                  | V <sub>C</sub> = 1.5V, FBX = 0V, Current Out of Pin                                                                                                                                                      |   |                  | -15                |                    | μА                |
| V <sub>C</sub> Sink Current                                                                    | FBX = 1.7V<br>FBX = -0.85V                                                                                                                                                                               |   |                  | 12<br>11           |                    | μA<br>μA          |
| V <sub>C</sub> Low Side Clamp Voltage                                                          | FBX = 1.65V                                                                                                                                                                                              |   |                  | 0.8                |                    | V                 |
| <b>発振器</b>                                                                                     |                                                                                                                                                                                                          |   |                  |                    |                    |                   |
| Switching Frequency                                                                            | $\begin{array}{l} R_T = 140 k \ to \ SGND, \ FBX = 1.6 V, \ V_C = 1.5 V \\ R_T = 41.2 k \ to \ SGND, \ FBX = 1.6 V, \ V_C = 1.5 V \\ R_T = 10.5 k \ to \ SGND, \ FBX = 1.6 V, \ V_C = 1.5 V \end{array}$ |   | 80<br>270<br>850 | 100<br>300<br>1000 | 120<br>330<br>1200 | kHz<br>kHz<br>kHz |
| RT Voltage                                                                                     | FBX = 1.6V                                                                                                                                                                                               |   |                  | 1.2                |                    | V                 |
| SW Minimum Off-Time                                                                            |                                                                                                                                                                                                          |   |                  | 220                | 275                | ns                |
| SW Minimum On-Time                                                                             |                                                                                                                                                                                                          |   |                  | 240                | 320                | ns                |
| SYNC Input Low                                                                                 |                                                                                                                                                                                                          |   |                  |                    | 0.4                |                   |
| SYNC Input High                                                                                |                                                                                                                                                                                                          |   | 1.5              |                    |                    |                   |
| SS Pull-Up Current                                                                             | SS = 0V, Current Out of Pin                                                                                                                                                                              |   |                  | -10                |                    | μА                |
| 低ドロップアウト・レギュレータ                                                                                |                                                                                                                                                                                                          |   |                  |                    |                    |                   |
| INTV <sub>CC</sub> Regulation Voltage                                                          |                                                                                                                                                                                                          | • | 5                | 5.2                | 5.45               | V                 |
| INTV <sub>CC</sub> Undervoltage Lockout Threshold                                              | Falling INTV <sub>CC</sub><br>UVLO Hysteresis                                                                                                                                                            |   | 2.6              | 2.7<br>0.15        | 2.85               | V                 |



# 電気的特性 ● は全動作温度範囲での規格値を意味する。それ以外は T<sub>A</sub> ≈ T<sub>J</sub> = 25°C での値。注記がない限り、V<sub>IN</sub> = 24V、EN/UVLO = 24V、SENSE2 = 0V。

| PARAMETER                                                                                            | CONDITIONS                                           |   | MIN  | TYP      | MAX  | UNITS    |
|------------------------------------------------------------------------------------------------------|------------------------------------------------------|---|------|----------|------|----------|
| INTV <sub>CC</sub> Current Limit                                                                     | V <sub>IN</sub> = 40V<br>V <sub>IN</sub> = 15V       |   | 32   | 40<br>95 | 55   | mA<br>mA |
| INTV <sub>CC</sub> Load Regulation ( $\Delta$ V <sub>INTVCC</sub> /V <sub>INTVCC</sub> )             | 0 < I <sub>INTVCC</sub> < 20mA, V <sub>IN</sub> = 8V |   | -1   | -0.5     |      | %        |
| INTV <sub>CC</sub> Line Regulation (△V <sub>INTVCC</sub> /[△V <sub>IN</sub> • V <sub>INTVCC</sub> ]) | 6V < V <sub>IN</sub> < 40V                           |   |      | 0.02     | 0.05 | %/V      |
| Dropout Voltage (V <sub>IN</sub> – V <sub>INTVCC</sub> )                                             | $V_{IN} = 5V$ , $I_{INTVCC} = 20$ mA, $V_C = 0$ V    |   |      | 450      |      | mV       |
| INTV <sub>CC</sub> Current in Shutdown                                                               | EN/UVLO = 0V, INTV <sub>CC</sub> = 6V                |   |      | 17       |      | μA       |
| INTV <sub>CC</sub> Voltage to Bypass Internal LDO                                                    |                                                      |   |      |          | 5.5  | V        |
| ロジック入力                                                                                               |                                                      |   |      |          |      |          |
| EN/UVLO Threshold Voltage Falling                                                                    | V <sub>IN</sub> = INTV <sub>CC</sub> = 6V            | • | 1.17 | 1.22     | 1.27 | V        |
| EN/UVLO Voltage Hysteresis                                                                           |                                                      |   |      | 20       |      | mV       |
| EN/UVLO Input Low Voltage                                                                            | I <sub>VIN</sub> Drops Below 1µA                     |   |      |          | 0.4  | V        |
| EN/UVLO Pin Bias Current Low                                                                         | EN/UVLO = 1.15V                                      |   | 1.7  | 2        | 2.5  | μА       |
| EN/UVLO Pin Bias Current High                                                                        | EN/UVL0 = 1.33V                                      |   |      | 20       | 100  | nA       |

Note 1: 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与える恐れがある。

Note 2: LT3957AE は0°C~125°Cの動作接合部温度で性能仕様に適合することが保証されている。 $-40°C \sim 125°C$ の動作接合部温度範囲での仕様は設計、特性評価および統計学的なプロセス・コントロールとの相関で確認されている。LT3957AI は $-40°C \sim 125°C$ の全動作接合部温度範囲で保証されている。

**Note 3**:LT3957Aは、 $V_C$ ピンを1.3Vに強制した状態で $V_{FBX}$ をリファレンス電圧(1.6Vおよび -0.8V)にサーボ制御する帰還ループでテストされる。

**Note 4:**FBX過電圧ロックアウトは安定化された $V_{FBX}$ (REG)を基準にして $V_{FBX}$ (OVERVOLTAGE)で測定される。

Note 5:3V ≤ V<sub>IN</sub> < 6V の場合は、EN/UVLO ピンは V<sub>IN</sub> を超えてはならない。

Note 6:V<sub>IN</sub> = 3Vのとき、EN/UVLO = 1.33V。

# 標準的性能特性 注記がない限り、TA ≈ T」= 25°C。









#### 標準的性能特性 注記がない限り、T<sub>A</sub> ≈ T<sub>J</sub> = 25°C。





# RTとスイッチング周波数 1000 $R_{T}(k\Omega) \\ 001$

0 100 200 300 400 500 600 700 800 900 1000

SWITCHING FREQUENCY (kHz)

正規化された スイッチング周波数とFBX



スイッチング周波数と温度

2



SWピンの電流制限と温度



SWピンの電流制限と デューティサイクル



EN/UVLOのしきい値と温度





EN/UVLOのヒステリシス電流と





#### 標準的性能特性 注記がない限り、T<sub>A</sub> ≈ T<sub>J</sub> = 25°C。

















SEE TYPICAL APPLICATION: 5V TO 16V INPUT, 12V OUTPUT SEPIC CONVERTER



SEE TYPICAL APPLICATION: 5V TO 16V INPUT, 12V OUTPUT SEPIC CONVERTER

# ピン機能

**NC(ピン1、2、10、35、36)**: 内部接続なし。これらのピンは開放のままにするか、隣接するピンに接続します。

SENSE2(ピン3):制御ループの電流検出入力。このピンは SENSE1ピンに直接接続するか、ローパス・フィルタを介して 接続します(このピンを抵抗を介してSENSE1ピンに接続し、 コンデンサを介してSGNDに接続)。

SGND(ピン4、23、24、露出パッドのピン37):信号グランド。すべての小信号部品をこのグランドに接続します。内部スイッチ電流検出用のケルビン接続のために、SGNDはデバイス内部でGNDに接続されています。SGNDとGNDをデバイス外部で接続しないでください。

SENSE1(ピン6):内部NチャネルMOSFETの電流検出出力。 このピンはSENSE2ピンに直接接続するか、ローパス・フィルタを介して接続します(このピンを抵抗を介してSENSE2ピンに接続し、次にSENSE2をコンデンサを介してSGNDに接続)。

**SW(ピン8、9、20、21、露出パッドのピン38)**:内部パワーN チャネル MOSFET のドレイン。

GND (ピン 12、13、14、15、16、17): グランド。これらのピンは、内部の検出抵抗を介して内部パワーNチャネルMOSFETのソース端子に接続されています。内部スイッチ電流検出用のケルビン接続のために、GNDはデバイス内部でSGNDに接続されています。GNDとSGNDをデバイス外部で接続しないでください。

EN/UVLO(ピン25):シャットダウンおよび低電圧検出ピン。外部設定可能なヒステリシスを備えた1.22V(公称)の高精度下降時しきい値により、電源がスイッチングをイネーブルできる状態になったことを検出します。上昇時のヒステリシスは外付け抵抗分割器と正確な内部2µAプルダウン電流によって生成されます。低電圧状態になるとソフトスタートがリセットされます。0.4V以下に接続してデバイスをディスエーブルすると、VINの静止電流は1µA未満に減少します。

 $V_{IN}$ (ピン27): 入力電源ピン。 $V_{IN}$ ピンは、 $C_{IN}$ GND( $C_{IN}$ GNDではない) との間にコンデンサを配置してローカルにバイパスすることができます。

INTV<sub>CC</sub>(ピン28): 内部負荷およびゲート・ドライバ用の安定化された電源。 $V_{IN}$ から給電され、5.2V (標準)に安定化されます。INTV<sub>CC</sub>ピンは、ピンの近くに配置した最小4.7 $\mu$ FのコンデンサでSGNDにバイパスする必要があります。 $V_{IN}$ の電圧が8Vより低ければ、INTV<sub>CC</sub>を直接 $V_{IN}$ に接続することができます。電源の電圧が8Vを超えなければ、INTV<sub>CC</sub>を5.5Vより高く $V_{IN}$ より低い電源に接続することもできます。

 $V_C$ (ピン30): エラーアンプの補償ピン。外部RCネットワークで電圧ループを安定にするのに使われます。 $V_C$ ピンとSGNDの間に補償部品を配置してください。

FBX(ピン31):正と負の帰還ピン。出力とSGNDの間に接続された外付け抵抗分割器から帰還電圧を受け取ります。また、FBXがSGNDに近い起動時およびフォールト状態の間はスイッチング周波数の変調も行います。

SS(ピン32): ソフトスタート・ピン。このピンは補償ピンの電圧  $(V_C)$  クランプを調整します。ソフトスタート時間はSSピンと SGND の間の外付けコンデンサによって設定されます。このピンには、内部 2.5V レールへの  $10\mu A$  (標準) プルアップ電流源が備わっています。ソフトスタート・ピンは、EN/UVLO の低電圧状態、 $INTV_{CC}$  の低電圧または過電圧状態、または内部過熱ロックアウトによって <math>SGND にリセットされます。

**RT (ピン33)**: スイッチング周波数調整ピン。 SGND への抵抗を使って周波数を設定します。このピンは開放のままにしないでください。

**SYNC (ピン34)**: 周波数同期ピン。スイッチング周波数を外部クロックに同期させるために使います。この機能を使う場合、R<sub>T</sub>抵抗を選択して、SYNCパルス周波数より20%遅いスイッチング周波数に設定します。この機能を使用しないときは、SYNCピンをSGNDに接続します。FBXがSGNDに近いとき、SYNCはバイパスされます。



# ブロック図



図1、SEPICコンバータとして動作するLT3957Aのブロック図

### メイン制御ループ

LT3957Aは固定周波数の電流モード制御方式を使って、優れた入力レギュレーションと負荷レギュレーションを実現します。図1の「ブロック図」を参照すると動作をよく理解できます。

発振器の各サイクルの開始点でSRラッチ(SR1)がセットされ、ドライバG2によって内部パワーMOSFETスイッチM1をオンします。スイッチ電流が内部電流検出抵抗RSENSEを通って流れ、スイッチ電流に比例した電圧を発生します。(A5によって増幅された)この電流検出電圧VISENSEが安定化スロープ補償ランプへ加算され、その和(SLOPE)がPWMコンパレータA7の正端子に与えられます。SLOPEがA7の負入力(Vcピン)のレベルを超えると、SR1がリセットされ、パワースイッチをオフします。A7の負入力のレベルはエラーアンプA1(またはA2)によって設定され、帰還電圧(FBXピン)とリファレンス電圧(構成に応じて1.6Vまたは-0.8V)の差を増幅したものです。このようにして、エラーアンプは正しいピーク・スイッチ電流レベルを設定し、出力を安定化された状態に保ちます。

LT3957A はスイッチ電流制限機能を備えています。電流検出電圧は電流制限コンパレータA6に入力されます。SENSE2ピンの電圧が検出電流制限のしきい値 $V_{SENSE(MAX)}$ (標準48mV)より高いと、A6は直ちにSR1をリセットしてM1をオフします。

LT3957Aは1つのFBXピンを使って正または負の出力電圧を生成することができます。昇圧、フライバックまたはSEPICコンバータとして構成して正の出力電圧を生成するか、または反転コンバータとして構成して負の出力電圧を生成することができます。図1に示されているように、SEPICコンバータとして構成されている場合、FBXピンは $V_{OUT}$ からSGNDに接続された分圧器(R1とR2)によって1.6Vの内部バイアス電圧にプルアップされます。コンパレータA2は非アクティブになり、コンパレータA1はFBXから $V_{C}$ への反転増幅を行います。LT3957Aが反転構成の場合、FBXピンは $V_{OUT}$ からSGNDに接続された分圧器によって $V_{OUT}$ のかきSGNDに接続された分圧器によって $V_{OUT}$ のよれます。コンパレータA1は非アクティブになり、コンパレータA2はFBXから $V_{C}$ への非反転増幅を行います。

LT3957Aは過電圧保護機能を備えており、起動時や短絡状態からの回復時に出力電圧の過度のオーバーシュートからコンバータを保護します。FBXピンの電圧が正の安定化電圧(1.6V)を8%超えると20mVのヒステリシスを持つ過電圧コンパレータA11がそれを検出し、リセット・パルスを発生させます。同様に、FBXピンの電圧が負の安定化電圧(-0.8V)を11%超えると10mVのヒステリシスを持つ過電圧コンパレータA12がそれを検出し、リセット・パルスを発生させます。どちらのリセット・パルスもG6とG5を介してメインのRSラッチ(SR1)に送られます。出力の過電圧状態が続いている間パワーMOSFETスイッチM1はアクティブにオフに保たれます。

## EN/UVLOピンを使ったターンオンとターンオフのしきい値の 設定

EN/UVLOピンにより、LT3957Aをイネーブルするかそれともシャットダウン状態にするかが制御されます。1.22Vのマイクロパワー・リファレンス、コンパレータA10および制御可能な電流源 $I_{S1}$ により、ユーザーはデバイスがオン/オフする電源電圧を正確に設定することができます。下降時の値は抵抗分割器のR3とR4によって正確に設定することができます。EN/UVLOの電圧が0.4Vより上で1.22Vのしきい値より下のとき、小さなプルダウン電流源 $I_{S1}$ (標準 $2\mu$ A)がアクティブになります。

この電流の目的はユーザーが上昇時ヒステリシスを設定できるようにすることです。コンパレータと外付け抵抗のブロック図を図1に示します。標準的な下降時しきい値電圧と上昇時しきい値電圧は、以下の式で計算することができます。

$$V_{VIN,FALLING} = 1.22 \bullet \frac{(R3 + R4)}{R4}$$
$$V_{VIN,RISING} = 2\mu A \bullet R3 + V_{IN,FALLING}$$

EN/UVLOピンがロジック入力としてだけ使われるアプリケーションでは、常時オン動作のためにEN/UVLOピンを入力電 $EV_{IN}$ に直接接続することができます。

### INTVccレギュレータのバイパスと動作

内部の低ドロップアウト(LDO)電圧レギュレータは5.2Vの INTV $_{CC}$ 電源を生成し、図1に示されているように、ゲート・ドライバに電力を供給します。LT3957AはINTV $_{CC}$ 電源の



ための低電圧ロックアウト・コンパレータA8を備えています。 INTV<sub>CC</sub>の低電圧(UV)しきい値は2.7V(標準)で、0.1Vの ヒステリシスがあり、内部MOSFETにはオンする前に十分な ゲート駆動電圧が与えられます。INTV<sub>CC</sub>がUVしきい値よ り低くなると、内部パワースイッチがオフし、ソフトスタート動 作がトリガされます。LT3957A内部のロジック回路も内部の INTV<sub>CC</sub>電源から給電されます。

INTV<sub>CC</sub>レギュレータは、少なくとも4.7 $\mu$ Fのセラミック・コンデンサを使って、デバイスのピンのすぐ近くでSGNDにバイパスする必要があります。MOSFETゲート・ドライバが必要とする大きなトランジェント電流を供給するには、十分なバイパスが必要です。

実際のアプリケーションでは、デバイスの電源電流のほとんどが内部パワーMOSFETのゲート容量をドライブするのに使われます。内部パワーMOSFETが高い周波数でドライブされ、 $V_{IN}$ 電圧が高いとき、内部の電力損失が大きくなることがあります。

ゲート駆動用内部LDOの消費電力を低減して効率を上げる効果的な方法は、内部LDOレギュレータをオフできるような十分に高い外部電圧源にINTV<sub>CC</sub>ピンを接続することです。

SEPICまたはフライバックのアプリケーションでは、出力電圧 VouTが以下の条件を満たす場合、図2に示されているように、ブロッキング・ダイオードを介してINTV<sub>CC</sub>ピンを V<sub>OUT</sub>に接続することができます。

1.V<sub>OUT</sub> < V<sub>IN</sub>(ピン電圧)

 $2.V_{OUT} < 8V$ 

図2に示されているように抵抗  $R_{VCC}$ を接続すると、 $V_{OUT}$ からの突入電流を制限することができます。 $INTV_{CC}$ ピンが外部電圧源に短絡されているかどうかに関係なく、 $INTV_{CC}$ ピンとSGNDピンのすぐ近くで4.7 $\mu$ Fの低 ESR セラミック・コンデンサを使ってドライバ回路をグランドにバイパスする必要があります。

LT3957Aが低い $V_{IN}$ と高いスイッチング周波数で動作する場合、LDOのPMOS (図1のM2)のドレイン-ソース間の電圧降下により $INTV_{CC}$ がUVしきい値を下回ることがあります。これを防ぐために、 $INTV_{CC}$ ピンを $V_{IN}$ ピンに直接短絡させることができます。 $V_{IN}$ は $INTV_{CC}$ の絶対最大定格(8V)を超えてはなりません。この状態では、内部LDOはオフし、ゲート・ドライバは直接 $V_{IN}$ から給電されます。スイッチング周波数

が1MHzで $V_{IN}$ が3.5Vより低いとき、またはスイッチング周波数が100kHzで $V_{IN}$ が3.2Vより低いときは、 $INTV_{CC}$ ピンを $V_{IN}$ ピンに短絡させることを推奨します。ただし、 $INTV_{CC}$ ピンが $V_{IN}$ に短絡されると、シャットダウン・モード時に小さな電流(約 $16\mu$ A)が $INTV_{CC}$ に負荷としてかかります。



図2. INTVccのVourへの接続

### 動作周波数と同期

動作周波数は、デバイス内部の電力損失に基づいて選択することができます(デバイスの接合部温度が125°Cを超えないようにするために、スイッチング周波数を低くしなければならないことがあります)。また、効率と部品サイズの間でトレードオフが必要です。低周波数動作では、ゲート駆動電流およびMOSFETとダイオードのスイッチング損失が減少して効率が改善されます。ただし、低周波数動作には物理的に大きなインダクタが必要です。スイッチング周波数はループ補償にも関係します。LT3957Aには固定周波数アーキテクチャが使われており、図1に示されているように、RTピンからSGNDに接続した1本の外付け抵抗を使って100kHz~1000kHzの範囲で設定することができます。与えられた動作周波数に対応するRT値を選択するための表を表1に示します。

表 1. タイミング抵抗(R<sub>T</sub>)の値

| スイッチング周波数(kHz) | $R_T(k\Omega)$ |
|----------------|----------------|
| 100            | 140            |
| 200            | 63.4           |
| 300            | 41.2           |
| 400            | 30.9           |
| 500            | 24.3           |
| 600            | 19.6           |
| 700            | 16.5           |
| 800            | 14             |
| 900            | 12.1           |
| 1000           | 10.5           |



LT3957Aの動作周波数は外部クロック・ソースに同期させることができます。デジタル・クロック信号をSYNCピンに与えることにより、LT3957AはSYNCクロック周波数で動作します。LT3957Aは各クロック・サイクルの立ち上がりエッジを検出します。この機能を使う場合、SYNCパルス周波数より20%低いスイッチング周波数を設定するように $R_T$ 抵抗を選択します。SYNCピンの最小パルス幅を200nsにすることを推奨します。この機能を使用しないときは、SYNCピンをSGNDに接続します。

# デューティサイクルに関する検討事項

スイッチングのデューティサイクルはコンバータの動作を定める重要な変数です。したがって、そのリミットを検討する必要があります。最小オン時間は、LT3957AがパワーMOSFETをオンすることができる最小時間です。この時間は標準で約240nsです(「電気的特性」の表のMinimum On-Timeを参照)。スイッチング・サイクルごとに、LT3957Aはパワースイッチを少なくとも220ns(標準)オフに保ちます(「電気的特性」の表のMinimum Off-Timeを参照)。

最小オン時間、最小オフ時間およびスイッチング周波数により、コンバータが生成可能なスイッチング・デューティサイクルの最小値と最大値が定まります。

最小デューティサイクル = 最小オン時間・周波数

最大デューティサイクル = 1 - (最小オフ時間・周波数)

# 出力電圧の設定

出力電圧  $(V_{OUT})$  は、図1に示されているように、抵抗分割器によって設定されます。正と負の $V_{OUT}$  は以下の式によって設定されます。

$$V_{\text{OUT}, \text{POSITIVE}} = 1.6 \text{V} \cdot \left(1 + \frac{\text{R2}}{\text{R1}}\right)$$

$$V_{\text{OUT}, \text{NEGATIVE}} = -0.8 \text{V} \cdot \left(1 + \frac{\text{R2}}{\text{R1}}\right)$$

抵抗R1とR2は一般に、通常動作時にFBXピンに流れ込む 電流によって生じる誤差が1%未満になるように選択します (これは約158kのR1の最大値に相当します)。

### ソフトスタート

LT3957Aは起動時またはフォルト状態からの回復時にピーク・スイッチ電流と出力電圧(V<sub>OUT</sub>)のオーバーシュートを制限する機能をいくつか備えています。これらの機能の主な目的は、外付け部品や負荷の損傷を防ぐことです。

スイッチング・レギュレータには、起動時に大きなピーク・スイッチ電流が発生することがあります。Voutがその最終値にほど遠く、帰還ループが飽和し、レギュレータは出力コンデンサをできるだけ短い時間で充電しようとするので、大きなピーク電流が発生します。大きなサージ電流はインダクタを飽和させるか、パワースイッチの機能不良を生じさせることがあります。

LT3957AはSSピンを使ってこのメカニズムに対応します。図1に示されているように、SSピンはQ2を介して $V_C$ ピンをプルダウンすることにより、パワーMOSFETの電流を減らします。このように、SSピンを使って、起動時のピーク電流を制限しながら出力コンデンサをその最終値に向けて徐々に充電することができます。標準的な起動波形が、「標準的性能特性」のセクションに示されています。インダクタ電流 $I_L$ のスルーレートはソフトスタート機能によって制限されます。

ソフトスタートは、EN/UVLOを使った起動によってトリガされますが、以下のフォルトによってトリガされることもあります。

### $1.INTV_{CC} < 2.85V$

# 2. 過熱ロックアウト(TLO > 165°C)

これら2つのフォルトのどちらかが発生すると、LT3957Aは直ちにスイッチングを停止します。SSピンはQ3によって放電します。全てのフォルトが解消されてSSピンが0.2Vより低い電位まで放電すると、 $10\mu A$ の電流源 $I_{S2}$ がSSピンを充電し始め、ソフトスタート動作が開始されます。

ソフトスタート時間は、次式に従ってソフトスタート・コンデンサを選択することにより設定されます。

$$T_{SS} = C_{SS} \bullet \frac{1.25V}{10\mu A}$$

#### FBX周波数フォールドバック

SEPICコンバータ、反転コンバータ、またはフライバック・コンバータの起動時または出力短絡時にV<sub>OUT</sub>が非常に低いときは、スイッチのオフ時間中のインダクタ電流の減衰速度が非常に遅いので、スイッチング・レギュレータは、パワースイッ



チの電流を電流制限範囲内に保つために低いデューティサイクルで動作する必要があります。最小オン時間の制約により、プログラムされたスイッチング周波数ではスイッチャが十分低いデューティサイクルを達成できないことがあります。このため、スイッチ電流が各スイッチ・サイクルにわたって増加し続け、プログラムされた電流制限を超える恐れがあります。スイッチのピーク電流がプログラムされた値を超えるのを防ぐため、LT3957Aは周波数フォールドバック機能を備えており、FBX電圧が低いときスイッチング周波数を下げます(「標準的性能特性」のセクションの「正規化されたスイッチング周波数とFBX」のグラフを参照)。

周波数フォールドバックの間、周波数の低下が妨げられないように、外部クロックへの同期はディスエーブルされます。

# ループ補償

ループ補償により安定性とトランジェント性能が決まります。 LT3957Aは電流モード制御を使って出力を安定化するので、 ループ補償が簡単になります。LT3957AはLT3957に比べて、 無負荷から重負荷までのトランジェント応答を改善していま す。新しい内部回路により、非スイッチング状態から高電流で のスイッチング状態への移行をわずか数サイクルで行うことが できます。最適値はコンバータのトポロジー、部品の値および 動作条件(入力電圧、負荷電流など)に依存します。LT3957A の帰還ループを補償するには、通常、直列RCネットワークを V<sub>C</sub>ピンからSGNDに接続します。標準的なV<sub>C</sub>補償ネットワー クを図1に示します。ほとんどのアプリケーションでは、コンデ ンサは470pF~22nFの範囲、抵抗は5k~50kの範囲にします。 多くの場合は、内部のエラーアンプを介して出力電圧リップル から生じるVc電圧リップルを減衰させるために、小さなコン デンサをRC補償ネットワークに並列に接続します。この並列 コンデンサの値は通常 10pF~100pFの範囲です。補償ネット ワークを設計する実際的な手法としては、このデータシートの 回路の中から目的のアプリケーションに似た回路を選んで出 発点とし、補償ネットワークを調整して性能を最適化します。 次に、負荷電流、入力電圧、温度など全ての動作条件にわ たって安定性をチェックします。ループ補償に関しては、「アプ リケーション・ノート76」を参照してください。

### 内部パワースイッチの電流

制御と保護のため、LT3957AはGNDとMOSFETのソースの間にある検出抵抗( $R_{SENSE}$ )を使って内部パワーMOSFETの電流を測定します。内部スイッチ電流( $I_{SW}$ )の標準的な波形を図3に示します。

LT3957Aは内部パワースイッチの電流が制限されているので (最小5A)、定常状態の通常動作時にスイッチのピーク電流 I<sub>SW(PEAK)</sub>が5Aよりも少なく、なおかつ十分なマージン(10% 以上を推奨)を取れるようなアプリケーションに使用します。

LT3759Aスイッチング・コントローラは、M1がオンした直後のR<sub>SENSE</sub>における電流検出信号のリンギングをブランキングするために、100nsのタイミング時間を備えています。このリンギングは、PCBトレース、検出抵抗、ダイオード、およびMOSFETの寄生インダクタンスと容量によって生じます。100nsのタイミング時間は、LT3957Aのほとんどのアプリケーションで適切な値です。電流検出信号に非常に大きく長いリンギングが生じるアプリケーションでは、小さなRCフィルタを追加して過度のリンギングをフィルタすることができます。SENSE1ピンとSENSE2ピンのRCフィルタを図4に示します。通常は、22ΩのR<sub>FLT</sub>および2.2nF~10nFのC<sub>FLT</sub>を選択すれば十分です。R<sub>FLT</sub>の抵抗は低く抑えてください。SENSE2ピンからは65μA(標準)が流れ出ていることに注意してください。R<sub>FLT</sub>の追加は内部パワースイッチの電流制限しきい値に影響を与えます。

$$I_{SW\_ILIM} = \left(1 - \frac{65\mu A \cdot R_{FLT}}{48mV}\right) \cdot 5A$$



図3. スイッチング・サイクル中のスイッチ電流

TECHNOLOGY TECHNOLOGY

### 内部電力損失と過熱ロックアウト(TLO)

LT3957Aの内部電力損失は次式を使って推算できます。

$$P_{IC} \approx I^2_{SW} \bullet D \bullet R_{DS(ON)} + V^2_{PEAK} \bullet I_{SW} \bullet f \bullet 200pF/A + V_{IN} \bullet (1.6mA + f \bullet 10nC)$$

ここで $R_{DS(ON)}$ は内部スイッチのオン抵抗で、これは「標準的性能特性」のセクションから求めることができます。 $V_{SW(PEAK)}$ はスイッチオフ状態でのピーク電圧です。最大電力損失 $P_{IC(MAX)}$ は、最大出力電流時の $V_{IN}$ の全範囲にわたって $P_{IC}$ を比較することによって得られます。最大接合部温度は次式を使って推算できます。

$$T_{J(MAX)} \approx T_A + P_{IC(MAX)} \cdot 42^{\circ}C/W$$

接合部温度制限を超えていないことを確認するには、定常状態でデバイスの温度を測定することを推奨します。T<sub>J(MAX)</sub>が125℃を超えないように、スイッチング周波数を低くしなければならないことがあります。

LT3957Aのダイ温度が $165^{\circ}$ C (標準)の過熱ロックアウトしきい値に達すると、デバイスはいくつかの保護対策を開始します。パワースイッチがオフして、ソフトスタート動作がトリガされます。接合部温度が $5^{\circ}$ C (公称)下がるとデバイスは再度イネーブルされます。



図4. SENSE1ピンと SENSE2ピンのRCフィルタ

### アプリケーション回路

LT3957Aは異なるトポロジーとして構成することができます。 最初に検討すべきトポロジーは昇圧コンバータで、続いてフライバック、SEPICおよび反転の各コンバータを検討します。

### 昇圧コンバータ:スイッチのデューティサイクルと周波数

LT3957Aは、コンバータの出力電圧が入力電圧より高いアプリケーションでは昇圧コンバータとして構成することができます。昇圧コンバータは短絡保護されていないことに注意してください。出力が短絡された状態では、インダクタ電流を制限するのは入力電源の供給能力だけです。短絡保護された昇圧コンバータが必要なアプリケーションについては、SEPICコンバータを扱っている「アプリケーション情報」のセクションを参照してください。

デューティサイクルの関数としての変換比は、

$$\frac{V_{OUT}}{V_{IN}} = \frac{1}{1 - D}$$

連続導通モード(CCM)では次のとおりです。

CCMで動作している昇圧コンバータの場合、メイン・スイッチのデューティサイクルは出力電圧( $V_{OUT}$ )および入力電圧( $V_{IN}$ )に基づいて計算することができます。デューティサイクルが最大( $D_{MAX}$ )になるのは、コンバータの入力電圧が最小のときです。

$$D_{MAX} = \frac{V_{OUT} - V_{IN(MIN)}}{V_{OUT}}$$

不連続導通モード(DCM)は、所定の周波数で高い変換比が得られますが、効率が低下し、スイッチング電流が増加します。

### 昇圧コンバータ:最大出力電流能力とインダクタの選択

昇圧トポロジーの場合、最大平均インダクタ電流は次式で与えられます。

$$I_{L(MAX)} = I_{O(MAX)} \cdot \frac{1}{1 - D_{MAX}}$$

LT3957Aは内部パワースイッチの電流が制限されているので、最大出力電流(I<sub>O(MAX)</sub>)が最大出力電流能力よりも小さく、なおかつ十分なマージン(10%以上を推奨)を取れる昇圧コンバータに使用します。

$$I_{O(MAX)} < \frac{V_{IN(MIN)}}{V_{OUT}} \bullet (5A - 0.5 \bullet \Delta I_{SW})$$



インダクタ・リップル電流 ΔI<sub>SW</sub> はインダクタの値の選択とコンバータの最大出力電流能力に直接影響を与えます。小さな値の ΔI<sub>SW</sub>を選択すると出力電流能力は向上しますが、大きなインダクタンスが必要になり、電流ループの利得が減少します(コンバータは電圧モードに近づきます)。大きなΔI<sub>SW</sub>の値を許容できればトランジェント応答が速くなり、低インダクタンスの使用が可能になりますが、入力電流リップルが大きくなってコア損失も大きくなり、出力電流能力が低下します。

動作入力電圧範囲が与えられ、動作周波数とインダクタの リップル電流を選択すれば、次式を使って昇圧コンバータの インダクタの値を決めることができます。

$$L = \frac{V_{IN(MIN)}}{\Delta I_{SW} \bullet f} \bullet D_{MAX}$$

ピーク・インダクタ電流はスイッチの電流制限値(標準5.9A)で、RMSインダクタ電流はI<sub>L(MAX)</sub>にほぼ等しくなります。飽和電流定格とRMS電流定格が十分なインダクタを選択する必要があります。

### 昇圧コンバータ:出力ダイオードの選択

効率を最大にするには、順方向の電圧降下が小さく、逆方向 の漏れ電流が少ない高速スイッチング・ダイオードが最適で す。ダイオードが耐えなければならないピーク逆電圧は、レギュ レータの出力電圧に、オン時間中にそのアノード-カソード両 端に発生する追加リンギングを加えた電圧に等しくなります。 通常動作の平均順方向電流は出力電流に等しくなります。

ピーク繰り返し逆電圧定格 V<sub>RRM</sub>が V<sub>OUT</sub>より安全マージン分だけ高いものを推奨します(通常は10Vの安全マージンで十分です)。

ダイオードの電力損失は次のとおりです。

$$P_D = I_{O(MAX)} \cdot V_D$$

ここで、VDはダイオードの順方向電圧降下で、ダイオードの接合部温度は次のとおりです。

$$T_{J} = T_A + P_D \cdot R_{\theta,JA}$$

この式で使われる $R_{\theta JA}$ には、デバイスの $R_{\theta JC}$ および基板から 筐体内の周囲温度までの熱抵抗が通常含まれます。 $T_J$ がダイオードの最大接合部温度定格を超えてはいけません。

### 昇圧コンバータ: 出力コンデンサの選択

与えられた出力リップル電圧に対する適切な出力コンデンサを選択するときは、ESR(等価直列抵抗)、ESL(等価直列インダクタンス)およびバルク容量が与える影響について考慮する必要があります。標準的昇圧コンバータの場合の、これら3つのパラメータ(ESR、ESL、バルク容量)が出力電圧リップル波形に与える影響を図5に示します。

部品の選択は、(出力電圧のパーセンテージで表した)最大許容リップル電圧の検討と、このリップルをESRのステップ  $\Delta V_{ESR}$  と充放電  $\Delta V_{COUT}$  の間でどのように分割すべきかの検討から始めます。単純化するため、最大出力リップルとして2%を選択し、 $\Delta V_{ESR}$  と  $\Delta V_{COUT}$  の間で等分することにします。このパーセンテージ・リップルはアプリケーションの要件に応じて変化しますが、以下の式は簡単に修正することができます。全リップル電圧への影響が1%の場合、出力コンデンサのESR は次式を使って決めることができます。

$$ESR_{COUT} \le \frac{0.01 \cdot V_{OUT}}{I_{D(PEAK)}}$$

バルク容量部品による全リップルへの影響も1%ですが、この 場合次のようになります。

$$C_{\text{OUT}} \ge \frac{I_{\text{O(MAX)}}}{0.01 \cdot V_{\text{OUT}} \cdot f}$$



図5. 昇圧コンバータの出力リップルの波形

図5に示されているように、昇圧レギュレータの出力コンデンサには大きなRMSリップル電流が流れます。出力コンデンサのRMSリップル電流定格は、次式を使って決めることができます。

$$I_{RMS(COUT)} \ge I_{O(MAX)} \bullet \sqrt{\frac{D_{MAX}}{1 - D_{MAX}}}$$

LINEAD

ESRの要件を満たすため、複数のコンデンサを並列に接続することがよくあります。通常、ESRの要件が満たされると、その容量はフィルタリングに関して妥当であり、必要なRMS電流定格を備えています。一般に、セラミック・コンデンサを並列に追加して出力コンデンサの寄生インダクタンスの影響を減らします。それによってコンバータの出力の高周波スイッチング・ノイズが減少します。

### 昇圧コンバータ: 入力コンデンサの選択

インダクタが入力に直列に接続されており、入力電流波形が連続的なので、昇圧コンバータの入力コンデンサは出力コンデンサほど条件が厳しくありません。入力コンデンサの容量は入力電圧源のインピーダンスによって決まりますが、この容量は標準で1μF~100μFです。出力コンデンサの場合ほど条件が厳しくはありませんが、低ESRのコンデンサを推奨します。

昇圧コンバータの入力コンデンサのRMSリップル電流は次のとおりです。

 $I_{RMS(CIN)} = 0.3 \cdot \Delta I_{L}$ 

# フライバック・コンバータのアプリケーション

LT3957A は、コンバータが複数の出力、高い出力電圧、または絶縁された出力を備えているアプリケーションではフライバック・コンバータとして構成することができます。内部パワースイッチが40V 定格なので、LT3957A は入力電圧の低いフライバック・コンバータに使用すべきです。簡略化したフライバック・コンバータを図6に示します。

フライバック・コンバータは複数出力構成時の部品数が非常に少なく、巻数比を慎重に選択すれば望みのデューティ・サイクルで出力/入力の電圧変換比を高くすることができます。ただし、大きなピーク電流、高いピーク電圧、さらにその結果生じる電力損失により、効率が低くなります。フライバック・コンバータは一般に50W未満の出力電力に使用されます。

フライバック・コンバータは、連続モードまたは不連続モード のどちらでも動作するように設計することができます。連続 モードに対する不連続モードの長所は、トランスのインダクタンスが小さく、ループ補償しやすいことで、短所は、ピークと平均の電流比が高く、効率が低いことです。



図6. 簡略化したフライバック・コンバータ

# フライバック・コンバータ:スイッチのデューティサイクルと 巻数比

フライバック・コンバータの連続モード動作での変換比は次のようになります。

$$\frac{V_{OUT}}{V_{IN}} = \frac{N_S}{N_P} \bullet \frac{D}{1 - D}$$

ここで、N<sub>S</sub>/N<sub>P</sub>は1次に対する2次の巻数比、Dはデューティサイクルです。

不連続モード動作でのフライバック・コンバータの波形を図7に示します。各スイッチング周期  $T_S$ には、 $DT_S$ 、 $D2T_S$ 、 $D3T_S$  の3つのサブインターバルが生じます。 $DT_S$ の間、Mがオンし、Dが逆バイアスされます。 $D2T_S$ の間、Mがオフし、 $L_S$ に電流が流れます。 $D3T_S$ の間、 $L_P$ 電流と $L_S$ 電流の両方がゼロになります。

フライバック・コンバータの不連続モード動作での変換比は 次のようになります。

$$\frac{V_{OUT}}{V_{IN}} = \frac{N_S}{N_P} \cdot \frac{D}{D2}$$

図6に従い、SWのピーク電圧は次のようになります。

 $V_{SW(PEAK)} = V_{IN(MAX)} + V_{SN}$ 

ここで、 $V_{SN}$ はスナバ・コンデンサの電圧です。 $V_{SN}$ が小さいほどスナバの損失が大きくなります。適切な $V_{SN}$ は反映される出力電圧の $1.5\sim 2$ 倍です。

$$V_{SN} = k \cdot \frac{V_{OUT} \cdot N_P}{N_S}$$

 $k = 1.5 \sim 2$ 





図7. フライバック・コンバータの不連続モード動作の波形

「絶対最大定格」の表によると、SW電圧の絶対最大定格値は40Vです。したがって、(連続動作および非連続動作ともに)最大1次/2次巻数比は次のようになります。

$$\frac{N_P}{N_S} \le \frac{40V - V_{IN(MAX)}}{k \cdot V_{OUT}}$$

前の式に従って、スイッチのデューティサイクルや巻数比は特定のアプリケーションに合わせて比較的自由に選択することができます。デューティサイクルと巻数比の選択には、多数の変数が関係するため、いくらか反復作業を要します。出発点としてデューティサイクルまたは巻数比のどちらかを選択することができます。スイッチのデューティサイクルまたは巻数比の選択の際は、コンバータの性能を最適化するために以下のトレードオフを検討します。デューティサイクルが高いほど、以下の点でフライバック・コンバータに影響を与えます。

- MOSFETのRMS電流 I<sub>SW(RMS)</sub>が減少しますが、MOSFETのV<sub>SW</sub>ピーク電圧は上がります。
- ダイオードのピーク逆電圧が下がりますが、ダイオードの RMS 電流  $I_{D(RMS)}$  が増えます。

• トランスの巻数比(N<sub>P</sub>/N<sub>S</sub>)が大きくなります。

20%~80%のデューティサイクルを選択することを推奨します。

# フライバック・コンバータ:最大出力電流能力とトランスの設計

連続導通モード(CCM)に対する最大出力電流能力とトランスの設計は、以下の要領で選択します。

デューティサイクルが最大 $(D_{MAX})$ になるのは、コンバータの $V_{IN}$ が最小のときです。

$$D_{MAX} = \frac{V_{OUT} \bullet \left(\frac{N_P}{N_S}\right)}{V_{OUT} \bullet \left(\frac{N_P}{N_S}\right) + V_{IN(MIN)}}$$

LT3957A は内部パワースイッチの電流が制限されているので、最大出力電流 ( $I_{O(MAX)}$ )が最大出力電流能力よりも小さく、なおかつ十分なマージン (10% 以上を推奨)を取れるフライバック・コンバータに使用します。

$$I_{O(MAX)} < \frac{V_{IN(MIN)}}{V_{OUT}} \bullet D_{MAX} \bullet (5A - 0.5 \bullet \Delta I_{SW})$$

トランスのリップル電流 ΔIswは、トランスの設計/選択とコンバータの出力電流能力に直接影響を与えます。ΔIswの値を小さくすると出力電流能力は向上しますが、大きな1次インダクタンスと2次インダクタンスが必要になって電流ループの利得が減少します(コンバータは電圧モードに近づきます)ΔIswの値を大きくすれば1次インダクタンスと2次インダクタンスを小さくすることができますが、入力電流リップルが大きくなってコア損失も大きくなり、出力電流能力が低下します。

動作入力電圧範囲が与えられ、動作周波数と1次巻線のリップル電流を選択すれば、次式を使って1次巻線のインダクタンスを計算することができます。

$$L = \frac{V_{IN(MIN)}}{\Delta I_{SW} \bullet f} \bullet D_{MAX}$$

LINEAD

1次巻線のピーク電流はスイッチの電流制限値(標準5.9A)です。1次および2次の最大RMS電流は次のとおりです。

$$\begin{split} I_{LP(RMS)} &\approx \frac{P_{OUT(MAX)}}{D_{MAX} \bullet V_{IN(MIN)} \bullet \eta} \\ I_{LS(RMS)} &\approx \frac{I_{OUT(MAX)}}{1 - D_{MAX}} \end{split}$$

ここで、ηはコンバータの効率です。

前出の式に基づいて、飽和電流定格とRMS電流定格が十分なトランスを設計/選択する必要があります。

### フライバック・コンバータ:スナバの設計

トランスの漏れインダクタンス(1次側または2次側のいずれでも)により、MOSFETがオフした後に電圧スパイクが生じます。これは負荷電流が大きくなるほど顕著になります。 蓄積された大きなエネルギーが消費されなければならないからです。場合によっては、MOSFETのドレイン・ノードでの過電圧によるブレークダウンを防ぐため、スナバ回路が必要です。スナバ回路にはさまざまな種類(RCスナバ、RCDスナバ、ツェナー・クランプなど)があります。スナバの設計に関しては、「アプリケーション・ノート19」を参照してください。RCスナバ回路をSWとGNDの間に接続して、SWピンに生じるリンギングを減衰させることができます。スナバ抵抗は寄生共振のインピーダンスに近い値にします。スナバ・コンデンサは回路の寄生容量よりは大きい容量にしますが、スナバ抵抗による電力損失を小さく抑えられる程度の大きさにします。

SWピンの過電圧を防ぐのにRCスナバでは不十分な場合、RCDスナバを使用してSWピンのピーク電圧を制限することができます。これを図6に示します。

スナバ抵抗の値(R<sub>SN</sub>)は次式を使って計算することができます。

$$R_{SN} = 2 \bullet \frac{V_{SN}^2 - V_{SN} \bullet V_{OUT} \bullet \frac{N_P}{N_S}}{I_{SW(PEAK)}^2 \bullet L_{LK} \bullet f}$$

LLKは1次巻線の漏れインダクタンスで、通常トランスの特性で規定されています。LLKは2次巻線が短絡された状態で1次インダクタンスを測定することにより得られます。スナバ・コンデンサの値(CSN)は次式を使って決めることができます。

$$C_{CN} = \frac{V_{SN}}{\Delta V_{SN} \cdot R_{SN} \cdot f}$$

ここで $\Delta V_{SN}$ は $C_{SN}$ 両端の電圧リップルで、 $\Delta V_{SN}$ の妥当な値は $V_{SN}$ の $5\% \sim 10\%$ です。 $D_{SN}$ の逆電圧定格は $V_{SN}$ と $V_{IN(MAX)}$ の和より高くします。SWの電圧が40Vを超えないようにするために、 $\gamma$ ェナー・クランプをSWとGNDの間に接続することもできます。

### フライバック・コンバータ: 出力ダイオードの選択

フライバック・コンバータの出力ダイオードは、大きなRMS電流とピーク逆電圧のストレスに曝されます。順方向の電圧降下が小さく、逆方向の漏れ電流が少ない高速スイッチング・ダイオードが最適です。出力電圧が100Vより低ければ、ショットキ・ダイオードを推奨します。

次式を使って、必要なピーク繰り返し逆電圧定格 V<sub>RRM</sub>を近似します。

$$V_{RRM} > \frac{N_S}{N_D} \cdot V_{IN(MAX)} + V_{OUT}$$

ダイオードの電力損失は次のとおりです。

$$P_D = I_{O(MAX)} \cdot V_D$$

ダイオードの接合部温度は次のとおりです。

$$T_J = T_A + P_D \cdot R_{\theta JA}$$

この式で使われる $R_{\theta JA}$ にはデバイスの $R_{\theta JC}$ および基板から 筐体内の周囲温度までの熱抵抗が通常含まれます。 $T_J$ がダイオードの最大接合部温度定格を超えてはいけません。

### フライバック・コンバータ:出力コンデンサの選択

フライバック・コンバータの出力コンデンサの動作条件は、昇圧コンバータの場合と同様です。CourとESRCourの計算に関しては、「昇圧コンバータ:出力コンデンサの選択」のセクションを参照してください。



連続動作時の出力コンデンサのRMSリップル電流定格は、 次式を使って決めることができます。

$$I_{RMS(COUT),CONTINUOUS} \approx I_{O(MAX)} \cdot \sqrt{\frac{D_{MAX}}{1 - D_{MAX}}}$$

# フライバック・コンバータ:入力コンデンサの選択

フライバック・コンバータの入力コンデンサは、不連続1次電流による大きなRMS電流に曝されます。大きなトランジェント電圧を防止するには、最大RMS電流に対応できるサイズの低ESR入力コンデンサを使用します。連続動作時の入力コンデンサのRMSリップル電流定格は、次式を使って決めることができます。

$$I_{RMS(CIN),CONTINUOUS} \approx \frac{P_{OUT(MAX)}}{V_{IN(MIN)} \bullet \eta} \bullet \sqrt{\frac{1 - D_{MAX}}{D_{MAX}}}$$

# SEPIC コンバータのアプリケーション

図1に示されているように、LT3957AはSEPIC(シングルエンド・プライマリ・インダクタンス・コンバータ)に構成可能です。このトポロジーでは、必要な出力電圧に比べて、入力電圧を高く、等しく、または低くすることができます。デューティサイクルの関数としての変換比は、

$$\frac{V_{OUT} + V_D}{V_{IN}} = \frac{D}{1 - D}$$

連続導通モード(CCM)では次のとおりです。

SEPICコンバータでは、入力と出力の間にDC経路は存在しません。これは、回路がシャットダウン状態のとき入力ソースから出力を切断する必要のあるアプリケーションでは、昇圧コンバータより有利です。

フライバック・コンバータに比べて、SEPICコンバータには、パワー MOSFET と出力ダイオードの両方の電圧がコンデンサ (C<sub>IN</sub>、C<sub>DC</sub>および C<sub>OUT</sub>)によってクランプされるので、パワー MOSFETと出力ダイオード両端の電圧リンギングが小さくなる という利点があります。SEPICコンバータに必要な入力コンデンサはフライバック・コンバータの入力コンデンサよりはるかに小さくてすみます。これは、SEPICコンバータでは、(入力に直列に接続された)インダクタL1を流れる電流が連続しているためです。

### SEPICコンバータ:スイッチのデューティサイクルと周波数

CCMで動作しているSEPICコンバータの場合、メイン・スイッチのデューティサイクルは、出力電圧  $(V_{OUT})$ 、入力電圧  $(V_{IN})$  およびダイオードの順方向電圧  $(V_{D})$  に基づいて計算することができます。

デューティサイクルが最大 $(D_{MAX})$ になるのは、コンバータの入力電圧が最小のときです。

$$D_{MAX} = \frac{V_{OUT} + V_{D}}{V_{IN(MIN)} + V_{OUT} + V_{D}}$$

### SEPICコンバータ:最大出力電流能力とインダクタの選択

図1に示されているように、SEPICコンバータには2個のインダクタL1とL2があります。L1とL2は別個のものでもかまいませんが、スイッチング・サイクルを通してL1とL2には同じ電圧が加わるので同じコアに巻くこともできます。

SEPICトポロジーでは、L1を流れる電流はコンバータの入力電流です。出力電力は理想的には入力電力に等しいという事実に基づいて、L1とL2の最大平均インダクタ電流は以下のようになります。

$$I_{L1(MAX)} = I_{IN(MAX)} = I_{O(MAX)} \cdot \frac{D_{MAX}}{1 - D_{MAX}}$$

$$I_{L2(MAX)} = I_{O(MAX)}$$

LT3957Aは内部パワースイッチの電流が制限されているので、最大出力電流(I<sub>O(MAX)</sub>)が最大出力電流能力よりも小さく、なおかつ十分なマージン(10%以上を推奨)を取れる SEPICコンバータに使用します。

$$I_{O(MAX)} < (1 - D_{MAX}) \cdot (5A - 0.5 \cdot \Delta I_{SW})$$

インダクタ・リップル電流 ΔI<sub>L1</sub> と ΔI<sub>L2</sub> は等しくなります。

$$\Delta I_{L1} = \Delta I_{L2} = 0.5 \bullet \Delta I_{SW}$$

インダクタ・リップル電流  $\Delta I_{SW}$  はインダクタの値の選択とコンバータの最大出力電流能力に直接影響を与えます。小さな値の  $\Delta I_{SW}$  を選択すると、大きなインダクタンスが必要になり、電流ループの利得が減少します(コンバータは電圧モードに近づきます)。  $\Delta I_{SW}$  の値を大きくすればインダクタンスを小さくす

LINEAR

ることができますが、入力電流リップルが大きくなってコア損 失も大きくなり、出力電流能力が低下します。

動作入力電圧範囲が与えられ、動作周波数とインダクタのリップル電流を選択すれば、次式を使ってSEPICコンバータのインダクタの値(L1とL2は独立)を決めることができます。

$$L1 = L2 = \frac{V_{\text{IN(MIN)}}}{0.5 \bullet \Delta I_{\text{SW}} \bullet f} \bullet D_{\text{MAX}}$$

ほとんどのSEPICアプリケーションでは、等しいインダクタの 値は1µH~100µHの範囲に収まります。

L1 = L2とし、それらを同じコアに巻くと、相互インダクタンスにより、前の式のインダクタンスの値は2Lで置き換えられます。

$$L = \frac{V_{IN(MIN)}}{\Delta I_{SW} \bullet f} \bullet D_{MAX}$$

これにより、インダクタのリップル電流と蓄積エネルギーは同じ値に保たれます。ピーク・インダクタ電流は次のようになります。

$$I_{L1(PEAK)} = I_{L1(MAX)} + 0.5 \cdot \Delta I_{L1}$$

 $I_{L2(PEAK)} = I_{L2(MAX)} + 0.5 \cdot \Delta I_{L2}$ 

最大RMSインダクタ電流は最大平均インダクタ電流にほぼ等しくなります。

前出の式に基づいて、飽和電流定格とRMS電流定格が十分なインダクタを選択します。

### SEPICコンバータ:出力ダイオードの選択

効率を最大にするには、順方向の電圧降下が小さく、逆方向 の漏れ電流が少ない高速スイッチング・ダイオードが最適です。 通常動作での平均順方向電流は出力電流に等しくなります。

ピーク繰り返し逆電圧定格 $V_{RRM}$ が $V_{OUT} + V_{IN(MAX)}$ より安全マージン分だけ高いものを推奨します(10Vの安全マージンで通常十分です)。

ダイオードの電力損失は次のとおりです。

$$P_D = I_{O(MAX)} \cdot V_D$$

ここで、 $V_D$ はダイオードの順方向電圧降下で、ダイオードの接合部温度は次のとおりです。

$$T_J = T_A + P_D \cdot R_{\theta JA}$$

この式で使われる $R_{\theta JA}$ には、デバイスの $R_{\theta JC}$ および基板から 筐体内の周囲温度までの熱抵抗が通常含まれます。 $T_J$ がダイオードの最大接合部温度定格を超えてはいけません。

### SEPICコンバータ:出力コンデンサと入力コンデンサの選択

SEPICコンバータの出力コンデンサと入力コンデンサの選択は、昇圧コンバータの場合と同様です。「昇圧コンバータ:出力コンデンサの選択」と「昇圧コンバータ:入力コンデンサの選択」のセクションを参照してください。

### SEPIC コンバータ: DC カップリング・コンデンサの選択

DCカップリング・コンデンサ(図1に示されているCDC)は、DC電圧定格が最大入力電圧より大きいものにします。

 $V_{CDC} > V_{IN(MAX)}$ 

 $C_{DC}$ の電流は方形に近い波形をしています。スイッチのオフ時間の間 $C_{DC}$ を流れる電流は $I_{IN}$ ですが、オン時間の間は約 $I_{IO}$ の電流が流れます。カップリング・コンデンサの $I_{IO}$ の電流が流れます。

$$I_{RMS(CDC)} > I_{O(MAX)} \bullet \sqrt{\frac{V_{OUT} + V_{D}}{V_{IN(MIN)}}}$$

CDCには、ESRとESLの小さなX5RまたはX7Rのセラミック・ コンデンサが適しています。

### 反転コンバータのアプリケーション

図8に示されているように、LT3957Aはデュアル・インダクタ反転トポロジーとして構成可能です。VourとVINの比は、

$$\frac{V_{OUT} - V_D}{V_{IN}} = -\frac{D}{1 - D}$$

連続導通モード(CCM)では次のようになります。





図8. 簡略化した反転コンバータ

# 反転コンバータ:スイッチのデューティサイクルと周波数

CCMで動作している反転コンバータの場合、メイン・スイッチのデューティサイクルは負の出力電圧(V<sub>OUT</sub>)および入力電圧(V<sub>IN</sub>)に基づいて計算することができます。

デューティサイクルが最大(D<sub>MAX</sub>)になるのは、コンバータの 入力電圧が最小のときです。

$$D_{MAX} = \frac{V_{OUT} - V_{D}}{V_{OUT} - V_{D} - V_{IN(MIN)}}$$

### 反転コンバータ:出力ダイオードと入力コンデンサの選択

反転コンバータのインダクタ、出力ダイオードおよび入力コン デンサの選択は、SEPICコンバータの場合と同様です。対応 するSEPICコンバータのセクションを参照してください。

### 反転コンバータ:出力コンデンサの選択

同程度の出力リップルにするには、反転コンバータには、昇圧、フライバック、SEPICコンバータの出力コンデンサよりはるかに小さな出力コンデンサが必要です。これは、反転コンバータでは、インダクタL2が出力に直列であり、出力コンデンサを流れるリップル電流が連続であるためです。出力リップル電圧は、出力コンデンサのESRとバルク容量を流れるL2のリップル電流によって生じます。

$$\Delta V_{OUT(P-P)} = \Delta I_{L2} \bullet \left( ESR_{COUT} + \frac{1}{8 \cdot f \cdot C_{OUT}} \right)$$

最大出力リップルを定めた後、上の式に従って出力コンデン サを選択することができます。 X5RまたはX7Rの高品質誘電体のセラミック・コンデンサを使うことによって、ESRを最小にすることができます。多くのアプリケーションでは、セラミック・コンデンサで十分に出力電圧リップルを制限できます。

出力コンデンサのRMSリップル電流定格は次の値より大きくする必要があります。

 $I_{RMS(COUT)} > 0.3 \cdot \Delta I_{L2}$ 

### 反転コンバータ:DCカップリング・コンデンサの選択

DCカップリング・コンデンサ(図8に示されているC<sub>DC</sub>)のDC電圧定格は、最大入力電圧から出力電圧(負電圧)を差し引いた値より大きくする必要があります。

VCDC > VIN(MAX) - VOUT

 $C_{DC}$ の電流は方形に近い波形をしています。スイッチのオフ時間の間 $C_{DC}$ を流れる電流は $I_{IN}$ ですが、オン時間の間は約 $I_{IO}$ の電流が流れます。カップリング・コンデンサの $I_{IO}$ の電流が流れます。

$$I_{RMS(CDC)} > I_{O(MAX)} \cdot \sqrt{\frac{D_{MAX}}{1 - D_{MAX}}}$$

C<sub>DC</sub>には、ESR とESL の小さい X5R または X7R のセラミック・コンデンサが適しています。

### 基板のレイアウト

LT3957Aは高電力かつ高速で動作するので、基板のレイアウトと部品の配置には細心の注意が必要です。入力電圧とスイッチング周波数が高く、内部パワースイッチの電流が大きい場合は、LT3957Aの内部電力損失に十分に注意を払い、接合部温度が125°Cを超えないようにする必要があります。周囲温度が高い状態でデバイスを使用する場合、このことは特に重要です。パッケージ底面の露出パッドはデバイスのSGND端子とSW端子であり、それぞれSGNDグランド・プレーンとSWプレーンに半田付けする必要があります。プリント回路基板のビアを多数使って、できるだけ面積の大きな銅プレーンにデバイスの熱を逃がすことを推奨します。

輻射や高周波共振の問題を防ぐには、デバイスに接続する部品、特にdi/dtの高い電力経路を適切にレイアウトすることが不可欠です。以下に示す各種トポロジーの高di/dtループをできるだけ狭くして、誘導性リンギングを減らします。

LINEAD

- 昇圧構成の高di/dtループには、出力コンデンサ、内部パワーMOSFETおよびショットキ・ダイオードが含まれます。
- フライバック構成の高di/dtの1次ループには、入力コンデンサ、1次巻線および内部パワーMOSFETが含まれます。 高di/dtの2次ループには、出力コンデンサ、2次巻線および出力ダイオードが含まれます。
- SEPIC構成の高di/dtループには、内部パワーMOSFET、 出力コンデンサ、ショットキ・ダイオードおよびカップリング・ コンデンサが含まれます。
- 反転構成の高di/dtループには、内部パワーMOSFET、ショットキ・ダイオードおよびカップリング・コンデンサが含まれます。

SW-GND間の電圧をデバイスの端子間で直接測定することによって、内部パワーMOSFETに加わるストレスをチェックします。誘導性リンギングが内部パワーMOSFETの最大定格 (40V)を超えないようにしてください。

小信号部品は高周波数のスイッチング・ノードから離して配置します。最適な負荷レギュレーションと真のリモート検出のために、出力電圧を検出する抵抗分割器の上端は出力コンデンサの上端に単独で接続し(ケルビン(4線)接続)、どの高dV/dtトレースからも離しておきます。高インピーダンスのFBXノードを短くするため、分割器の抵抗はLT3957Aの近くに配置します。

「標準的応用例」のセクションの4.5V~16V入力、24V出力の昇圧コンバータの推奨レイアウトを図9に示します。



- SGND グランド・プレーンへのビア
- **○** SW プレーンへのビア

図9. 4.5V~16V入力、24V出力の昇圧コンバータの推奨レイアウト(「標準的応用例」のセクションを参照)



# 推奨部品のメーカー

参考として推奨部品のメーカーを数社表2に示します。

表2. 推奨部品のメーカ

| メーカ                     | 品暗                      | WEBアドレス                      |  |
|-------------------------|-------------------------|------------------------------|--|
| AVX                     | Capacitors              | avx.com                      |  |
| BH Electronics          | Inductors, Transformers | bhelectronics.com            |  |
| Coilcraft               | Inductors               | coilcraft.com                |  |
| Cooper Bussmann         | Inductors               | bussmann.com                 |  |
| Diodes, Inc             | Diodes                  | diodes.com                   |  |
| General Semiconductor   | Diodes                  | generalsemiconductor.<br>com |  |
| International Rectifier | Diodes                  | irf.com                      |  |
| Kemet                   | Tantalum Capacitors     | kemet.com                    |  |
| Magnetics Inc           | Toroid Cores            | mag-inc.com                  |  |
| Microsemi               | Diodes                  | microsemi.com                |  |
| Murata-Erie             | Inductors, Capacitors   | murata.co.jp                 |  |
| Nichicon                | Capacitors              | nichicon.com                 |  |
| On Semiconductor        | Diodes                  | onsemi.com                   |  |
| Panasonic               | Capacitors              | panasonic.com                |  |
| Pulse                   | Inductors               | pulseeng.com                 |  |
| Sanyo                   | Capacitors              | sanyo.co.jp                  |  |
| Sumida                  | Inductors               | sumida.com                   |  |
| Taiyo Yuden             | Capacitors              | t-yuden.com                  |  |
| TDK                     | Capacitors, Inductors   | component.tdk.com            |  |
| Thermalloy              | Heat Sinks              | aavidthermalloy.com          |  |
| Tokin                   | Capacitors              | nec-tokinamerica.com         |  |
| Toko                    | Inductors               | tokoam.com                   |  |
| United Chemi-Con        | Capacitors              | chemi-com.com                |  |
| Vishay                  | Inductors               | vishay.com                   |  |
| Würth Elektronik        | Inductors               | we-online.com                |  |
| Vishay/Sprague          | Capacitors vishay.com   |                              |  |
| Zetex                   | Small-Signal Discretes  | zetex.com                    |  |

# 4.5V~16V入力、24V出力の昇圧コンバータ



C<sub>IN</sub>: MURATA GRM31ER61H106KA12 C<sub>OUT</sub>: TAIYO YUDEN UMK325BJ106MM D1: VISHAY SILICONIX 10BQ040 L1: VISHAY SILICONIX IHLP-5050CE-1

### 効率と出力電流



### 5V~16V入力、12V出力のSEPICコンバータ



C<sub>IN</sub>, C<sub>DC</sub>: MURATA GRM21BR61E475KA12L C<sub>OUT</sub>: MURATA GRM32ER61C226KE20 D1: VISHAY SILICONIX 30BQ040 L1A, L1B: COILTRONICS DRQ127-100

効率と出力電流



負荷ステップ波形



起動波形



出力短絡時の 周波数フォールドバック波形





### 5V~16V入力、-12V出力の反転コンバータ



C<sub>IN</sub>: MURATA GRM21BR61E475KA12L C<sub>DC</sub>: TAIYO YUDEN UMK316BJ475KL C<sub>OUT</sub>: MURATA GRM32ER61C226KE20 D1: VISHAY SILICONIX 30BQ040 L1A, L1B: COILTRONICS DRQ127-100

効率と出力電流



負荷ステップ波形



起動波形



出力短絡時の 周波数フォールドバック波形





# パッケージ

最新のパッケージ図面については、http://www.linear-tech.co.jp/designtools/packaging/ を参照してください。

# UHEパッケージ バリエーション: UHE36(28) MA 36(28) ピン・プラスチック QFN (5mm×6mm)

(Reference LTC DWG # 05-08-1836 Rev D)



推奨する半田パッドのピッチと寸法 半田付けされない領域には半田マスクを使用する



- NOTE:
- 1. 図は JEDEC パッケージ外形とは異なる
- 2. 図は実寸とは異なる 3. すべての寸法はミリメートル
- 4. パッケージ底面の露出パッドの寸法にはモールドのバリを含まない モールドのバリは(もしあれば)各サイドで 0.20mm を超えないこと
- 5. 露出パッドは半田メッキとする
- 6. 灰色の部分はパッケージの上面と底面のピン1の位置の参考に過ぎない

# 改訂履歴

| REV | 日付    | 概要                                         | ページ番号 |
|-----|-------|--------------------------------------------|-------|
| А   | 10/12 | V <sub>C</sub> Low Side Clamp Voltageの行を追加 | 3     |

### 4V~6V入力、180V出力のフライバック・コンバータ



T1: TDK DCT15EFD-U44S003

C<sub>IN</sub>: GRM31CR60J107ME39L C<sub>OUT</sub>: GRM43QR72J683KW01L D1: VISHAY SILICONIX GSD2004S DUAL DIODE CONNECTED IN SERIES

D2: DIODES MMSZ5258B

# 関連製品

| 製品番号   | 説明                                                   | 注釈                                                                                                                             |
|--------|------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------|
| LT3957 | 昇圧、フライバック、SEPICおよび反転コンバータ、<br>5A/40Vスイッチ付き           | $3V \le V_{IN} \le 40V$ 、電流モード制御、 $100kHz \sim 1MHz$ のプログラム可能な動作周波数、 $5mm \times 6mm$ QFN- $36$ パッケージ                          |
| LT3958 | 高入力電圧の昇圧、フライバック、SEPIC および反<br>転コンバータ、3.5A/80V スイッチ付き | $5V \le V_{IN} \le 80V$ 、電流モード制御、 $100kHz \sim 1MHz$ のプログラム可能な動作周波数、 $5mm \times 6mm$ QFN- $36$ パッケージ                          |
| LT3757 | 昇圧、フライバック、SEPICおよび反転コントローラ                           | 2.9V ≤ V <sub>IN</sub> ≤ 40V、電流モード制御、100kHz ~ 1MHz のプログラム可能な動作周波数、3mm×3mm DFN-10および MSOP-10E パッケージ                             |
| LT3758 | 昇圧、フライバック、SEPICおよび反転コントローラ                           | 5.5V ≤ V <sub>IN</sub> ≤ 100V、電流モード制御、100kHz ~ 1MHzのプログラム可能な動作周波数、3mm×3mm DFN-10およびMSOP-10Eパッケージ                               |
| LT3759 | 昇圧、SEPICおよび反転コントローラ                                  | $1.6{ m V} \le { m V_{IN}} \le 42{ m V}$ 、電流モード制御、 $100{ m kHz} \sim 1{ m MHz}$ のプログラム可能な動作周波数、 ${ m MSOP}$ - $12{ m E}$ パッケージ |

LT 1012 REV A • PRINTED IN JAPAN © LINEAR TECHNOLOGY CORPORATION 2012