

## 同相電圧範囲が30Vp-pのバッファ付きオクタル18ビット、200ksps/チャネル、±10.24V差動入力A/Dコンバータ

### 特長

- バッファ付き8チャネルの同時サンプリング
- 各チャネルのスループット: 200ksps
- 最大入力漏れ電流: 500pA/12nA (85°C/125°C)
- INL(最大): ±3.5LSB (±10.24Vレンジ)
- 欠落コードのない18ビット分解能を保証
- 入力同相電圧範囲の広い差動入力
- チャネル当たりのSoftSpan入力電圧範囲:
  - ±10.24V、0V～10.24V、±5.12V、0V～5.12V
  - ±12.5V、0V～12.5V、±6.25V、0V～6.25V
- 1回の変換でのSNR: 96.4dB(標準)
- THD: -111dB(標準, f<sub>IN</sub> = 2kHz)
- CMRR: 128dB(標準, f<sub>IN</sub> = 200Hz)
- レール・トゥ・レールの入力オーバードライブ許容範囲
- 内蔵リファレンスおよびバッファ (4.096V)
- SPI CMOS (1.8V～5V) および LVDSシリアルI/O
- 内部変換クロック、サイクル待ち時間なし
- 電力損失: 219mW (27mW/チャネル、標準)
- 48ピン(7mm×7mm)LQFPパッケージ

### アプリケーション

- プログラム可能なロジック・コントローラ
- 産業用プロセス制御
- 電力線のモニタリング
- テストおよび測定

### 説明

LTC<sup>®</sup>2358-18は、同相電圧範囲が広く、漏れ電流がpAレベルでバッファ付きの差動入力を備えた18ビット低ノイズ8チャネル同時サンプリング逐次比較レジスタ(SAR)A/Dコンバータです。5Vの低電圧電源、柔軟な高電圧電源で動作し、内部リファレンスおよびバッファを使用するので、このSoftSpan<sup>TM</sup>A/Dコンバータを変換ごとに個別に設定して、±10.24V、0V～10.24V、±5.12V、または0V～5.12Vの信号を入力することができます。また、チャネルを個別にディスエーブルして他のチャネルのスループットを高めることもできます。

LTC2358-18は、漏れ電流がpAレベルの入力アナログ・バッファを内蔵しており、入力同相電圧範囲が広く、CMRRが128dBなので、使用する基板スペースおよび消費電力を最小限に抑えつつ、さまざまな信号を直接デジタル化することができます。このような入力信号の柔軟性と±3.5LSBのINL、欠落コードのない18ビットの分解能、96.4dBのSNRを有するLTC2358-18は、広いダイナミック・レンジが要求されるさまざまな高電圧用途に最適です。

LTC2358-18には、ピンで選択可能なSPI CMOS (1.8V～5V)とLVDSのシリアル・インターフェースが用意されています。CMOSモード時は使用する出力データ・レーン数を1～8個の間で調整できるため、バス幅とデータ・スループットを最適化できます。

**LT**、LT、LTC、LTM、Linear Technology、およびLinearのロゴは、アナログ・デバイセズ社の登録商標です。SoftSpanはアナログ・デバイセズ社の商標です。その他全ての商標の所有権は、それぞれの所有者に帰属します。7705765、7961132、8319673、9197235をはじめとする米国特許によって保護されています。

### 標準的応用例



積分非直線性と出力コード  
およびチャネル



235818f

## 絶対最大定格

(Notes 1, 2)

|                                    |                                           |
|------------------------------------|-------------------------------------------|
| 電源電圧 ( $V_{CC}$ ) .....            | -0.3V ~ ( $V_{EE} + 40V$ )                |
| 電源電圧 ( $V_{EE}$ ) .....            | -17.4V ~ 0.3V                             |
| 電源電圧差 ( $V_{CC} - V_{EE}$ ) .....  | 40V                                       |
| 電源電圧 ( $V_{DD}$ ) .....            | 6V                                        |
| 電源電圧 ( $0V_{DD}$ ) .....           | 6V                                        |
| 内部安定化電源のバイパス ( $V_{DDLYP}$ ) ..... | (Note 3)                                  |
| アナログ入力電圧                           |                                           |
| $IN0^+ \sim IN7^+$ 、               |                                           |
| $IN0^- \sim IN7^-$ (Note 4) .....  | ( $V_{EE} - 0.3V$ ) ~ ( $V_{CC} + 0.3V$ ) |
| REFIN .....                        | -0.3V ~ 2.8V                              |
| REFBUF、CNV (Note 5) .....          | -0.3V ~ ( $V_{DD} + 0.3V$ )               |
| デジタル入力電圧 (Note 5) .....            | (-0.3V) ~ ( $0V_{DD} + 0.3V$ )            |
| デジタル出力電圧 (Note 5) .....            | -0.3V ~ ( $0V_{DD} + 0.3V$ )              |
| 電力損失 .....                         | 500mW                                     |
| 動作温度範囲                             |                                           |
| LTC2358C .....                     | 0°C ~ 70°C                                |
| LTC2358I .....                     | -40°C ~ 85°C                              |
| LTC2358H .....                     | -40°C ~ 125°C                             |
| 保存温度範囲 .....                       | -65°C ~ 150°C                             |

## ピン配置



発注情報 <http://www.linear-tech.co.jp/product/LTC2358-18#orderinfo>

| トレイ               | 製品マーキング*     | パッケージ                          | 温度範囲           |
|-------------------|--------------|--------------------------------|----------------|
| LTC2358CLX-18#PBF | LTC2358LX-18 | 48-Lead (7mm×7mm) Plastic LQFP | 0°C to 70°C    |
| LTC2358ILX-18#PBF | LTC2358LX-18 | 48-Lead (7mm×7mm) Plastic LQFP | -40°C to 85°C  |
| LTC2358HLX-18#PBF | LTC2358LX-18 | 48-Lead (7mm×7mm) Plastic LQFP | -40°C to 125°C |

より広い動作温度範囲で規定されるデバイスについては、弊社へお問い合わせください。\* 温度グレードは出荷時のコンテナのラベルで識別されます。

鉛フリー仕様の製品マーキングの詳細については、<http://www.linear-tech.co.jp/leadfree/>をご覧ください。

## 電気的特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 6)

| SYMBOL              | PARAMETER                                   | CONDITIONS                                                                                                                                                                                                                                                                                                                                                                                                                             | MIN                                  | TYP                                                                                                                                   | MAX                                                                                                                                                                                                     | UNITS                                |
|---------------------|---------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|
| $V_{IN+}$           | Absolute Input Range ( $IN0^+$ to $IN7^+$ ) | (Note 7)                                                                                                                                                                                                                                                                                                                                                                                                                               | ●                                    | $V_{EE} + 4$                                                                                                                          | $V_{CC} - 4$                                                                                                                                                                                            | V                                    |
| $V_{IN-}$           | Absolute Input Range ( $IN0^-$ to $IN7^-$ ) | (Note 7)                                                                                                                                                                                                                                                                                                                                                                                                                               | ●                                    | $V_{EE} + 4$                                                                                                                          | $V_{CC} - 4$                                                                                                                                                                                            | V                                    |
| $V_{IN+} - V_{IN-}$ | Input Differential Voltage Range            | SoftSpan 7: $\pm 2.5 \cdot V_{REFBUF}$ Range (Note 7)<br>SoftSpan 6: $\pm 2.5 \cdot V_{REFBUF}/1.024$ Range (Note 7)<br>SoftSpan 5: 0V to $2.5 \cdot V_{REFBUF}$ Range (Note 7)<br>SoftSpan 4: 0V to $2.5 \cdot V_{REFBUF}/1.024$ Range (Note 7)<br>SoftSpan 3: $\pm 1.25 \cdot V_{REFBUF}$ Range (Note 7)<br>SoftSpan 2: $\pm 1.25 \cdot V_{REFBUF}/1.024$ Range (Note 7)<br>SoftSpan 1: 0V to $1.25 \cdot V_{REFBUF}$ Range (Note 7) | ●<br>●<br>●<br>●<br>●<br>●<br>●<br>● | $-2.5 \cdot V_{REFBUF}$<br>$-2.5 \cdot V_{REFBUF}/1.024$<br>0<br>0<br>$-1.25 \cdot V_{REFBUF}$<br>$-1.25 \cdot V_{REFBUF}/1.024$<br>0 | $2.5 \cdot V_{REFBUF}$<br>$2.5 \cdot V_{REFBUF}/1.024$<br>$2.5 \cdot V_{REFBUF}$<br>$2.5 \cdot V_{REFBUF}/1.024$<br>$1.25 \cdot V_{REFBUF}$<br>$1.25 \cdot V_{REFBUF}/1.024$<br>$1.25 \cdot V_{REFBUF}$ | V<br>V<br>V<br>V<br>V<br>V<br>V<br>V |
| $V_{CM}$            | Input Common Mode Voltage Range             | (Note 7)                                                                                                                                                                                                                                                                                                                                                                                                                               | ●                                    | $V_{EE} + 4$                                                                                                                          | $V_{CC} - 4$                                                                                                                                                                                            | V                                    |
| $V_{IN+} - V_{IN-}$ | Input Differential Overdrive Tolerance      | (Note 8)                                                                                                                                                                                                                                                                                                                                                                                                                               | ●                                    | $-(V_{CC} - V_{EE})$                                                                                                                  | $(V_{CC} - V_{EE})$                                                                                                                                                                                     | V                                    |
| $I_{OVERDRIVE}$     | Input Overdrive Current Tolerance           | $V_{IN+} > V_{CC}$ , $V_{IN-} > V_{CC}$ (Note 8)<br>$V_{IN+} < V_{EE}$ , $V_{IN-} < V_{EE}$ (Note 8)                                                                                                                                                                                                                                                                                                                                   | ●<br>●                               | 0                                                                                                                                     | 10                                                                                                                                                                                                      | mA<br>mA                             |
| $I_{IN}$            | Analog Input Leakage Current                | C-Grade and I-Grade<br>H-Grade                                                                                                                                                                                                                                                                                                                                                                                                         | ●<br>●                               | 5                                                                                                                                     | 500<br>12                                                                                                                                                                                               | pA<br>pA<br>nA                       |
| $R_{IN}$            | Analog Input Resistance                     | For Each Pin                                                                                                                                                                                                                                                                                                                                                                                                                           |                                      |                                                                                                                                       | >1000                                                                                                                                                                                                   | $\text{G}\Omega$                     |
| $C_{IN}$            | Analog Input Capacitance                    |                                                                                                                                                                                                                                                                                                                                                                                                                                        |                                      |                                                                                                                                       | 3                                                                                                                                                                                                       | pF                                   |
| CMRR                | Input Common Mode Rejection Ratio           | $V_{IN+} = V_{IN-} = 18\text{V}_{\text{P-P}}$ 200Hz Sine                                                                                                                                                                                                                                                                                                                                                                               | ●                                    | 100                                                                                                                                   | 128                                                                                                                                                                                                     | dB                                   |
| $V_{IHCV}$          | CNV High Level Input Voltage                |                                                                                                                                                                                                                                                                                                                                                                                                                                        | ●                                    | 1.3                                                                                                                                   |                                                                                                                                                                                                         | V                                    |
| $V_{ILCV}$          | CNV Low Level Input Voltage                 |                                                                                                                                                                                                                                                                                                                                                                                                                                        | ●                                    |                                                                                                                                       | 0.5                                                                                                                                                                                                     | V                                    |
| $I_{INCV}$          | CNV Input Current                           | $V_{IN} = 0\text{V}$ to $V_{DD}$                                                                                                                                                                                                                                                                                                                                                                                                       | ●                                    | -10                                                                                                                                   | 10                                                                                                                                                                                                      | $\mu\text{A}$                        |

## コンバータの特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL | PARAMETER                    | CONDITIONS                                                                                                                                                                                                                                                                                         | MIN              | TYP                      | MAX                                              | UNITS                                |                          |
|--------|------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|--------------------------|--------------------------------------------------|--------------------------------------|--------------------------|
|        | Resolution                   |                                                                                                                                                                                                                                                                                                    | ●                | 18                       |                                                  | Bits                                 |                          |
|        | No Missing Codes             |                                                                                                                                                                                                                                                                                                    | ●                | 18                       |                                                  | Bits                                 |                          |
|        | Transition Noise             | SoftSpans 7 and 6: $\pm 10.24\text{V}$ and $\pm 10\text{V}$ Ranges<br>SoftSpans 5 and 4: 0V to $10.24\text{V}$ and 0V to $10\text{V}$ Ranges<br>SoftSpans 3 and 2: $\pm 5.12\text{V}$ and $\pm 5\text{V}$ Ranges<br>SoftSpan 1: 0V to $5.12\text{V}$ Range                                         |                  | 1.4<br>2.8<br>2.1<br>4.2 |                                                  | LSBRMS<br>LSBRMS<br>LSBRMS<br>LSBRMS |                          |
| INL    | Integral Linearity Error     | SoftSpans 7 and 6: $\pm 10.24\text{V}$ and $\pm 10\text{V}$ Ranges (Note 10)<br>SoftSpans 5 and 4: 0V to $10.24\text{V}$ and 0V to $10\text{V}$ Ranges (Note 10)<br>SoftSpans 3 and 2: $\pm 5.12\text{V}$ and $\pm 5\text{V}$ Ranges (Note 10)<br>SoftSpan 1: 0V to $5.12\text{V}$ Range (Note 10) | ●<br>●<br>●<br>● | -3.5<br>-4<br>-4<br>-6   | $\pm 1$<br>$\pm 1.5$<br>$\pm 0.75$<br>$\pm 0.75$ | 3.5<br>4<br>4<br>6                   | LSB<br>LSB<br>LSB<br>LSB |
| DNL    | Differential Linearity Error | (Note 11)                                                                                                                                                                                                                                                                                          | ●                | -0.9                     | $\pm 0.2$                                        | 0.9                                  | LSB                      |
| ZSE    | Zero-Scale Error             | (Note 12)                                                                                                                                                                                                                                                                                          | ●                | -700                     | $\pm 160$                                        | 700                                  | $\mu\text{V}$            |
|        | Zero-Scale Error Drift       |                                                                                                                                                                                                                                                                                                    |                  |                          | $\pm 4$                                          | $\mu\text{V}/^\circ\text{C}$         |                          |
| FSE    | Full-Scale Error             | $V_{REFBUF} = 4.096\text{V}$ (REFBUF Overdriven) (Note 12)                                                                                                                                                                                                                                         | ●                | -0.1                     | $\pm 0.025$                                      | 0.1                                  | %FS                      |
|        | Full-Scale Error Drift       | $V_{REFBUF} = 4.096\text{V}$ (REFBUF Overdriven) (Note 12)                                                                                                                                                                                                                                         |                  |                          | $\pm 2.5$                                        | $\text{ppm}/^\circ\text{C}$          |                          |

235818f

## ダイナミック精度

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。 $A_{IN} = -1\text{dBFS}$ 。(Notes 9, 13)

| SYMBOL                  | PARAMETER                            | CONDITIONS                                                                                                                                                                                                                                                                                                                                                 | MIN              | TYP                          | MAX                          | UNITS                       |    |
|-------------------------|--------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|------------------------------|------------------------------|-----------------------------|----|
| SINAD                   | Signal-to-(Noise + Distortion) Ratio | SoftSpans 7 and 6: $\pm 10.24\text{V}$ and $\pm 10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 5 and 4: 0V to $10.24\text{V}$ and 0V to $10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 3 and 2: $\pm 5.12\text{V}$ and $\pm 5\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpan 1: 0V to $5.12\text{V}$ Range, $f_{IN} = 2\text{kHz}$ | ●<br>●<br>●<br>● | 92.7<br>87.3<br>89.3<br>83.6 | 96.2<br>90.3<br>92.5<br>86.6 | dB                          |    |
| SNR                     | Signal-to-Noise Ratio                | SoftSpans 7 and 6: $\pm 10.24\text{V}$ and $\pm 10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 5 and 4: 0V to $10.24\text{V}$ and 0V to $10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 3 and 2: $\pm 5.12\text{V}$ and $\pm 5\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpan 1: 0V to $5.12\text{V}$ Range, $f_{IN} = 2\text{kHz}$ | ●<br>●<br>●<br>● | 93.4<br>87.4<br>89.5<br>83.7 | 96.4<br>90.4<br>92.5<br>86.6 | dB                          |    |
| THD                     | Total Harmonic Distortion            | SoftSpans 7 and 6: $\pm 10.24\text{V}$ and $\pm 10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 5 and 4: 0V to $10.24\text{V}$ and 0V to $10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 3 and 2: $\pm 5.12\text{V}$ and $\pm 5\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpan 1: 0V to $5.12\text{V}$ Range, $f_{IN} = 2\text{kHz}$ | ●<br>●<br>●<br>● |                              | -111<br>-107<br>-113<br>-113 | -101<br>-99<br>-102<br>-100 | dB |
| SFDR                    | Spurious Free Dynamic Range          | SoftSpans 7 and 6: $\pm 10.24\text{V}$ and $\pm 10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 5 and 4: 0V to $10.24\text{V}$ and 0V to $10\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpans 3 and 2: $\pm 5.12\text{V}$ and $\pm 5\text{V}$ Ranges, $f_{IN} = 2\text{kHz}$<br>SoftSpan 1: 0V to $5.12\text{V}$ Range, $f_{IN} = 2\text{kHz}$ | ●<br>●<br>●<br>● | 101<br>99<br>103<br>103      | 113<br>107<br>113<br>113     | dB                          |    |
|                         | Channel-to-Channel Crosstalk         | One Channel Converting $18\text{Vp-p}$ 200Hz Sine in $\pm 10.24\text{V}$ Range, Crosstalk to All Other Channels                                                                                                                                                                                                                                            |                  |                              | -109                         | dB                          |    |
| -3dB Input Bandwidth    |                                      |                                                                                                                                                                                                                                                                                                                                                            |                  |                              | 6                            | MHz                         |    |
| Aperture Delay          |                                      |                                                                                                                                                                                                                                                                                                                                                            |                  |                              | 1                            | ns                          |    |
| Aperture Delay Matching |                                      |                                                                                                                                                                                                                                                                                                                                                            |                  |                              | 150                          | ps                          |    |
| Aperture Jitter         |                                      |                                                                                                                                                                                                                                                                                                                                                            |                  |                              | 3                            | psRMS                       |    |
| Transient Response      | Full-Scale Step, 0.005% Settling     |                                                                                                                                                                                                                                                                                                                                                            |                  |                              | 420                          | ns                          |    |

## 内部リファレンスの特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL      | PARAMETER                                  | CONDITIONS                                | MIN   | TYP   | MAX   | UNITS  |
|-------------|--------------------------------------------|-------------------------------------------|-------|-------|-------|--------|
| $V_{REFIN}$ | Internal Reference Output Voltage          |                                           | 2.043 | 2.048 | 2.053 | V      |
|             | Internal Reference Temperature Coefficient | (Note 14)                                 | ●     | 5     | 20    | ppm/°C |
|             | Internal Reference Line Regulation         | $V_{DD} = 4.75\text{V}$ to $5.25\text{V}$ |       | 0.1   |       | mV/V   |
|             | Internal Reference Output Impedance        |                                           |       | 20    |       | kΩ     |
| $V_{REFIN}$ | REFIN Voltage Range                        | REFIN Overdriven (Note 7)                 | 1.25  |       | 2.2   | V      |

## リファレンス・バッファ特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL       | PARAMETER                       | CONDITIONS                                                                                                                   | MIN | TYP         | MAX   | UNITS    |   |
|--------------|---------------------------------|------------------------------------------------------------------------------------------------------------------------------|-----|-------------|-------|----------|---|
| $V_{REFBUF}$ | Reference Buffer Output Voltage | $V_{REFIN} = 2.048\text{V}$                                                                                                  | ●   | 4.091       | 4.096 | 4.101    | V |
|              | REFBUF Voltage Range            | REFBUF Overdriven (Notes 7, 15)                                                                                              | ●   | 2.5         |       | 5        | V |
|              | REFBUF Input Impedance          | $V_{REFIN} = 0\text{V}$ , Buffer Disabled                                                                                    |     |             | 13    | kΩ       |   |
| $I_{REFBUF}$ | REFBUF Load Current             | $V_{REFBUF} = 5\text{V}$ , 8 Channels Enabled (Notes 15, 16)<br>$V_{REFBUF} = 5\text{V}$ , Acquisition or Nap Mode (Note 15) | ●   | 1.5<br>0.39 | 1.9   | mA<br>mA |   |

## デジタル入力とデジタル出力

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL                    | PARAMETER                            | CONDITIONS                                                                         | MIN | TYP              | MAX              | UNITS         |           |
|---------------------------|--------------------------------------|------------------------------------------------------------------------------------|-----|------------------|------------------|---------------|-----------|
| <b>CMOS デジタル入力とデジタル出力</b> |                                      |                                                                                    |     |                  |                  |               |           |
| $V_{IH}$                  | High Level Input Voltage             |                                                                                    | ●   | 0.8 • 0 $V_{DD}$ |                  | V             |           |
| $V_{IL}$                  | Low Level Input Voltage              |                                                                                    | ●   |                  | 0.2 • 0 $V_{DD}$ | V             |           |
| $I_{IN}$                  | Digital Input Current                | $V_{IN} = 0\text{V}$ to $0V_{DD}$                                                  | ●   | -10              | 10               | $\mu\text{A}$ |           |
| $C_{IN}$                  | Digital Input Capacitance            |                                                                                    |     |                  | 5                | $\text{pF}$   |           |
| $V_{OH}$                  | High Level Output Voltage            | $I_{OUT} = -500\mu\text{A}$                                                        | ●   | 0 $V_{DD}$ - 0.2 |                  | V             |           |
| $V_{OL}$                  | Low Level Output Voltage             | $I_{OUT} = 500\mu\text{A}$                                                         | ●   |                  | 0.2              | V             |           |
| $I_{OZ}$                  | Hi-Z Output Leakage Current          | $V_{OUT} = 0\text{V}$ to $0V_{DD}$                                                 | ●   | -10              | 10               | $\mu\text{A}$ |           |
| $I_{SOURCE}$              | Output Source Current                | $V_{OUT} = 0\text{V}$                                                              |     |                  | -50              | $\text{mA}$   |           |
| $I_{SINK}$                | Output Sink Current                  | $V_{OUT} = 0V_{DD}$                                                                |     |                  | 50               | $\text{mA}$   |           |
| <b>LVDS デジタル入力および出力</b>   |                                      |                                                                                    |     |                  |                  |               |           |
| $V_{ID}$                  | Differential Input Voltage           |                                                                                    | ●   | 200              | 350              | 600           | mV        |
| $R_{ID}$                  | On-Chip Input Termination Resistance | $\overline{CS} = 0\text{V}$ , $V_{ICM} = 1.2\text{V}$<br>$\overline{CS} = 0V_{DD}$ | ●   | 90               | 106              | 125           | $\Omega$  |
| 10                        |                                      |                                                                                    |     |                  | 10               |               | $M\Omega$ |
| $V_{ICM}$                 | Common-Mode Input Voltage            |                                                                                    | ●   | 0.3              | 1.2              | 2.2           | V         |
| $I_{ICM}$                 | Common-Mode Input Current            | $V_{IN+} = V_{IN-} = 0\text{V}$ to $0V_{DD}$                                       | ●   | -10              | 10               | $\mu\text{A}$ |           |
| $V_{OD}$                  | Differential Output Voltage          | $R_L = 100\Omega$ Differential Termination                                         | ●   | 275              | 350              | 425           | mV        |
| $V_{OCM}$                 | Common-Mode Output Voltage           | $R_L = 100\Omega$ Differential Termination                                         | ●   | 1.1              | 1.2              | 1.3           | V         |
| $I_{OZ}$                  | Hi-Z Output Leakage Current          | $V_{OUT} = 0\text{V}$ to $0V_{DD}$                                                 | ●   | -10              | 10               | $\mu\text{A}$ |           |

## 電源要件

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL            | PARAMETER                 | CONDITIONS                                                                                                     | MIN | TYP   | MAX  | UNITS         |   |
|-------------------|---------------------------|----------------------------------------------------------------------------------------------------------------|-----|-------|------|---------------|---|
| $V_{CC}$          | Supply Voltage            |                                                                                                                | ●   | 7.5   | 38   | V             |   |
| $V_{EE}$          | Supply Voltage            |                                                                                                                | ●   | -16.5 | 0    | V             |   |
| $V_{CC} - V_{EE}$ | Supply Voltage Difference |                                                                                                                | ●   | 10    | 38   | V             |   |
| $V_{DD}$          | Supply Voltage            |                                                                                                                | ●   | 4.75  | 5.00 | 5.25          | V |
| $I_{VCC}$         | Supply Current            | 200ksps Sample Rate, 8 Channels Enabled (Note 17)<br>Acquisition Mode (Note 17)<br>Nap Mode<br>Power Down Mode | ●   | 4.6   | 5.3  | $\text{mA}$   |   |
|                   |                           |                                                                                                                | ●   | 8.5   | 9.8  | $\text{mA}$   |   |
|                   |                           |                                                                                                                | ●   | 2.9   | 3.3  | $\text{mA}$   |   |
|                   |                           |                                                                                                                | ●   | 6     | 15   | $\mu\text{A}$ |   |
| $I_{VEE}$         | Supply Current            | 200ksps Sample Rate, 8 Channels Enabled (Note 17)<br>Acquisition Mode (Note 17)<br>Nap Mode<br>Power Down Mode | ●   | -5.5  | -4.5 | $\text{mA}$   |   |
|                   |                           |                                                                                                                | ●   | -9.8  | -8   | $\text{mA}$   |   |
|                   |                           |                                                                                                                | ●   | -3.5  | -2.8 | $\text{mA}$   |   |
|                   |                           |                                                                                                                | ●   | -15   | -4   | $\mu\text{A}$ |   |

## CMOS I/O モード

|           |                |                                                                                                                                                                                                                               |   |      |      |     |               |
|-----------|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|------|------|-----|---------------|
| $0V_{DD}$ | Supply Voltage |                                                                                                                                                                                                                               | ● | 1.71 | 5.25 | V   |               |
| $I_{VDD}$ | Supply Current | 200ksps Sample Rate, 8 Channels Enabled<br>200ksps Sample Rate, 8 Channels Enabled, $V_{REFBUF} = 5\text{V}$ (Notes 15)<br>Acquisition Mode<br>Nap Mode<br>Power Down Mode (C-Grade and I-Grade)<br>Power Down Mode (H-Grade) | ● |      | 15.6 | 18  | $\text{mA}$   |
|           |                |                                                                                                                                                                                                                               | ● |      | 13.8 | 16  | $\text{mA}$   |
|           |                |                                                                                                                                                                                                                               | ● |      | 2.1  | 2.7 | $\text{mA}$   |
|           |                |                                                                                                                                                                                                                               | ● |      | 1.7  | 2.4 | $\text{mA}$   |
|           |                |                                                                                                                                                                                                                               | ● |      | 106  | 275 | $\mu\text{A}$ |
|           |                |                                                                                                                                                                                                                               | ● |      | 106  | 500 | $\mu\text{A}$ |

## 電源要件

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL            | PARAMETER         | CONDITIONS                                                      | MIN                   | TYP                              | MAX                           | UNITS                                |
|-------------------|-------------------|-----------------------------------------------------------------|-----------------------|----------------------------------|-------------------------------|--------------------------------------|
| I <sub>OVDD</sub> | Supply Current    | 200ksps Sample Rate, 8 Channels Enabled ( $C_L = 25\text{pF}$ ) | ●<br>●<br>●           | 1.6<br>1<br>1                    | 2.6<br>20<br>20               | mA<br>$\mu\text{A}$<br>$\mu\text{A}$ |
|                   |                   | Acquisition or Nap Mode                                         |                       |                                  |                               |                                      |
|                   |                   | Power Down Mode                                                 |                       |                                  |                               |                                      |
| P <sub>D</sub>    | Power Dissipation | 200ksps Sample Rate, 8 Channels Enabled                         | ●<br>●<br>●<br>●<br>● | 219<br>258<br>94<br>0.68<br>0.68 | 259<br>308<br>114<br>1.9<br>3 | mW<br>mW<br>mW<br>mW<br>mW           |
|                   |                   | Acquisition Mode                                                |                       |                                  |                               |                                      |
|                   |                   | Nap Mode                                                        |                       |                                  |                               |                                      |
|                   |                   | Power Down Mode (C-Grade and I-Grade)                           |                       |                                  |                               |                                      |
|                   |                   | Power Down Mode (H-Grade)                                       |                       |                                  |                               |                                      |

## LVDS I/Oモード

|                   |                   |                                                                             |                       |                                   |                                   |                                       |
|-------------------|-------------------|-----------------------------------------------------------------------------|-----------------------|-----------------------------------|-----------------------------------|---------------------------------------|
| 0V <sub>DD</sub>  | Supply Voltage    |                                                                             | ●                     | 2.375                             | 5.25                              | V                                     |
| I <sub>VDD</sub>  | Supply Current    | 200ksps Sample Rate, 8 Channels Enabled                                     | ●<br>●<br>●<br>●<br>● | 18.4<br>16.8<br>3.7<br>3.4<br>106 | 20.7<br>19.2<br>4.5<br>4.1<br>275 | mA<br>mA<br>mA<br>mA<br>$\mu\text{A}$ |
|                   |                   | 200ksps Sample Rate, 8 Channels Enabled, $V_{REFBUF} = 5\text{V}$ (Note 15) |                       |                                   |                                   |                                       |
|                   |                   | Acquisition Mode                                                            |                       |                                   |                                   |                                       |
|                   |                   | Nap Mode                                                                    |                       |                                   |                                   |                                       |
|                   |                   | Power Down Mode (C-Grade and I-Grade)                                       |                       |                                   |                                   |                                       |
| I <sub>OVDD</sub> | Supply Current    | 200ksps Sample Rate, 8 Channels Enabled ( $R_L = 100\Omega$ )               | ●<br>●<br>●           | 7<br>7<br>1                       | 8.5<br>8.0<br>20                  | mA<br>mA<br>$\mu\text{A}$             |
|                   |                   | Acquisition or Nap Mode ( $R_L = 100\Omega$ )                               |                       |                                   |                                   |                                       |
|                   |                   | Power Down Mode                                                             |                       |                                   |                                   |                                       |
| P <sub>D</sub>    | Power Dissipation | 200ksps Sample Rate, 8 Channels Enabled                                     | ●<br>●<br>●<br>●<br>● | 245<br>284<br>120<br>0.68<br>0.68 | 287<br>337<br>143<br>1.9<br>3     | mW<br>mW<br>mW<br>mW<br>mW            |
|                   |                   | Acquisition Mode                                                            |                       |                                   |                                   |                                       |
|                   |                   | Nap Mode                                                                    |                       |                                   |                                   |                                       |
|                   |                   | Power Down Mode (C-Grade and I-Grade)                                       |                       |                                   |                                   |                                       |
|                   |                   | Power Down Mode (H-Grade)                                                   |                       |                                   |                                   |                                       |

## ADCのタイミング特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL            | PARAMETER                                                           | CONDITIONS                                      | MIN                                  | TYP                                                          | MAX                                                          | UNITS                                        |
|-------------------|---------------------------------------------------------------------|-------------------------------------------------|--------------------------------------|--------------------------------------------------------------|--------------------------------------------------------------|----------------------------------------------|
| f <sub>SMPL</sub> | Maximum Sampling Frequency                                          | 8 Channels Enabled                              | ●<br>●<br>●<br>●<br>●<br>●<br>●<br>● | 200<br>225<br>250<br>300<br>350<br>425<br>550<br>800         | ksps<br>ksps<br>ksps<br>ksps<br>ksps<br>ksps<br>ksps<br>ksps |                                              |
|                   |                                                                     | 7 Channels Enabled                              |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 6 Channels Enabled                              |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 5 Channels Enabled                              |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 4 Channels Enabled                              |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 3 Channels Enabled                              |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 2 Channels Enabled                              |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 1 Channel Enabled                               |                                      |                                                              |                                                              |                                              |
| t <sub>CYC</sub>  | Time Between Conversions                                            | 8 Channels Enabled, $f_{SMPL} = 200\text{ksps}$ | ●<br>●<br>●<br>●<br>●<br>●<br>●<br>● | 5000<br>4444<br>4000<br>3333<br>2855<br>2350<br>1815<br>1250 | ns<br>ns<br>ns<br>ns<br>ns<br>ns<br>ns<br>ns                 |                                              |
|                   |                                                                     | 7 Channels Enabled, $f_{SMPL} = 225\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 6 Channels Enabled, $f_{SMPL} = 250\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 5 Channels Enabled, $f_{SMPL} = 300\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 4 Channels Enabled, $f_{SMPL} = 350\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 3 Channels Enabled, $f_{SMPL} = 425\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 2 Channels Enabled, $f_{SMPL} = 550\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 1 Channel Enabled, $f_{SMPL} = 800\text{ksps}$  |                                      |                                                              |                                                              |                                              |
| t <sub>CONV</sub> | Conversion Time                                                     | N Channels Enabled, $1 \leq N \leq 8$           | ●                                    | 450•N                                                        | 500•N                                                        | 550•N                                        |
| t <sub>ACQ</sub>  | Acquisition Time<br>( $t_{ACQ} = t_{CYC} - t_{CONV} - t_{BUSYLH}$ ) | 8 Channels Enabled, $f_{SMPL} = 200\text{ksps}$ | ●<br>●<br>●<br>●<br>●<br>●<br>●<br>● | 570<br>564<br>670<br>553<br>625<br>670<br>685<br>670         | 980<br>924<br>980<br>813<br>835<br>830<br>795<br>730         | ns<br>ns<br>ns<br>ns<br>ns<br>ns<br>ns<br>ns |
|                   |                                                                     | 7 Channels Enabled, $f_{SMPL} = 225\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 6 Channels Enabled, $f_{SMPL} = 250\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 5 Channels Enabled, $f_{SMPL} = 300\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 4 Channels Enabled, $f_{SMPL} = 350\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 3 Channels Enabled, $f_{SMPL} = 425\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 2 Channels Enabled, $f_{SMPL} = 550\text{ksps}$ |                                      |                                                              |                                                              |                                              |
|                   |                                                                     | 1 Channel Enabled, $f_{SMPL} = 800\text{ksps}$  |                                      |                                                              |                                                              |                                              |

235818f

## ADCのタイミング特性

●は全動作温度範囲での規格値を意味する。それ以外は  $T_A = 25^\circ\text{C}$  での値。(Note 9)

| SYMBOL       | PARAMETER                                  | CONDITIONS                                              | MIN | TYP | MAX | UNITS |
|--------------|--------------------------------------------|---------------------------------------------------------|-----|-----|-----|-------|
| $t_{CNVH}$   | CNV High Time                              |                                                         | ●   | 40  |     | ns    |
| $t_{CNVL}$   | CNV Low Time                               |                                                         | ●   | 750 |     | ns    |
| $t_{BUSYLH}$ | CNV $\uparrow$ to BUSY Delay               | $C_L = 25\text{pF}$                                     | ●   |     | 30  | ns    |
| $t_{QUIET}$  | Digital I/O Quiet Time from CNV $\uparrow$ |                                                         | ●   | 20  |     | ns    |
| $t_{PDH}$    | PD High Time                               |                                                         | ●   | 40  |     | ns    |
| $t_{PDL}$    | PD Low Time                                |                                                         | ●   | 40  |     | ns    |
| $t_{WAKE}$   | REFBUF Wake-Up Time                        | $C_{REFBUF} = 47\text{pF}$ , $C_{REFIN} = 0.1\text{pF}$ |     |     | 200 | ms    |

## CMOS I/O モード

|                 |                                                          |                               |   |        |     |    |
|-----------------|----------------------------------------------------------|-------------------------------|---|--------|-----|----|
| $t_{SCKI}$      | SCKI Period                                              | (Notes 18, 19)                | ● | 10     |     | ns |
| $t_{SCKIH}$     | SCKI High Time                                           |                               | ● | 4      |     | ns |
| $t_{SCKIL}$     | SCKI Low Time                                            |                               | ● | 4      |     | ns |
| $t_{SSDISCKI}$  | SDI Setup Time from SCKI $\uparrow$                      | (Note 18)                     | ● | 2      |     | ns |
| $t_{HSDISCKI}$  | SDI Hold Time from SCKI $\uparrow$                       | (Note 18)                     | ● | 1      |     | ns |
| $t_{DSDOSCKI}$  | SDO Data Valid Delay from SCKI $\uparrow$                | $C_L = 25\text{pF}$ (Note 18) | ● |        | 7.5 | ns |
| $t_{HSOSCKI}$   | SDO Remains Valid Delay from SCKI $\uparrow$             | $C_L = 25\text{pF}$ (Note 18) | ● | 1.5    |     | ns |
| $t_{SKEW}$      | SDO to SCKO Skew                                         | (Note 18)                     | ● | -1 0 1 |     | ns |
| $t_{DSDOBUSYL}$ | SDO Data Valid Delay from BUSY $\downarrow$              | $C_L = 25\text{pF}$ (Note 18) | ● | 0      |     | ns |
| $t_{EN}$        | Bus Enable Time After $\overline{\text{CS}}\downarrow$   | (Note 18)                     | ● |        | 15  | ns |
| $t_{DIS}$       | Bus Relinquish Time After $\overline{\text{CS}}\uparrow$ | (Note 18)                     | ● |        | 15  | ns |

## LVDS I/O モード

|                 |                                                          |                |   |            |    |    |
|-----------------|----------------------------------------------------------|----------------|---|------------|----|----|
| $t_{SCKI}$      | SCKI Period                                              | (Note 20)      | ● | 4          |    | ns |
| $t_{SCKIH}$     | SCKI High Time                                           | (Note 20)      | ● | 1.5        |    | ns |
| $t_{SCKIL}$     | SCKI Low Time                                            | (Note 20)      | ● | 1.5        |    | ns |
| $t_{SSDISCKI}$  | SDI Setup Time from SCKI                                 | (Notes 11, 20) | ● | 1.2        |    | ns |
| $t_{HSDISCKI}$  | SDI Hold Time from SCKI                                  | (Notes 11, 20) | ● | -0.2       |    | ns |
| $t_{DSDOSCKI}$  | SDO Data Valid Delay from SCKI                           | (Notes 11, 20) | ● |            | 6  | ns |
| $t_{HSOSCKI}$   | SDO Remains Valid Delay from SCKI                        | (Notes 11, 20) | ● | 1          |    | ns |
| $t_{SKEW}$      | SDO to SCKO Skew                                         | (Note 11)      | ● | -0.4 0 0.4 |    | ns |
| $t_{DSDOBUSYL}$ | SDO Data Valid Delay from BUSY $\downarrow$              | (Note 11)      | ● | 0          |    | ns |
| $t_{EN}$        | Bus Enable Time After $\overline{\text{CS}}\downarrow$   |                | ● |            | 50 | ns |
| $t_{DIS}$       | Bus Relinquish Time After $\overline{\text{CS}}\uparrow$ |                | ● |            | 15 | ns |

## ADCのタイミング特性

**Note 1:**「絶対最大定格」のセクションに記載された値を超えるストレスはデバイスに回復不可能な損傷を与える可能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与えるおそれがある。

**Note 2:**全ての電圧値はGNDを基準にしている。

**Note 3:**  $V_{DDLBY}$ は内蔵電圧レギュレータの出力であり、「ピン機能」の項に示すようにこのピンをGNDにバイパスする場合は必ず $2.2\mu F$ のセラミック・コンデンサに接続すること。このピンはどの外部回路にも接続しないこと。

**Note 4:**これらのピンの電圧を $V_{EE}$ より低くするか、 $V_{CC}$ より高くなると、その電圧は内部のダイオードによってクランプされる。この製品は、電圧が $V_{EE}$ より低くなるか、 $V_{CC}$ より高くなってしまっても、ラッチアップを生じることなく最大100mAまでの入力電流に対応できる。

**Note 5:**これらのピンの電圧をGNDより低くするか、 $V_{DD}$ または $0V_{DD}$ の電圧より高くなると、内部のダイオードによってクランプされる。この製品は、これらのピンの電圧がGNDより低くなるか、 $V_{DD}$ ピンまたは $0V_{DD}$ ピンの電圧より高くなつた場合でも、ラッチアップを生じることなく最大100mAの電流を処理できる。

**Note 6:**注記がない限り、 $-16.5V \leq V_{EE} \leq 0V$ 、 $7.5V \leq V_{CC} \leq 38V$ 、 $10V \leq (V_{CC} - V_{EE}) \leq 38V$ 、 $V_{DD} = 5V$ 。

**Note 7:**推奨動作条件。

**Note 8:**いざれかのチャネルでこれらの制限値を超えると、他のチャネルの変換結果が損なわれることがある。いざれかのチャネルでアナログ入力を最大10mAで駆動し $V_{CC}$ より高い電圧にしても、他のチャネルの変換結果には影響しない。アナログ入力を $V_{EE}$ より低い電圧にすると、他のチャネルの変換結果が損なわれることがある。詳細については「アプリケーション情報」のセクションを参照。デバイスの信頼性に関連したピンの電圧制限値については、「絶対最大定格」のセクションを参照。

**Note 9:**注記がない限り、 $V_{CC} = 15V$ 、 $V_{EE} = -15V$ 、 $V_{DD} = 5V$ 、 $0V_{DD} = 2.5V$ 、 $f_{SAMPL} = 200ksps$ 、内部リファレンスおよびバッファ、両極性SoftSpan範囲では真の両極性入力信号を駆動、単極性SoftSpan範囲では単極性信号を駆動。

**Note 10:**積分非直線性は、実際の伝達曲線の端点を通る直線からのコードの偏差として定義されている。偏差は量子化幅の中心から測定される。

**Note 11:**設計によって保証されているが、テストされない。

**Note 12:**両極性SoftSpanの範囲が7、6、3、および2の場合、ゼロスケール誤差は、出力コードが00 0000 0000 0000と11 1111 1111 1111の間を往復しているときに、-0.5LSBから測定されたオフセット電圧である。これらのSoftSpan範囲でのフルスケール誤差は、最初と最後のコード遷移の理想値からのワーストケース偏差であり、オフセット誤差の影響を含む。単極性SoftSpanの範囲が5、4、および1の場合、ゼロスケール誤差は、出力コードが00 0000 0000 0000と00 0000 0000 0001の間を往復しているときに、0.5LSBから測定されたオフセット電圧である。これらのSoftSpan範囲でのフルスケール誤差は、最後のコード遷移の理想値からのワーストケース偏差であり、オフセット誤差の影響を含む。

**Note 13:**dB単位での全ての規定値は、該当するSoftSpan入力範囲内のフルスケール入力を基準にしている。ただし、クロストークの場合はクロストーク注入信号の振幅を基準とするので除外する。

**Note 14:**温度係数は出力電圧の最大変化を規定温度範囲で割って計算される。

**Note 15:**REFBUFをオーバードライブする場合は、REFIN = 0Vに設定して内部リファレンス・バッファをディスエーブルする必要がある。

**Note 16:**REFBUFはサンプル・レートと動作状態のチャネル数に比例して変化する。

**Note 17:**  $I_{VCC}$ および $I_{VEE}$ から流れるアナログ入力バッファの電源電流は、収集期間以外は減少する。「アプリケーション情報」セクションの「ナップ・モード」を参照。

**Note 18:**パラメータは $0V_{DD} = 1.71V$ 、 $0V_{DD} = 2.5V$ 、および $0V_{DD} = 5.25V$ でテストされ、保証されている。

**Note 19:**tsck周期は最小10nsなので、立ち上がりエッジで取り込む場合は最大100MHzのシフト・クロック周波数が可能。

**Note 20:**LVDS差動入力対の場合は、 $V_{ICM} = 1.2V$ 、 $V_{ID} = 350mV$ 。



図1. タイミング仕様の電圧レベル

**標準的性能特性** 注記がない限り、 $T_A = 25^\circ\text{C}$ 、 $V_{CC} = +15\text{V}$ 、 $V_{EE} = -15\text{V}$ 、 $V_{DD} = 5\text{V}$ 、 $OV_{DD} = 2.5\text{V}$ 、  
内部リファレンスおよびバッファ( $V_{REFBUF} = 4.096\text{V}$ )、 $f_{SMPL} = 200\text{kspS}$ 。



**標準的性能特性** 注記がない限り、 $T_A = 25^\circ\text{C}$ 、 $V_{CC} = +15\text{V}$ 、 $V_{EE} = -15\text{V}$ 、 $V_{DD} = 5\text{V}$ 、 $OV_{DD} = 2.5\text{V}$ 、  
内部リファレンスおよびバッファ ( $V_{REFBUF} = 4.096\text{V}$ )、 $f_{SMPL} = 200\text{kspS}$ 。



**標準的性能特性** 注記がない限り、 $T_A = 25^\circ\text{C}$ 、 $V_{CC} = +15\text{V}$ 、 $V_{EE} = -15\text{V}$ 、 $V_{DD} = 5\text{V}$ 、 $0V_{DD} = 2.5\text{V}$ 、  
内部リファレンスおよびバッファ ( $V_{REFBUF} = 4.096\text{V}$ )、 $f_{SMPL} = 200\text{kspS}$ 。

**SNR および SINAD と入力レベル、  
( $f_{IN} = 2\text{kHz}$ )**



**SNR および SINAD と温度、  
 $f_{IN} = 2\text{kHz}$**



**アナログ入力リーク電流  
電流と温度**



**CMRR と入力周波数および  
チャネル**



**クロストークと入力周波数および  
チャネル**



**THD, 高調波と温度  
( $f_{IN} = 2\text{kHz}$ )**



**INL, DNL と温度**



**正のフルスケール誤差と  
温度およびチャネル**



**ゼロスケール誤差と温度および  
チャネル**



**標準的性能特性** 注記がない限り、 $T_A = 25^\circ\text{C}$ 、 $V_{CC} = +15\text{V}$ 、 $V_{EE} = -15\text{V}$ 、 $V_{DD} = 5\text{V}$ 、 $OV_{DD} = 2.5\text{V}$ 、  
内部リファレンスおよびバッファ ( $V_{REFBUF} = 4.096\text{V}$ )、 $f_{SMPL} = 200\text{kspS}$ 。

電源電流と温度



パワーダウン電流と温度



PSRRと周波数



オフセット誤差と入力同相電圧



内部リファレンス出力と温度



電源電流とサンプリング・レート



電力損失とサンプリング・レート、  
Nチャネルがイネーブル状態



ステップ応答  
(大信号のセッティング)



ステップ応答  
(微調整領域のセッティング)



## ピン機能

### ピンは全てのデジタルI/Oモードで同一

**IN0<sup>+</sup>/IN0<sup>-</sup>～IN7<sup>+</sup>/IN7<sup>-</sup>(ピン14/13、12/11、10/9、8/7、6/5、4/3、2/1、および48/47)**：正と負のアナログ入力、チャネル0～7。コンバータは全てのチャネルの( $V_{IN+} - V_{IN-}$ )を同時にサンプリングしてデジタル化します。同相入力電圧範囲が広く( $V_{EE} + 4V \leq V_{CM} \leq V_{CC} - 4V$ )同相電圧除去比が高いので、幅広い振幅の信号を入力することができます。フルスケールの入力電圧範囲は、チャネルのSoftSpan構成によって決まります。

**GND(ピン15、18、20、30、41、44、46)**：グランド。全てのGNDピンを切れ目のないグランド・プレーンに半田付けします。

**V<sub>CC</sub>(ピン16)**：正の高電圧電源。V<sub>CC</sub>の範囲は、GNDを基準にした場合7.5V～38Vであり、V<sub>EE</sub>を基準にした場合10V～38Vです。V<sub>CC</sub>は、0.1μFのセラミック・コンデンサをピンの近くで接続し、GNDにバイパスします。

**V<sub>EE</sub>(ピン17、45)**：負の高電圧電源。V<sub>EE</sub>の範囲は、GNDを基準にした場合0V～-16.5Vであり、V<sub>CC</sub>を基準にした場合-10V～-38Vです。ピン17とピン45は互いに接続し、0.1μFのセラミック・コンデンサをピン17の近くで接続して、V<sub>EE</sub>回路網をGNDにバイパスします。V<sub>EE</sub>をGNDに短絡するアプリケーションでは、このコンデンサを省略してもかまいません。

**REFIN(ピン19)**：バンドギャップ・リファレンス出力/リファレンス・バッファ入力。内部バンドギャップ・リファレンスはこのピンで公称2.048Vを出力します。内部リファレンス・バッファはV<sub>REFIN</sub>を増幅して、コンバータのマスタ・リファレンス電圧 $V_{REFBUF} = 2 \cdot V_{REFIN}$ をREFBUFピンで生成します。内部リファレンスを使用する場合は、0.1μFのセラミック・コンデンサをREFINの近くで接続して、このピンをGND(ピン20)にバイパスし、バンドギャップ出力ノイズを除去します。更に高い精度が必要な場合は、外部リファレンスを1.25V～2.2Vの範囲で使用してREFINをオーバードライブします。内部リファレンスを使用する場合はこのピンに負荷を接続しないでください。

**REFBUF(ピン21)**：内部リファレンス・バッファ出力。内部リファレンス・バッファはV<sub>REFIN</sub>を増幅して、このピンでコンバータのマスタ・リファレンス電圧 $V_{REFBUF} = 2 \cdot V_{REFIN}$ を生成します。内部バンドギャップ・リファレンスを使用する場合、公称4.096Vです。REFBUFは、47μFのセラミック・コンデンサをピンの近くで接続して、GND(ピン20)にバイパスします。内部リ

ファレンス・バッファをディスエーブルするには、REFINでその入力を接地します。バッファをディスエーブルした状態では、範囲が2.5V～5Vの外部リファレンス電圧を使用してREFBUFをオーバードライブします。内部リファレンス・バッファを使用する場合は、REFBUFに接続している全ての外部回路の負荷を200μA未満に制限します。入力インピーダンスの高いアンプを使用して、外部回路に対してV<sub>REFBUF</sub>をバッファすることを推奨します。

**PD(ピン22)**：パワーダウン入力。このピンが“H”になるとLTC2358-18の電源は遮断され、その後の変換要求は無視されます。変換中に“H”になった場合、デバイスは変換が完了したら電源を遮断します。このピンが2回“H”になる間に変換が行われなかった場合、内部のグローバル・リセット(パワーオン・リセットと同等)が起動します。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**LVDS/CMOS(ピン23)**：I/Oモードの選択。このピンをOV<sub>DD</sub>に接続してLVDS I/Oモードを選択するか、グランドに接続してCMOS I/Oモードを選択します。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**CNV(ピン24)**：変換開始入力。このピンの立ち上がりエッジで、内部のサンプル・アンド・ホールド回路がホールド・モードになり、新しい変換が開始されます。CNVは $\overline{CS}$ によるゲート制御が行われないので、シリアルI/Oバスの状態に関係なく変換を開始することができます。

**BUSY(ピン38)**：ビジー出力。BUSY信号は、変換が進行中であることを示します。このピンは各変換の開始時に“L”から“H”へ遷移し、変換が完了するまで“H”的ままであります。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**V<sub>DDLYBYP</sub>(ピン40)**：内部2.5Vレギュレータのバイパス・ピン。このピンの電圧は、V<sub>DD</sub>で動作する内部レギュレータを介して生成されます。2.2μFのセラミック・コンデンサをこのピンに近づけて接続し、GNDにバイパスする必要があります。このピンはどの外部回路にも接続しないでください。

**V<sub>DD</sub>(ピン42、43)**：5V電源。V<sub>DD</sub>の範囲は4.75V～5.25Vです。ピン42とピン43は互いに接続し、共通の0.1μFセラミック・コンデンサをこれらのピンの近くで接続して、V<sub>DD</sub>回路網をGNDにバイパスします。

## ピン機能

### CMOS I/O モード

**SD00～SD07(ピン25、26、27、28、33、34、35、および36) :** CMOSシリアル・データ出力、チャネル0～7。最新の変換結果とチャネル構成情報の組み合わせが、SCKIの立ち上がりエッジごとにクロックと同期してSDOピンに出力されます。出力データの形式設定については、「デジタル・インターフェース」のセクションで説明します。使用しないSDO出力は、未接続のままにしておきます。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**SCKI(ピン29) :** CMOSシリアル・クロック入力。SCKIはシリアルI/Oクロックを使用して駆動します。シリアル・データはSCKIの立ち上がりエッジでラッチされてSDIに入力され、クロックに同期してSDO0～SDO7から出力されます。標準的なSPIバス動作の場合は、レシーバの出力データをSCKIの立ち上がりエッジで取り込みます。SCKIは“H”または“L”的どちらでもアイドル状態にすることができます。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**OV<sub>DD</sub>(ピン31) :** I/Oインターフェースの電源。CMOS I/Oモードでは、OV<sub>DD</sub>の範囲は1.71V～5.25Vです。OV<sub>DD</sub>は、0.1μFのセラミック・コンデンサをピンの近くで接続して、GND(ピン30)にバイパスします。

**SCKO(ピン32) :** CMOSシリアル・クロック出力。SCKIの立ち上がりエッジでSCKO信号が遷移し、この遷移はSDO0～SDO7でのシリアル出力データ・ストリームとスキューが一致しています。得られるSCKO周波数はSCKIの半分です。SCKOの立ち上がりエッジおよび立ち下がりエッジを使用して、レシーバ(FPGA)のSDOデータをダブル・データ・レート(DDR)方式で取り込むことができます。標準的なSPIバス動作では、SCKOを使用しないので未接続のままにします。SCKOはBUSYの立ち下がりエッジで“L”になります。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**SDI(ピン37) :** CMOSシリアル・データ入力。このピンは、SCKIの立ち上がりエッジでラッチされた、必要に応じた24ビットのSoftSpan設定ワード(表1aを参照)で駆動してください。全てのチャネルをSoftSpan 7のみで動作するよう構成する場合は、SDIをOV<sub>DD</sub>に接続します。ロジック・レベルはOV<sub>DD</sub>によって決まります。

**CS(ピン39) :** チップ選択入力。シリアル・データI/OバスはCSが“L”になるとイネーブルされ、CSが“H”になるとディスエーブルされて高インピーダンスになります。また、CSは外部シフト・クロックSCKI<sup>+</sup>/SCKI<sup>-</sup>のゲート制御も行います。ロジック・レベルはOV<sub>DD</sub>によって決まります。

### LVDS I/O モード

**SD00、SD07、SDI(ピン25、36、および37) :** CMOSシリアル・データの入出力。LVDS I/Oモードでは、これらのピンは高インピーダンスになります。

**SDI<sup>+</sup>、SDI<sup>-</sup>(ピン26/27) :** 正および負のLVDSシリアル・データ入力。SDI<sup>+</sup>/SDI<sup>-</sup>は、SCKI<sup>+</sup>/SCKI<sup>-</sup>の立ち上がりエッジと立ち下がりエッジの両方でラッチされた、必要に応じた24ビットのSoftSpan設定ワード(表1aを参照)で差動駆動してください。CSが“L”的場合、SDI<sup>+</sup>/SDI<sup>-</sup>入力対は100Ωの差動抵抗により内部で終端されます。

**SCKI<sup>+</sup>、SCKI<sup>-</sup>(ピン28/29) :** 正および負のLVDSシリアル・クロック入力。SCKI<sup>+</sup>/SCKI<sup>-</sup>は、シリアルI/Oクロックを使用して差動駆動します。SCKI<sup>+</sup>/SCKI<sup>-</sup>の立ち上がりエッジと立ち下がりエッジでは、シリアル・データがラッチされてSDI<sup>+</sup>/SDI<sup>-</sup>に入力され、クロックに同期してSDO<sup>+</sup>/SDO<sup>-</sup>から出力されます。SCKI<sup>+</sup>/SCKI<sup>-</sup>は、CSの遷移時を含めて“L”的アイドル状態になります。CSが“L”的場合、SCKI<sup>+</sup>/SCKI<sup>-</sup>入力対は100Ωの差動抵抗により内部で終端されます。

**OV<sub>DD</sub>(ピン31) :** I/Oインターフェースの電源。LVDS I/Oモードでは、OV<sub>DD</sub>の範囲は2.375V～5.25Vです。OV<sub>DD</sub>は、0.1μFのセラミック・コンデンサをピンの近くで接続して、GND(ピン30)にバイパスします。

**SCKO<sup>+</sup>/SCKO<sup>-</sup>(ピン32/33) :** 正および負のLVDSシリアル・クロック出力。SCKO<sup>+</sup>/SCKO<sup>-</sup>は、SCKI<sup>+</sup>/SCKI<sup>-</sup>で受け取った入力シリアルI/Oクロックのコピーを出力します。これは、SDO<sup>+</sup>/SDO<sup>-</sup>からのシリアル出力データ・ストリームとスキューが一致しています。SCKO<sup>+</sup>/SCKO<sup>-</sup>の立ち上がりエッジおよび立ち下がりエッジを使用して、レシーバ(FPGA)のSDO<sup>+</sup>/SDO<sup>-</sup>データを取り込みます。SCKO<sup>+</sup>/SCKO<sup>-</sup>出力対は、レシーバ(FPGA)に100Ωの抵抗を接続して差動で終端する必要があります。

**SDO<sup>+</sup>/SDO<sup>-</sup>(ピン34/35) :** 正および負のLVDSシリアル・データ出力。最新の変換結果とチャネル構成情報の組み合わせが、SCKI<sup>+</sup>/SCKI<sup>-</sup>の立ち上がりエッジと立ち下がりエッジの両方で、クロックと同期してチャネル0を先頭にSDO<sup>+</sup>/SDO<sup>-</sup>に出力されます。SDO<sup>+</sup>/SDO<sup>-</sup>出力対は、レシーバ(FPGA)に100Ωの抵抗を接続することにより、差動で終端する必要があります。

**CS(ピン39) :** チップ選択入力。シリアル・データI/OバスはCSが“L”になるとイネーブルされ、CSが“H”になるとディスエーブルされて高インピーダンスになります。また、CSは外部シフト・クロックSCKI<sup>+</sup>/SCKI<sup>-</sup>のゲート制御も行います。SCKI<sup>+</sup>/SCKI<sup>-</sup>およびSDI<sup>+</sup>/SDI<sup>-</sup>入力対にある100Ωの内部差動終端抵抗は、CSが“H”になるとディスエーブルされます。ロジック・レベルはOV<sub>DD</sub>によって決まります。

## 構成表

表1a. SoftSpanの構成表。この表と表1bを使用して、目的とするアナログ入力電圧範囲に応じて、チャネルごとに個別のバイナリSoftSpanコードSS[2:0]を選択します。複数のSoftSpanコードを組み合わせて24ビットのSoftSpan設定ワードS[23:0]を作成します。図18のように、シリアル・インターフェースを使用してLTC2358-18にSoftSpan設定ワードを書き込みます。

| バイナリSoftSpanコード<br>SS[2:0] | アナログ入力電圧範囲                         | フルスケール電圧範囲                   | 変換結果のバイナリ形式      |
|----------------------------|------------------------------------|------------------------------|------------------|
| 111                        | $\pm 2.5 \cdot V_{REFBUF}$         | $5 \cdot V_{REFBUF}$         | Two's Complement |
| 110                        | $\pm 2.5 \cdot V_{REFBUF}/1.024$   | $5 \cdot V_{REFBUF}/1.024$   | Two's Complement |
| 101                        | 0V to $2.5 \cdot V_{REFBUF}$       | $2.5 \cdot V_{REFBUF}$       | Straight Binary  |
| 100                        | 0V to $2.5 \cdot V_{REFBUF}/1.024$ | $2.5 \cdot V_{REFBUF}/1.024$ | Straight Binary  |
| 011                        | $\pm 1.25 \cdot V_{REFBUF}$        | $2.5 \cdot V_{REFBUF}$       | Two's Complement |
| 010                        | $\pm 1.25 \cdot V_{REFBUF}/1.024$  | $2.5 \cdot V_{REFBUF}/1.024$ | Two's Complement |
| 001                        | 0V to $1.25 \cdot V_{REFBUF}$      | $1.25 \cdot V_{REFBUF}$      | Straight Binary  |
| 000                        | Channel Disabled                   | Channel Disabled             | All Zeros        |

表1b. リファレンスの構成表。LTC2358-18は、3つのリファレンス構成をサポートしています。アナログ入力電圧範囲は、コンバータのマスター・リファレンス電圧  $V_{REFBUF}$  に比例します。

| リファレンスの構成                                        | $V_{REFIN}$          | $V_{REFBUF}$ | バイナリSoftSpanコード<br>SS[2:0] | アナログ入力電圧範囲    |
|--------------------------------------------------|----------------------|--------------|----------------------------|---------------|
| 内部リファレンスと<br>内部バッファ                              | 2.048V               | 4.096V       | 111                        | $\pm 10.24V$  |
|                                                  |                      |              | 110                        | $\pm 10V$     |
|                                                  |                      |              | 101                        | 0V to 10.24V  |
|                                                  |                      |              | 100                        | 0V to 10V     |
|                                                  |                      |              | 011                        | $\pm 5.12V$   |
|                                                  |                      |              | 010                        | $\pm 5V$      |
|                                                  |                      |              | 001                        | 0V to 5.12V   |
| 外部リファレンスと<br>内部バッファ<br>(REFINピンを外部で<br>オーバードライブ) | 1.25V<br>(Min Value) | 2.5V         | 111                        | $\pm 6.25V$   |
|                                                  |                      |              | 110                        | $\pm 6.104V$  |
|                                                  |                      |              | 101                        | 0V to 6.25V   |
|                                                  |                      |              | 100                        | 0V to 6.104V  |
|                                                  |                      |              | 011                        | $\pm 3.125V$  |
|                                                  |                      |              | 010                        | $\pm 3.052V$  |
|                                                  |                      |              | 001                        | 0V to 3.125V  |
|                                                  | 2.2V<br>(Max Value)  | 4.4V         | 111                        | $\pm 11V$     |
|                                                  |                      |              | 110                        | $\pm 10.742V$ |
|                                                  |                      |              | 101                        | 0V to 11V     |
|                                                  |                      |              | 100                        | 0V to 10.742V |
|                                                  |                      |              | 011                        | $\pm 5.5V$    |
|                                                  |                      |              | 010                        | $\pm 5.371V$  |
|                                                  |                      |              | 001                        | 0V to 5.5V    |

## 構成表

表1b. リファレンスの構成表(続き)。LTC2358-18は、3つのリファレンス構成をサポートしています。アナログ入力電圧範囲は、コンバータのマスター・リファレンス電圧  $V_{REFBUF}$  に比例します。

| リファレンスの構成                                                             | $V_{REFIN}$ | $V_{REFBUF}$        | バイナリ SoftSpan コード<br>SS[2:0] | アナログ入力電圧範囲    |
|-----------------------------------------------------------------------|-------------|---------------------|------------------------------|---------------|
| 外部リファレンス<br>バッファなし<br>(REFBUFピンは<br>外部からオーバードライブ、<br>REFINピンはグランドに接続) | 0V          | 2.5V<br>(Min Value) | 111                          | $\pm 6.25V$   |
|                                                                       |             |                     | 110                          | $\pm 6.104V$  |
|                                                                       |             |                     | 101                          | 0V to 6.25V   |
|                                                                       |             |                     | 100                          | 0V to 6.104V  |
|                                                                       |             |                     | 011                          | $\pm 3.125V$  |
|                                                                       |             |                     | 010                          | $\pm 3.052V$  |
|                                                                       |             |                     | 001                          | 0V to 3.125V  |
|                                                                       | 0V          | 5V<br>(Max Value)   | 111                          | $\pm 12.5V$   |
|                                                                       |             |                     | 110                          | $\pm 12.207V$ |
|                                                                       |             |                     | 101                          | 0V to 12.5V   |
|                                                                       |             |                     | 100                          | 0V to 12.207V |
|                                                                       |             |                     | 011                          | $\pm 6.25V$   |
|                                                                       |             |                     | 010                          | $\pm 6.104V$  |
|                                                                       |             |                     | 001                          | 0V to 6.25V   |

## 機能ブロック図

## CMOS I/O モード



## LVDS I/O モード



## タイミング図

### CMOS I/O モード



### LVDS I/O モード



235818f

## アプリケーション情報

### 概要

LTC2358-18は、同相電圧範囲が広く、漏れ電流がpAレベルでバッファ付きの差動入力を備えた18ビット低ノイズ8チャネル同時サンプリング逐次比較レジスタ(SAR) A/Dコンバータです。このA/Dコンバータは、5Vの低電圧電源および公称 $\pm 15V$ の柔軟な高電圧電源で動作します。内蔵の低ドリフト・リファレンスおよびバッファ( $V_{REFBUF} = 4.096V$ :公称)を使用するので、このSoftSpan A/Dコンバータを変換ごとに個別に設定して、 $\pm 10.24V$ 、 $0V \sim 10.24V$ 、 $\pm 5.12V$ 、または $0V \sim 5.12V$ の信号を入力することができます。入力信号範囲は、5Vの外部リファレンスを使用して最大 $\pm 12.5V$ まで広げることができます。また、チャネルを個別にディスエーブルして他のチャネルのスループットを高めることもできます。

LTC2358-18は、漏れ電流がpAレベルの入力アナログ・バッファを内蔵しており、入力同相電圧範囲が広く、CMRRが128dBなので、使用する基板スペースおよび消費電力を最小限に抑えつつ、さまざまな信号を直接デジタル化することができます。このような入力信号の柔軟性と $\pm 3.5LSB$ のINL、欠落コードのない18ビットの分解能、96.4dBのSNRを有するLTC2358-18は、広いダイナミック・レンジが要求されるさまざまな高電圧用途に最適です。

同相入力電圧範囲の絶対値( $V_{EE} + 4V \sim V_{CC} - 4V$ )は、高電圧電源をどう選択するかによって決まります。これらの電源はグランドを中心として非対称にバイアスすることができます。また、 $V_{EE}$ をグランドに直接接続することもできます。

LTC2358-18は、ピンで選択可能なSPI CMOS (1.8V ~ 5V)およびLVDSシリアル・インターフェースをサポートしているので、従来のマイクロコントローラと同様に最新のFPGAとも良好に通信することができます。CMOSモードでは、1 ~ 8レーンのシリアル出力データをアプリケーションが使用できるので、バス幅とデータ・スループットを最適化することができます。LTC2358-18は、200ksps/チャネルのスループットで8チャネルを同時に変換する場合、標準で219mWの電力を消費します。オプションのナップ・モードとパワーダウン・モードを使用すると、非活動期間中の消費電力を更に低減することができます。

### コンバータの動作

LTC2358-18は2つのフェーズで動作します。収集段階では、各チャネルのサンプル・アンド・ホールド(S/H)回路のサンプリング・コンデンサがそれぞれのアナログ入力バッファに接続され、これによって差動アナログ入力電圧( $V_{IN+} - V_{IN-}$ )を追跡します。CNVピンの立ち上がりエッジでは、全チャネルのS/H回路がトラック・モードからホールド・モードに切り替わり、全チャネルの入力信号を同時にサンプリングして、変換を開始します。変換フェーズ中に、各チャネルのサンプリング・コンデンサが、一度に1チャネルずつ18ビット電荷再配分コンデンサD/Aコンバータ(CDAC)に接続されます。CDACが逐次比較アルゴリズムを通じて逐次制御され、差動コンパレータを使用してサンプリング入力電圧を、チャネルのSoftSpanのフルスケール範囲のバイナリ加重した分数(例:  $V_{FSR}/2$ ,  $V_{FSR}/4 \dots V_{FSR}/262144$ )と効率的に比較します。このプロセスの最後に、CDACの出力はチャネルのサンプリングされたアナログ入力に近似します。この方法で全てのチャネルが変換されると、ADC制御ロジックが、各チャネルから18ビット・デジタル出力コードをシリアル転送するための準備を行います。

### 伝達関数

LTC2358-18は、各チャネルのフルスケール電圧範囲を $2^{18}$ レベルにデジタル化します。表1aおよび1bに示すように、A/Dコンバータのマスタ・リファレンス電圧( $V_{REFBUF}$ )とチャネルのSoftSpan構成の組み合わせにより、その入力電圧範囲、フルスケール範囲、LSBサイズ、および変換結果のバイナリ形式が決まります。例えば、内部リファレンスおよびバッファ( $V_{REFBUF} = 4.096V$ :公称)を使用して、SoftSpanを7にした場合は、 $\pm 10.24V$ の両極性アナログ入力電圧範囲で動作するようにチャネルが構成され、これは20.48Vのフルスケール範囲と $78.125\mu V$ のLSBに対応します。その他のSoftSpan構成およびリファレンス電圧を使用して、より広い範囲および狭い範囲の両極性および単極性入力電圧を変換することができます。変換結果は、両極性SoftSpan範囲の場合は全て2の補数バイナリ形式で出力され、単極性SoftSpan範囲の場合

## アプリケーション情報

は全てストレート・バイナリ形式で出力されます。理想的な2の補数の伝達関数を図2に、理想的なストレート・バイナリの伝達関数を図3に示します。



図2. LTC2358-18の2の補数の伝達関数



図3. LTC2358-18のストレート・バイナリ伝達関数

## バッファ付きアナログ入力

LTC2358-18の各チャネルは、アナログ入力ピン間の電圧差( $V_{IN+} - V_{IN-}$ )を広い同相入力電圧範囲にわたって同時にサンプリングしつつ、A/Dコンバータの同相信号除去比(CMRR)性能により、両方の入力ピンに共通する不要な信号を減衰します。同相入力電圧範囲が広いのに加えてCMRRが高いので、アナログ入力 $IN^+/IN^-$ を互いに任意の関係で振ることができます。ただし、各ピンの電圧が $(V_{EE} + 4V) \sim (V_{CC} - 4V)$ の範囲内に収まることが条件です。この機能に

より、LTC2358-18には、疑似差動の単極性信号、疑似差動の真の両極性信号、完全差動信号など、従来からある種類のアナログ入力信号を含むさまざまな振幅の信号を入力できるので、シグナルチェーンの設計が簡単になります。VEEまで達する信号を変換する場合は、バッファなしのA/Dコンバータ LTC2348-18を推奨します。

高電圧電源での動作範囲が広いので、入力同相電圧の柔軟性が向上します。電圧差の制限  $10V \leq (V_{CC} - V_{EE}) \leq 38V$  を守っている限り、 $V_{CC}$  および  $V_{EE}$  は、それぞれの許容動作範囲内の任意の値に個別にバイアスすることができます。これには、 $V_{EE}$  をグランドに直接接続することも含まれます。この機能により、LTC2358-18の同相入力電圧範囲は、特定のアプリケーション要件に合わせて調整することができます。

全てのSoftSpan範囲で、各チャネルのアナログ入力は、図4に示す等価回路によってモデル化することができます。収集の開始時には、サンプリング・コンデンサ(CSAMP)がサンプリング・スイッチを介して内蔵のバッファ BUFFER<sup>+</sup>/BUFFER<sup>-</sup>に接続されます。サンプル済み電圧は変換処理時にリセットされるので、新規の変換ごとに再収集されます。

入力とV<sub>CC</sub>電源および入力とV<sub>EE</sub>電源の間のダイオードは、入力ESD保護回路の役目を果たします。電源電圧の範囲内では、LTC2358-18のアナログ入力に流れるのは標準でわずか5pAのDC漏れ電流だけであり、ESD保護ダイオードは導通しません。これは、外部オペアンプ・バッファと比べて大きな利点があります。オペアンプはダイオード保護回路を内蔵していることがよくあり、トランジエント発生時に導通して、入力のフィルタ・コンデンサの電圧が損なわれるからです。



図4. 差動アナログ入力の等価回路、  
1チャネル分を表示

## アプリケーション情報

### 両極性 SoftSpan 入力電圧範囲

SoftSpanの範囲を7、6、3、または2で構成したチャネルの場合、LTC2358-18は、表1aに示すように、それぞれ $\pm 2.5 \cdot V_{REFBUF}$ 、 $\pm 2.5 \cdot V_{REFBUF}/1.024$ 、 $\pm 1.25 \cdot V_{REFBUF}$ 、または $\pm 1.25 \cdot V_{REFBUF}/1.024$ という両極性電圧範囲で差動アナログ入力電圧( $V_{IN^+} - V_{IN^-}$ )をデジタル化します。これらのSoftSpan範囲は、 $IN^+$ と $IN^-$ が互いに逆極性側より高い電圧にも低い電圧にも振れるような入力信号をデジタル化する場合に役立ちます。従来の例としては、完全差動入力信号や疑似差動の真の両極性入力信号があります。前者では $IN^+$ および $IN^-$ を駆動するときに、同相電圧( $V_{IN^+} + V_{IN^-}$ )/2を中心に、位相を互いに180°ずらして駆動し、後者では $IN^+$ の電圧が( $IN^-$ の電圧を基準に駆動される)グランド・リファレンス・レベルを中心にして上下に振れます。選択したSoftSpan範囲とは関係なく、同相入力電圧範囲が広くCMRRが高いので、アナログ入力 $IN^+/IN^-$ を互いに任意の関係で振ることができます。ただし、各ピンの電圧が( $V_{CC} - 4V$ )～( $V_{EE} + 4V$ )の範囲内に収まることが条件です。両極性SoftSpan範囲の出力データは、全て2の補数形式です。

### 単極性 SoftSpan 入力電圧範囲

SoftSpanの範囲を5、4、または1で構成したチャネルの場合、LTC2358-18は、表1aに示すように、それぞれ0V～ $2.5 \cdot V_{REFBUF}$ 、0V～ $2.5 \cdot V_{REFBUF}/1.024$ 、または0V～ $1.25 \cdot V_{REFBUF}$ という単極性電圧範囲で差動アナログ入力電圧( $V_{IN^+} - V_{IN^-}$ )をデジタル化します。これらのSoftSpan範囲は、 $IN^+$ が $IN^-$ より高い電圧にとどまる入力信号をデジタル化する場合に役立ちます。従来の例としては疑似差動単極性入力信号があります。ここでは、 $IN^-$ の電圧を基準とするグランド・リファレンス・レベルより高い電圧に $IN^+$ の電圧が振れます。選択したSoftSpan範囲とは関係なく、同相入力電圧範囲が広くCMRRが高いので、アナログ入力 $IN^+/IN^-$ を互いに任意の関係で振ることができます。ただし、各ピンの電圧が( $V_{CC} - 4V$ )～( $V_{EE} + 4V$ )の範囲内に収まることが条件です。単極性SoftSpan範囲の出力データは、全てストレート・バイナリ形式です。

### 入力駆動回路

CMOSバッファ入力段は、トランジエントをサンプリング処理から切り離す程度をきわめて高くする役割を果たします。インピーダンスが $10k\Omega$ 未満の大半のセンサ、シグナル・コンディショニング・アンプ、およびフィルタ回路網は、3pFの受動アナログ入力容量を直接駆動することができます。インピーダンスが更に高い場合や低速セトリング回路の場合は、ピンに680pFのコンデンサを追加して、LTC2358-18のDC精度を最大限に維持します。

LTC2358-18は単位利得バッファの入力インピーダンスが非常に高いので、入力駆動要件が大幅に緩和されます。そのため、折り返し防止などを目的として、 $k\Omega$ レベルのインピーダンスで適度に長い時定数のRCフィルタをオプションで取り付けることができます。また、駆動能力が制限されたマイクロパワー・オペアンプも、高インピーダンスのアナログ入力を直接駆動するのに適しています。

LTC2358-18は、並外れた内部チャネル間クロストーク分離性能(標準109dB)を達成する独自の回路を内蔵しています。アナログ入力へのPC基板配線は短くして遮蔽し、外部容量性チャネル間クロストークを防止します。パッケージの隣接ピン間容量は0.16pFです。信号源抵抗を小さくするか信号源容量を大きくすると、外部容量性結合クロストークを低減するのに役立ちます。また、シングルエンドの入力駆動回路も、外部クロストーク分離性能を高めます。これは、逆極性側の各入力ピンがグランドまたは低インピーダンスのDC電圧源に接続されており、チャネル間のシールドとして機能するからです。

### 入力オーバードライブの許容範囲

いずれかのチャネルでアナログ入力を最大10mAで駆動して $V_{CC}$ より高い電圧にしても、他のチャネルの変換結果には影響しません。このオーバードライブ電流の約70%は $V_{CC}$ ピンから流れ出し、残りの30%は $V_{EE}$ から流れ出します。 $V_{EE}$ から流れ出すこの電流により、 $V_{CC} - V_{EE}$ 間の電圧降下に伴う熱が発生するので、全電力損失の絶対最大定格が500mWであることを考慮する必要があります。アナログ入力を $V_{EE}$ より低い電圧にすると、他のチャネルの変換結果が損なわれることがあります。この製品は、電圧が $V_{EE}$ より低くなるか、 $V_{CC}$ より高くなても、ラッチアップを生じることなく最大100mAまでの入力電流に対応できます。

入力を $V_{CC}$ より高くするか $V_{EE}$ より低くした場合、これらのピンを駆動する外部電源からは通常と逆方向の電流が流れることに注意してください。

## アプリケーション情報

### 入力フィルタリング

真の高インピーダンス・アナログ入力は、多種多様なパッシブ/アクティブ・シグナル・コンディショニング・フィルタに対応することができます。バッファ付きA/Dコンバータ入力のアナログ帯域幅は6MHzであり、外付けフィルタに関する帯域幅要件は特にありません。したがって、A/Dコンバータと無関係に外付け入力フィルタを最適化して、シグナルチェーンのノイズおよび干渉を低減することができます。共通フィルタ構成は、折り返し防止とノイズ低減の単純なRCフィルタであり、サンプリング周波数の半分の周波数にフィルタのポールがあります。例えば、図5に示すように、 $R=2.43\text{k}\Omega$ および $C=680\text{pF}$ の場合は100kHzです。



図5. シングルエンド入力信号のフィルタリング

RCフィルタのコンデンサと抵抗は歪みを大きくする可能性があるので、これらの部品は高品質のものを使用します。NPO/COGタイプやシルバー・マイカ・タイプの誘電体コンデンサは優れた直線性を示します。表面実装カーボン抵抗は、自己発熱や半田付け工程で生じる損傷により歪みが生じることがあります。表面実装金属皮膜抵抗は、この2つの問題に対してはるかに耐性があります。

### 任意のアナログ入力信号と完全差動アナログ入力信号

LTC2358-18は同相入力電圧範囲が広くCMRRが高いので、各チャネルの $\text{IN}^+$ ピンおよび $\text{IN}^-$ ピンを互いに任意の関係で振ることができます。ただし、各ピンの電圧が $(\text{V}_{\text{EE}} + 4\text{V})$ ～ $(\text{V}_{\text{CC}} - 4\text{V})$ の範囲内に収まることが条件です。LTC2358-18は、この機能によってさまざまな振幅の信号を入力することができる、シグナルチェーンの設計が簡単になります。

図6bに示す2トーン・テストは、LTC2358-18の任意の入力駆動能力を示しています。このテストは、-7dBFS 2kHzのシングルエンド正弦波で $\text{IN}^+$ を、-7dBFS 3.1kHzのシングルエンド正弦波で $\text{IN}^-$ を、同時に駆動します。これらの信号は、さらに一般的な任意の入力信号と同様に、広い同相電圧範囲および差動モード電圧の組み合わせで、アナログ入力を同時に振幅させます。これらの信号には、単純なスペクトル表現もあります。同相電圧の影響を受けない理想的な差動コンバータは、この信号を2つの-7dBFSスペクトル・トーン(各正弦波周波数に1つ)としてデジタル化します。図6bのFFTのグラフは、LTC2358-18の応答がこの理想に近づいていることと、 $\text{IN}^-$ に入力された3.1kHzの正弦波に対するコンバータの2次高調波歪み応答によってSFDRが119dBに制限されていることを示しています。

LTC2358-18は、広い入力同相電圧範囲にわたって任意の振幅の信号を入力可能で、しかもCMRRが高いので、アプリケーションの解決策を簡略化することができます。実際に、多くのセンサは、大きな同相信号の上に乗せて差動センサ電圧を発生させます。LTC2358-18を使用してこの種類の信号をデジタル化する1つの方法を図7aに示します。アンプ段では、必要なセンサ信号が約10V/Vの差動利得で増幅され、不必要的同相信号はA/DコンバータのCMRRにより除去されます。この回路では、A/Dコンバータの±5VのSoftSpanレンジを使用しています。図7bは、この回路のCMRRの測定値であり、最も一般的な市販の計装用アンプと同様な性能を示します。図7cは、この回路のAC性能の測定値です。

図8では、別のアプリケーション回路を示します。この回路では、LTC2358-18の2つのチャネルを使用して、検出抵抗を流れる双方向電流と電圧を広い同相電圧範囲にわたって同時に検出します。

## アプリケーション情報



表6a. 任意の入力信号、完全な差動入力信号、真の両極性入力信号、および単極性入力信号

図6b. 2トーン・テスト。IN<sup>+</sup> = -7dBFS、2kHzの正弦波、IN<sup>-</sup> = -7dBFS、3.1kHzの正弦波、32kポイントのFFT、f<sub>SMPL</sub> = 200ksps。回路は図6aに示す図6c. IN<sup>+</sup>/IN<sup>-</sup> = -1dBFS 2kHzの完全差動正弦波、V<sub>CM</sub> = 0V、32kポイントのFFT、f<sub>SMPL</sub> = 200ksps。回路は図6aに示す図6d. IN<sup>+</sup> = -1dBFS 2kHzの真の双極性正弦波、IN<sup>-</sup> = 0V、32kポイントのFFT、f<sub>SMPL</sub> = 200ksps。回路は図6aに示す図6e. IN<sup>+</sup> = -1dBFS 2kHzの単極性正弦波、IN<sup>-</sup> = 0V、32kポイントのFFT、f<sub>SMPL</sub> = 200ksps。回路は図6aに示す

## アプリケーション情報



図7a. バッファ付きのアナログ入力を使用して広い同相電圧範囲にわたって利得10で差動信号を増幅



図7b. CMRRと入力周波数。  
回路は図7a



図7c. IN<sup>+</sup>/IN<sup>-</sup> = 450mV、200Hzの完全差動正弦波、  
0V ≤ V<sub>CM</sub> ≤ 24V、32k ポイントのFFT、  
f<sub>SAMPL</sub> = 200ksps。回路は図7a



ONLY CHANNELS 0 AND 1 SHOWN FOR CLARITY

$$I_{SENSE} = \frac{V_{S1} - V_{S2}}{R_{SENSE}} \quad -10.24V \leq V_{S1} \leq 10.24V$$

$$-10.24V \leq V_{S2} \leq 10.24V$$

図8. 広い同相電圧範囲で電圧(CH0)と電流(CH1)を同時に検出

235818f

## アプリケーション情報

### A/Dコンバータのリファレンス

前に表1bで示したように、LTC2358-18は3つのリファレンス構成をサポートしています。最初の構成では、内部バンドギャップ・リファレンスとリファレンス・バッファの両方を使用します。2番目の構成では、内部リファレンスを外部からオーバードライブしますが、内部バッファはそのまま使用して、外部リファレンスをA/Dコンバータの変換時のトランジメントから切り離します。この構成は、1つの高精度外部リファレンスを複数のA/Dコンバータで共有する場合に最適です。3番目の構成では、内部バッファをディスエーブルし、REFBUFピンを外部からオーバードライブします。

### 内部リファレンスと内部バッファ

LTC2358-18は、工場出荷時に2.048Vに調整された、低ノイズ、低ドリフト(最大20ppm/°C)の温度補償バンドギャップ・リファレンスを内蔵しています。リファレンス出力は20kΩの抵抗を介してREFINピンに接続されます。REFINピンは、図9aに示すように、内蔵リファレンス・バッファの入力として機能します。内部バンドギャップ・リファレンスを使用する場合は、0.1μFのセラミック・コンデンサをREFINピンの近くで接続して、このピンをGND(ピン20)にバイパスし、広帯域ノイズを除去します。リファレンス・バッファはV<sub>REFIN</sub>を増幅して、REFBUFピンでコンバータのマスタ・リファレンス電圧V<sub>REFBUF</sub> = 2 • V<sub>REFIN</sub>を生成します。内部バンドギャップ・リファレンスを使用する場合、公称4.096Vです。47μF以上のセラミック・コンデンサ(X7R、10V、1210サイズまたはX5R、10V、0805サイズ)をREFBUFピンの近くに接続し、このピンをGND(ピン20)にバイパスしてリファレンス・バッファを補償し、変換時のトランジメント電流を吸収して、ノイズを最小限に抑えます。

### 外部リファレンスと内部バッファ

更に高い精度や低ドリフトが必要な場合は、図9bに示すように、外部リファレンスによってREFINを簡単にオーバードライブすることができます。これは、20kΩの抵抗が内部バンドギャップ・リファレンス出力をREFINピンから切り離しているからです。REFINピンでの外部リファレンス電圧オーバードライブの有効な範囲は1.25V～2.2Vなので、コンバータのマスタ・リファレンス電圧V<sub>REFBUF</sub>の範囲は2.5V～4.4Vになります。リニアテクノロジーでは、さまざまなアプリケーションの要求を満たすように設計された高性能リファレンスを取り揃えています。LTC6655-2.048は小型、低消費電力、高精度な



図9a. 内部リファレンスと内部バッファの構成



図9b. 外部リファレンスと内部バッファの構成



図9c. 外部リファレンスとディスエーブル状態の内部バッファの構成

## アプリケーション情報

で、LTC2358-18と組み合わせて内部リファレンスのオーバードライブに使用するのに最適です。LTC6655-2.048は、高精度アプリケーション向けに0.025%(最大)の初期精度と2ppm/°C(最大)の温度係数を実現しています。LTC6655-2.048はHグレードの温度範囲で完全に規定されており、LTC2358-18の最大125°Cの広い温度範囲を補完します。2.7μF～100μFのセラミック・コンデンサをREFINピンの近くに配置して、LTC6655-2.048をバイパスすることを推奨します。

### 外部リファレンスとディスエーブル状態の内部バッファ

内部リファレンス・バッファは、 $V_{REFBUF} = 4.4V$ (最大)をサポートします。REFINをグランドに接続すると内部バッファをディスエーブルすることができるので、図9cに示すように、2.5V～5Vの外部リファレンス電圧を使用してREFBUFをオーバードライブすることができます。入力信号の振幅とSNRを最大にするには、外部5Vリファレンスを使用してREFBUFをオーバードライブします。リファレンス・バッファをディスエーブルした場合でも、バッファの帰還抵抗により、REFBUFピンには13kΩの負荷が加わります。LTC6655-5は、小型サイズ、精度、ドリフト、広い温度範囲の点でLTC6655-2.048と同じであり、LTC2358-18と併用した場合、標準で97.9dBのSNRを実現します。47μF以上のセラミック・コンデンサ(X7R、10V、1210サイズまたはX5R、10V、0805サイズ)をREFBUFピンの近くに接続してLTC6655-5をGND(ピン20)にバイパスし、変換時のトランジエント電流を吸収して、ノイズを最小限に抑えます。

各変換サイクル中に、LTC2358-18のREFBUFピンから電荷( $Q_{CONV}$ )が流れます。短時間の尺度では、この電荷の大半はREFBUFの外付けバイパス・コンデンサによって供給されますが、長時間の尺度では、全ての電荷はリファレンス・バッファによって供給されるか、内部リファレンス・バッファがディスエーブルされている場合は外部リファレンスによって供給されます。この電荷の流れは $I_{REFBUF} = Q_{CONV} \cdot f_{SMPL}$ と等価のDC電流に対応し、サンプリング・レートに比例します。図10に示すように、長時間のアイドル状態の後、集中的にサンプリングされるアプリケーションでは、 $I_{REFBUF}$ は短時間

で約0.4mAから1.5mAに切り替わります( $V_{REFBUF} = 5V$ 、 $f_{SMPL} = 200kHz$ )。この電流ステップによって、外部リファレンスのトランジエント応答が始まります。 $V_{REFBUF}$ が正常値から逸脱すると、コンバータの精度に影響を与えるので、このトランジエント応答には注意する必要があります。外部リファレンスを使用してREFBUFをオーバードライブする場合は、高速セトリング特性のLTC6655リファレンス・ファミリを推奨します。

### 内部リファレンス・バッファのトランジエント応答

集中的なサンプリングを使用するアプリケーションで最高の性能を発揮するには、外部リファレンスと内部リファレンス・バッファの構成で使用します。内部リファレンス・バッファは、アイドル期間後の集中的な変換に応答するときに $V_{REFBUF}$ の変化を最小限に抑える独自の設計を採用しています。図11では、LTC2358-18の集中的な変換の応答を、2つのリファレンス構成についてフルスケールに近い入力で比較しています。最初の構成では、内部リファレンス・バッファを使用し、LTC6655-2.048によってREFINを外部からオーバードライブするのに対して、2番目の構成では、内部リファレンス・バッファをディスエーブルし、外部のLTC6655-4.096を使用してREFBUFをオーバードライブしています。いずれの場合も、REFBUFは47μFのセラミック・コンデンサによってGNDにバイパスされます。



図11. LTC2358-18の集中的な変換の応答、 $f_{SMPL} = 200ksps$



図10. 集中的なサンプリングを示すCNVの波形

## アプリケーション情報

### ダイナミック性能

A/Dコンバータの周波数応答、歪み、およびノイズを定格スループットでテストするには、高速フーリエ変換(FFT)の手法が使用されます。低歪みの正弦波を入力し、そのデジタル出力をFFTアルゴリズムを使用して解析することにより、基本波の外側の周波数に関してA/Dコンバータのスペクトラム成分を調べることができます。LTC2358-18では、AC歪みとノイズの両方の測定値について、保証されたテスト済みの制限値を示しています。

### 信号対ノイズ+歪み比(SINAD)

信号対ノイズ+歪み比(SINAD)は、基本入力周波数のRMS振幅とA/Dコンバータ出力での他の全ての周波数成分のRMS振幅の比です。出力は、サンプリング周波数の半分より低い周波数に帯域制限されますが、DCは除外されます。図12は、2kHzの真の両極性入力信号の場合でサンプリング・レート200kHzのとき、LTC2358-18が $\pm 10.24V$ の範囲で96.2dBのSINAD標準値を達成していることを示します。

### 信号対ノイズ比(SNR)

信号対ノイズ比(SNR)は、基本入力周波数のRMS振幅と、1次から5次までの高調波およびDCを除く他の全ての周波数成分のRMS振幅との比です。図12は、2kHzの真の両極性入力信号の場合でサンプリング・レート200kHzのとき、LTC2358-18が $\pm 10.24V$ の範囲で96.4dBのSNR標準値を達成していることを示します。

### 全高調波歪み(THD)

全高調波歪み(THD)は、入力信号の全ての高調波のRMS値の合計と基本波のRMS値との比です。帯域外高調波は、DCとサンプリング周波数の半分( $f_{SMPL}/2$ )の間の周波数帯域で折り返しエラーを生じます。THDは次のように表されます。

$$THD = 20 \log \frac{\sqrt{V_2^2 + V_3^2 + V_4^2 \dots V_N^2}}{V_1}$$

ここで、 $V_1$ は基本周波数のRMS振幅で、 $V_2 \sim V_N$ は2次～ $n$ 次の各高調波の振幅です。図12は、2kHzの真の両極性入力信号の場合でサンプリング・レート200kHzのとき、LTC2358-18が $\pm 10.24V$ の範囲で-111dB ( $N = 6$ )のTHD標準値を達成していることを示します。



図12. 32kポイントのFFT( $f_{SMPL} = 200\text{ksps}$ ,  $f_{IN} = 2\text{kHz}$ )

### 電源に関する検討事項

LTC2358-18には4つの電源が必要です。それは、正と負の高電圧電源( $V_{CC}$ および $V_{EE}$ )、5Vの主電源( $V_{DD}$ )、およびデジタル入出力(I/O)インターフェース電源( $OV_{DD}$ )です。電圧差の制限 $10V \leq V_{CC} - V_{EE} \leq 38V$ を守っている限り、 $V_{CC}$ および $V_{EE}$ は、それぞれの許容動作範囲内の任意の値に個別にバイアスすることができます。これには、 $V_{EE}$ をグランドに直接接続することも含まれます。この機能により、LTC2358-18の同相入力電圧範囲は、特定のアプリケーション要件に合わせて調整することができます。柔軟性の高い $OV_{DD}$ 電源により、LTC2358-18は、2.5Vや3.3Vのシステムなど、1.8V～5Vで動作するCMOSロジックと通信することができます。LVDS I/Oモードを使用する場合、 $OV_{DD}$ の範囲は2.375V～5.25Vです。

### 電源シーケンシング

LTC2358-18には電源シーケンシングに関する特別な要件はありません。「絶対最大定格」のセクションに記載されている最大電圧の関係を遵守するよう注意する必要があります。LTC2358-18は、最初の電源投入時と $V_{DD}$ が2Vより低くなつたときに必ずA/Dコンバータをリセットするパワーオン・リセット(POR)回路を内蔵しています。電源電圧が公称の電源電圧範囲内に戻ると、POR回路はA/Dコンバータを再度初期化します。初期化の期間が確実に終了するように、PORイベント後10ms以上経過するまでは変換を開始しないようにします。内部リファレンス・バッファを使用する場合は、バッファが起動してREFBUFのバイパス・コンデンサを再充電するまでに200msを見込んでおきます。これらの時点より前に変換を開始すると、結果は無効になります。

## アプリケーション情報

### タイミングと制御

#### CNVのタイミング

LTC2358-18のサンプリングと変換は、CNVによって制御されます。CNVの立ち上がりエッジでは、全チャネルのS/H回路がトラック・モードからホールド・モードに切り替わり、全チャネルの入力信号を同時にサンプリングして、変換を開始します。「リセットのタイミング」のセクションで説明するように、いつたん変換が開始されると、A/Dコンバータをリセットしない限り、変換を途中で終了させることはできません。最適な性能を得るには、クリーンな低ジッタの信号でCNVを駆動し、CNVの立ち上がりエッジに到達するまでデータI/Oラインが遷移しないようにする必要があります。更に、チャネル間クロストークを最小限に抑えるため、CNVの立ち上がりエッジの前後100nsでは、アナログ入力のスルーレートが高くならないようにします。A/DコンバータのステータスはBUSY出力によって示されます。この出力は各変換の開始時に“L”から“H”へ遷移し、変換が完了するまで“H”的ままでです。CNVは、いつたん“H”になって変換が始まつたら、40ns～60ns後に“L”に戻すか、BUSYの立ち下がりエッジ後に“L”に戻して、内部変換処理中の外乱を最小限に抑える必要があります。低消費電力のナップ動作モードを活用するために必要なCNVのタイミングについては、「ナップ・モード」のセクションを参照してください。

#### 内部変換クロック

LTC2358-18には、Nチャネルをイネーブルしている場合、550・Nの最大変換時間を達成できるよう調整されている内部クロックがあります。8チャネルを同時に変換する場合の最

小収集時間は570nsなので、外部調整なしで200kspsのスループット性能が保証されています。また、最小収集時間は、サンプリング周波数( $f_{SMPL}$ )とイネーブル状態のチャネル数に応じて変動することにも注意してください。

#### ナップ・モード

LTC2358-18は、1回の変換完了後にナップ・モードに移行して、変換と変換の間の電力消費量を低減することができます。このモードではデバイスの回路の一部がオフになります。これにはアナログ入力信号のサンプリングに関連した回路も含まれます。ナップ・モードをイネーブルするには、図13に示すように、変換と変換の間CNVを“H”に保ちます。ナップ・モードに入った後に新しい変換を開始するには、CNVを“L”にして750ns以上保持し、その後再度“H”にします。ナップ・モードの使用時には、コンバータの収集時間( $t_{ACQ}$ )はCNVが“L”的時間( $t_{CNVL}$ )によって設定されます。

#### パワーダウン・モード

PDが“H”になるとLTC2358-18の電源は遮断され、その後の変換要求は無視されます。変換中に“H”になった場合、デバイスは変換が完了したら電源を遮断します。このモードでは、デバイスに流れる電流が少量のレギュレータ・スタンバイ電流だけなので、標準的な電力損失は0.68mWになります。パワーダウン・モードを終了するには、PDピンを“L”にしてから10ms以上待機し、その後、変換を開始します。内部リファレンス・バッファを使用する場合は、バッファが起動してREFBUFのバイパス・コンデンサを再充電するまでに200msを見込んでおきます。これらの時点より前に変換を開始すると、結果は無効になります。



図13. LTC2358-18のナップ・モードのタイミング

## アプリケーション情報

### リセットのタイミング

LTC2358-18のグローバル・リセットは、パワーオン・リセットと同等であり、電源を入れ直さずに実行することができます。この機能が役立つのは、システム全体の状態を既知の同期値にリセットすることが必要なシステムレベルの事態から回復する場合です。グローバル・リセットを開始するには、図14に示すように、PDを2回“H”にして、その間は変換を行わないようになります。リセットはPDの2番目の立ち上がりエッジで作動し、内部タイマに基づいて非同期で終了します。リセットによって全てのシリアル・データ出力レジスタがクリアされ、内部SoftSpan構成レジスタは全てのチャネルがSoftSpan 7のデフォルト状態に戻ります。変換中にリセットが作動すると、変換は直ちに停止します。PDが“H”に切り替わることに関連付けられている通常のパワーダウン動作は、リセットによる影響を受けません。PDが“L”になったら、変換を開始する前に10ms以上待機します。内部リファレンス・バッファを使用する場合は、バッファが起動してREFBUFのバイパス・コンデンサを再充電するまでに200msを見込んでおきます。これらの時点より前に変換を開始すると、結果は無効になります。

### 電力損失とサンプリング周波数

ナップ・モードを使用すると、LTC2358-18の電力損失は、図15に示すように、サンプリング周波数が低下するにつれて減少します。このように電力損失の平均値が減少するのは、ナップ・モードの間はLTC2358-18の回路の一部がオフし、サンプリング周波数( $f_{SMPL}$ )が減少するにつれて、一時休止状態で時間を費やす変換サイクル( $t_{CYC}$ )の割合が増加するからです。



図15. LTC2358-18の電力損失はサンプリング周波数の低下とともに減少

### デジタル・インターフェース

LTC2358-18はCMOSシリアル・インターフェースとLVDSシリアル・インターフェースを備えており、LVDS/ $\overline{CMOS}$ ピンを使用して選択することができます。柔軟性の高いOV<sub>DD</sub>電源により、LTC2358-18は、2.5Vや3.3Vのシステムなど、1.8V～5Vで動作する全てのCMOSロジックと通信することができる一方で、LVDSインターフェースは低ノイズのデジタル設計をサポートします。CMOSモードでは、1～8レーンのシリアル・データ出力をアプリケーションが使用できるので、バス幅とデータ・スループットを最適化することができます。合わせて、これらのI/Oインターフェース・オプションにより、LTC2358-18は従来のマイクロコントローラと同様に最新のFPGAとも良好に通信することができます。



図14. LTC2358-18のリセットのタイミング

## アプリケーション情報



図16. シリアルCMOS I/Oモード

### シリアルCMOS I/Oモード

図16に示すように、CMOS I/Oモードでのシリアル・データ・バスの構成は、シリアル・クロック入力(SCKI)、シリアル・データ入力(SDI)、シリアル・クロック出力(SCKO)、および8レンジのシリアル・データ出力(SDO0～SDO7)です。LTC2358-18との通信は、このバス上で、あらかじめ定義されたデータ処理時間ウィンドウ内に行われます。このウィンドウ内で、デバイスは、次の変換用の24ビットSoftSpan設定ワードをSDIで受信し、直近の変換の結果とチャネル設定情報を含む24ビットのパケットをSDO0～SDO7に出力します。LTC2358-18の電源投入またはリセットの10ms後、および各変換の最後のBUSYの立ち下がりエッジで、新しいデータ処理ウィンドウ期間になります。推奨の使用事例では、図16に示すように、次の変換を開始する前にtQUIETの最小時間である20nsの余裕をみてデータ・トランザクションを完了する必要があります。新しいSoftSpan構成ワードを受け付けるのはこの推奨データ・トランザクション期間内だけですが、SoftSpanの変更は直ちに有効

になり、次の変換を開始するまでのアナログ入力セトリング時間を長くする必要はありません。次の変換を開始後であっても変換データを読み出すことは可能ですが、そうすると変換精度が低下するので推奨しません。

BUSYの立ち下がりエッジと新しいデータ・トランザクション期間開始の直前に、SCKOは強制的に“L”になり、SDO0～SDO7は、それぞれアナログ入力チャネル0～7の最新の変換結果によって更新されます。SCKIの立ち上がりエッジでは、変換結果とアナログ入力チャネル構成情報がクロックに同期してSDO0～SDO7で逐次出力されます。更に、SCKIの立ち上がりエッジはSCKOが遷移するトリガとなり、この遷移はSDO0～SDO7のデータとスキューが一致します。得られるSCKO周波数はSCKIの半分です。また、SCKIの立ち上がりエッジでは、SDIに送られたSoftSpan設定ワードもラッチされ、これらの設定ワードを使用して、24ビットの内部SoftSpan設定レジスタがプログラムされます。詳しくは、「CMOS I/Oモード時のSoftSpan設定レジスタのプログラミング」のセクション

## アプリケーション情報

を参照してください。CMOS I/O モードでは、SCKIを、“H”でも“L”でもアイドリング状態にできます。図17に示すように、CMOS バスはCSが“L”になるとイネーブルされ、CSが“H”になるとディスエーブルされて高インピーダンス状態になるので、複数のデバイス間で共有することができます。

SDO0～SDO7のデータの形式は24ビットのパケットであり、18ビットの変換結果、3ビットのアナログ・チャネルID、3ビットのSoftSpanコードから構成され、全ての項目はMSBが先頭になる形で表現されます。図16および図17で示唆しているように、各SDOレーンは、全てのアナログ入力チャネルについて、これらのパケットを順次、交互に出力します。例えば、SDO0での最初の24ビット・パケット出力はアナログ入力チャネル0に対応し、その後に続くのはチャネル1～7のパケットです。その後、SDO0でのデータ出力は折り返してチャネル0に戻り、このパターンが無期限に繰り返されます。他のSDO レーンも同様な循環パターンに従いますが、各レーンに現れる最初のパケットは関連のアナログ入力チャネルに対応することだけが異なります。

LTC2358-18と標準のSPIバスを接続する場合は、レシーバの出力データをSCKIの立ち上がりエッジで取り込みます。この場合、SCKOは使用しません。また、この場合には、複

数のSDOレーンも通常は役に立ちません。LTC2358-18をFPGAやCPLDと接続するなど、他のアプリケーションでは、SCKOの立ち上がりエッジおよび立ち下がりエッジを使用して、SDO0～SDO7でのシリアル出力データをダブル・データ・レート(DDR)方式により取り込むことができます。SCKOを使用してデータを取り込むと、温度や電源電圧による遅延時間の変動に対する耐性が向上します。

## 全8レーンでのシリアルCMOS出力データの取り込み

表2に示すように、8つ全てのシリアル・データ出力レーン SDO0～SDO7から先頭のパケット(合計24のSCKIサイクル)を取り込むことにより、45MHzのSCKI周波数で200ksps/チャネルの最大スループットを達成することができます。また、この構成では、3ビットのアナログ・チャネルIDと3ビットのSoftSpanコードが不要でありデバイスのSoftSpan設定が変更されていない場合は、わずか18回のSCKIサイクルで、全てのチャネルから変換結果を捕捉することができます。複数レーンでのデータの取り込みが最も適しているのは、通常はFPGAまたはCPLD取り込みハードウェアと組み合わせて使用する場合ですが、アプリケーション固有のその他の事例にも役立つことがあります。



図17. 内部SoftSpan構成レジスタの動作。CSに対するシリアルCMOSバスの応答

## アプリケーション情報

## 8レーンより少ないレーンでのシリアルCMOS出力データの取り込み

全8レーンのシリアル・データ取り込みに対応できないアプリケーションは、LTC2358-18を再構成せずに、8レーンより少ない数のレーンを使用することができます。例えば、SDO0、SDO2、SDO4、SDO6から先頭の2パケット(合計48のSCKIサイクル)を取り込むと、4つの出力レーンを使用して、それぞれアナログ入力チャネル0および1、2および3、4および5、6および7のデータが得られます。同様に、SDO0およびSDO4から先頭の4パケット(合計96のSCKIサイクル)を取り込むと、2つの出力レーンを使用して、それぞれアナログ入力チャネル0～3、および4～7のデータが得られます。対応できるレーンがわずか1レーンの場合は、SDO0から先頭の8パケット(合計192のSCKIサイクル)を取り込むと、全てのアナログ入力チャネルのデータが得られます。表2に示すように、4レーンの場合には90MHzのSCKI周波数で200ksps/チャネルの最大スループットを達成することができますが、2レーンや1レーンの場合にはCMOS I/OモードでのSCKI周波数が最大100MHzなので、スループットは200ksps/チャネルより低い値に制限されます。最後に、レーン数とデータ取り込みに使用するレーンを選択するときには、前述した特定の事例に限定されるわけではないことに注意してください。アプリケーションによっては、他の方法を選択した方が適している場合があります。

表2. 共通出力バス構成で8チャネルをイネーブルしている場合、さまざまなスループットを達成するのに必要なSCKI周波数。網掛けの項目は所定の構成では達成できないスループットを表す。

$f_{SCKI} = (\text{SCKIサイクル数}) / (\text{t}_{\text{ACQ(MIN)}} - \text{t}_{\text{QUIET}})$  を使用して計算

| I/Oモード | SDOのレーン数 | SCKIのサイクル数 | 次のスループットを達成するために必要な $f_{SCKI}$ (MHz)                       |                                                             |                                                             |
|--------|----------|------------|------------------------------------------------------------|-------------------------------------------------------------|-------------------------------------------------------------|
|        |          |            | 200ksps/チャネル<br>( $\text{t}_{\text{ACQ}} = 570\text{ns}$ ) | 100ksps/チャネル<br>( $\text{t}_{\text{ACQ}} = 5570\text{ns}$ ) | 50ksps/チャネル<br>( $\text{t}_{\text{ACQ}} = 15570\text{ns}$ ) |
| CMOS   | 8        | 18         | 35                                                         | 4                                                           | 2                                                           |
|        | 8        | 24         | 45                                                         | 5                                                           | 2                                                           |
|        | 4        | 48         | 90                                                         | 9                                                           | 4                                                           |
|        | 2        | 96         | Not Achievable                                             | 18                                                          | 7                                                           |
|        | 1        | 192        | Not Achievable                                             | 35                                                          | 13                                                          |
| LVDS   | 1        | 96         | 180 (360Mbps)                                              | 18 (36Mbps)                                                 | 7 (14Mbps)                                                  |

## CMOS I/OモードでのSoftSpan構成レジスタのプログラミング

内部の24ビットSoftSpan構成レジスタは、LTC2358-18の全てのアナログ入力チャネルのSoftSpan範囲を制御します。デバイスの起動後またはリセット後、このレジスタのデフォルトの状態は全て1であり、各チャネルはSoftSpan 7、つまり $\pm 2.5 \cdot V_{\text{REFBUF}}$ の範囲内で変換するよう構成されます(表1a参照)。このレジスタの状態を変更するには、図16に示すデータ・トランザクション期間中に新しい24ビットのSoftSpan構成ワードをSDIに入力します。新しいSoftSpan構成ワードを受け付けるのはこの推奨データ・トランザクション期間内だけですが、SoftSpanの変更は直ちに有効になり、次の変換を開始するまでのアナログ入力セトリング時間を長くする必要はありません。1つのチャネルのSoftSpanコードをSS[2:0] = 000に設定すると、そのチャネルは直ちにディスエーブルされ、それに対応して $t_{\text{CONV}}$ が次の変換時に短くなります。同様に、直前にディスエーブルしたチャネルをイネーブルする場合、次の変換を開始する前のアナログ入力セトリング時間を長くする必要はありません。シリアルSoftSpan構成ワード、内部SoftSpan構成レジスタ、および各チャネルの3ビットSoftSpanコードの間の対応付けを図18に示します。

## アプリケーション情報



図18. シリアルSoftSpan構成ワード、内部SoftSpan構成レジスタ、および各アナログ入力チャネルのSoftSpanコードの間の対応付け

235818 F18

データ処理ウィンドウの期間中に与えたSCKI立ち上がりエッジの数が24未満の場合、SDIで受信した部分的な設定ワードは無視され、SoftSpan設定レジスタは更新されません。正確に24回のSCKI立ち上がりエッジを与えた場合は、受信したSoftSpan設定ワードS[23:0]に応じてSoftSpan設定レジスタが更新されます。S[23:0]が全てゼロの場合は、この動作の例外が発生します。この場合にはSoftSpan構成レジスタが更新されないので、アプリケーションがSDIを“L”的アイドル状態にすることにより、現在のSoftSpan構成状態を維持することができます。データ処理ウィンドウの期間中に与えたSCKI立ち上がりエッジの数が24を超える場合は、SDIで受信した24ビットの完全なそれぞれの制御ワードが新しいSoftSpan設定ワードと見なされ、前述のようにSoftSpan設定レジスタに適用されます。部分的な設定ワードは無視されます。

通常、アプリケーションは、図16、17のようにSoftSpan設定レジスタを更新します。BUSYの立ち下がりエッジで新しいデータ処理ウィンドウの期間に入った後の最初の24回のSCKIサイクル中に、24ビットのSoftSpan設定ワードをSDIに書き込

みます。24回目のSCKI立ち上がりエッジの後、この新しい設定ワードが内部設定レジスタに上書きされます。この後は、さらにSCKIサイクルが加えられてもレジスタの内容が保持されるよう、データ処理ウィンドウの残りの時間中はSDIを“L”に保ちます。データ処理ウィンドウの期間全体にわたってSDIを“L”に保持すると、加えられたSCKIサイクルの数に関係なく、複数回の変換に対してSoftSpanの設定を保持できます。

## シリアルLVDS I/O モード

LVDS I/O モードでは、正と負の信号対(LVDS<sup>+</sup>/LVDS<sup>-</sup>)と、(LVDS<sup>+</sup> - LVDS<sup>-</sup>)の形で差動で符号化したビットを使用して情報を転送します。これらの信号は、通常は特性インピーダンスが100 Ωの差動伝送線路を使用して転送されます。ロジックの1と0は、公称ではそれぞれ差動電圧+350mVおよび-350mVで表現されます。理解しやすくするため、LVDSのタイミング図とLVDSインターフェースに関する全ての説明では、物理値表記ではなく、ロジック表記を採用しています。

## アプリケーション情報

図19に示すように、LVDS I/Oモードでのシリアル・データ・バスの構成は、シリアル・クロック差動入力(SCKI)、シリアル・データ差動入力(SDI)、シリアル・クロック差動出力(SCKO)、およびシリアル・データ差動出力(SDO)です。LTC2358-18との通信は、このバスを介して、事前に定義されたデータ・トランザクション期間中に行われます。この期間内に、デバイスは次の変換用の24ビットSoftSpan構成ワードをSDIで受け取り、直前の変換による変換結果およびチャネル構成情報を収容した24ビットのパケットをSDOから出力します。新しいデータ・トランザクション期間が始まるのは、LTC2358-18を起動するカリセッタしてから10ms後と、BUSYの立ち下がりエッジでの各変換の終了時です。推奨の使用事例では、図19に示すように、次の変換を開始する前にtQUIETの最小時間である20nsの余裕をみてデータ・トランザクションを完了する必要があります。新しいSoftSpan構成ワードを受け付けるのはこの推奨データ・トランザクション期間内だけですが、SoftSpanの変更は直ちに有効になり、次の変換を開始するまでのアナログ入力セトリング時間を長くする必要はありません。次の変換を開始後であっても変換データを読み出すことは可能ですが、そうすると変換精度が低下するので推奨しません。

BUSYの立ち下がりエッジと新しいデータ・トランザクション期間開始の直前に、SDOはアナログ入力チャネル0の最新の変換結果によって更新されます。SCKIの立ち上がりエッジと立ち下がりエッジの両方で、変換結果とアナログ入力チャネル構成情報がクロックに同期してSDOから逐次出力されます。また、SCKIはSCKOからもエコー出力され、SDOでのデータとスキーが一致しています。可能な場合には必ず、SCKOの立ち上がりエッジおよび立ち下がりエッジを使用して、SDOでのDDRシリアル出力データを取り込むことを推奨します。これにより、電源や温度による遅延時間の変動に対する耐性が最も高くなるからです。また、SCKIの立ち上がりエッジと立ち下がりエッジでは、SDIに入力されたSoftSpan構成ワードもラッチされます。この構成ワードは、内部の24ビットSoftSpan構成レジスタをプログラムするのに使用されます。詳細については、「LVDS I/OモードでのSoftSpan構成レジスタのプログラミング」のセクションを参照してください。図20に示すように、LVDSバスは $\overline{CS}$ が“L”になるとインエーブルされ、 $\overline{CS}$ が“H”になるとディスエーブルされて高インピーダンス状態になるので、複数のデバイス間で共有することができます。LVDSでは信号処理が高速なので、LVDSバスの共有は慎重に検討す



図19. シリアルLVDS I/Oモード

## アプリケーション情報

る必要があります。共有バスによる伝送線路の制約により、実現可能な最大のバス・クロック速度が制限されることがあります。LVDSの入力は $\overline{CS}$ が“L”的とき $100\Omega$ の差動抵抗で終端されますが、出力はレシーバ(FPGA)に $100\Omega$ の抵抗を接続することによって差動で終端する必要があります。LVDS I/Oモードでは、 $\overline{CS}$ の遷移時も含めてSCKIを“L”ステートのアイドル状態にする必要があります。

SDOのデータの形式は24ビットのパケットであり、18ビットの変換結果、3ビットのアナログ・チャネルID、3ビットのSoftSpanコードから構成され、全ての項目はMSBが先頭になる形で表現されます。図19および図20で示唆しているように、SDOは、全てのアナログ入力チャネルについて、これらのパケットを順次、交互に出力します。例えば、SDOでの最初の24ビット・パケット出力はアナログ入力チャネル0に対応し、その後に続くのはチャネル1～7のパケットです。その後、SDOでのデータ出力は折り返してチャネル0に戻り、このパターンが無期限に繰り返されます。

### シリアルLVDS出力データの取り込み

表2に示すように、SDOから8パケット(合計96のSCKIサイクル)のDDRデータを取り込むことにより、180MHzのSCKI周波数で200ksps/チャネルの最大スループットを達成することができます。LTC2358-18は、LVDS I/Oモードで最大250MHzのSCKI周波数をサポートします。

### LVDS I/OモードでのSoftSpan構成レジスタのプログラミング

内部の24ビットSoftSpan構成レジスタは、LTC2358-18の全てのアナログ入力チャネルのSoftSpan範囲を制御します。デバイスの起動後またはリセット後、このレジスタのデフォルトの状態は全て1であり、各チャネルはSoftSpan 7、つまり $\pm 2.5 \cdot V_{REFBUF}$ の範囲内で変換するよう構成されます(表1a参照)。このレジスタの状態を変更するには、図19に示すデータ・トランザクション期間中に新しい24ビットのSoftSpan構成ワードをSDIに入力します。新しいSoftSpan構成ワードを受け付けるのはこの推奨データ・トランザクション期間内だけですが、SoftSpanの変更は直ちに有効になり、次の変換を開始するまでのアナログ入力セトリング時間を長くする必要はありません。1つのチャネルのSoftSpanコードをSS[2:0] = 000に設定すると、そのチャネルは直ちにディスエーブルされ、それに対応して $t_{CONV}$ が次の変換時に短くなります。同様に、直前にディスエーブルしたチャネルをイネーブルする場合、次の変換を開始する前のアナログ入力セトリング時間を長くする必要はありません。シリアルSoftSpan構成ワード、内部SoftSpan構成レジスタ、および各チャネルの3ビットSoftSpanコードの間の対応付けを図18に示します。



図20. 内部SoftSpan構成レジスタの動作。 $\overline{CS}$ に対するシリアルLVDSバスの応答

## アプリケーション情報

データ・トランザクション期間中に得られるSCKIの(立ち上がりおよび立ち下がり)エッジが24回未満の場合、SDIで受け取った不完全なワードは無視され、SoftSpan構成レジスタは更新されません。正確に24回のSCKIエッジを与えた場合は、受信したSoftSpan設定ワードS[23:0]に応じてSoftSpan設定レジスタが更新されます。S[23:0]が全てゼロの場合は、この動作の例外が発生します。この場合にはSoftSpan構成レジスタが更新されないので、アプリケーションがSDIを“L”のアイドル状態にすることにより、現在のSoftSpan構成状態を維持することができます。データ処理ウィンドウの期間中に与えたSCKIエッジの数が24を超える場合は、SDIで受信した24ビットの完全なそれぞれの制御ワードが新しいSoftSpan設定ワードと見なされ、前述のようにSoftSpan設定レジスタに適用されます。部分的な設定ワードは無視されます。

通常、アプリケーションは、図19、20のようにSoftSpan設定レジスタを更新します。BUSYの立ち下がりエッジで新しいデータ処理ウィンドウの期間に入った後の最初の12回のSCKIサイクル中に、24ビットのDDR SoftSpan設定ワードをSDIに書き込みます。12回目のSCKI立ち上がりエッジの後、この新しい設定ワードが内部設定レジスタに上書きされます。この後は、さらにSCKIサイクルが加えられてもレジスタの内容が保持されるよう、データ処理ウィンドウの残りの時間中はSDIを“L”に保ちます。データ処理ウィンドウの期間全体にわたってSDIを“L”に保持すると、加えられたSCKIサイクルの数に関係なく、複数回の変換に対してSoftSpanの設定を保持できます。

---

## 基板のレイアウト

LTC2358-18から最大限の性能を引き出すには、4層プリント回路基板(PCB)を推奨します。PCBのレイアウトでは、デジタル信号線とアナログ信号線をできるだけ離すようにします。特に、デジタル・クロックやデジタル信号は、アナログ信号に沿って配線したり、ADCの下に配線したりしないように注意してください。また、REFBUFとGND(ピン20)の間のバイパス・コンデンサ帰還ループの長さを最小限に抑え、CNVの立ち上がりエッジを乱す可能性のある信号の近くにCNVの配線を引き回さないようにしてください。

電源のバイパス・コンデンサは、電源ピンにできるだけ近づけて配置します。A/Dコンバータを低ノイズで動作させるには、これらのバイパス・コンデンサに低インピーダンスの共通帰線を使用することが不可欠です。このためには、切れ目のない单一のグランド・プレーンを推奨します。可能な場合は、グランドを使用してアナログ入力トレースを遮蔽してください。

## リファレンスの設計

図面やPCBレイアウトなど、このコンバータのリファレンスの設計を詳細に調べる場合は、[DC2365](#) (LTC2358-18の評価キット)を参照してください。

## パッケージ

最新のパッケージ図は、<http://www.linear-tech.co.jp/product/LTC2358-18#packaging> を参照してください。

**LX Package**  
**48-Lead Plastic LQFP (7mm × 7mm)**  
(Reference LTC DWG # 05-08-1760 Rev A)



- 注記：
1. パッケージ寸法は JEDEC #MS-026 のパッケージ外形に適合
  2. 寸法はミリメートル
  3. 寸法にはモールドのバリを含まない。モールドのバリは(もしあれば)各サイドで 0.25mm を超えないこと
  4. ピン 1 の識別マークはモールドのくぼみ、直径 0.50mm
  5. 図は実寸とは異なる



LTC2358-18

## 標準的應用例

バッファ付きのアナログ入力を使用して広い同相電圧範囲にわたって利得10で差動信号を増幅



## 関連製品

| 製品番号                                        | 説明                                                               | 注釈                                                                                                     |
|---------------------------------------------|------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|
| <b>A/Dコンバータ</b>                             |                                                                  |                                                                                                        |
| LTC2358-16                                  | 16ビット、200ksps/チャネル、バッファ付き8チャネル同時サンプリング、INL:±1LSB、シリアルA/Dコンバータ    | 同相電圧範囲が30V <sub>P-P</sub> の±10.24Vバッファ付きSoftSpan入力、SNR:94.2dB、シリアルCMOSおよびLVDS I/O、7mm×7mm LQFP-48パッケージ |
| LTC2348-18/LTC2348-16                       | 18/16ビット、200ksps/チャネル、8チャネル同時サンプリング、INL:±3LSB/±1LSB、シリアルA/Dコンバータ | 入力同相電圧範囲の広い±10.24V SoftSpan入力、SNR:97dB/94dB、シリアルCMOSおよびLVDS I/O、7mm×7mm LQFP-48パッケージ                   |
| LTC2335-18/LTC2335-16                       | 18/16ビット、1Msps/チャネル、8チャネル多重化、INL:±3LSB/±1LSB、シリアルA/Dコンバータ        | 入力同相電圧範囲の広い±10.24V SoftSpan入力、SNR:97dB/94dB、シリアルCMOSおよびLVDS I/O、7mm×7mm LQFP-48パッケージ                   |
| LTC2345-18/LTC2345-16                       | 18/16ビット、200ksps、8チャネル同時サンプリング、INL:±5LSB/±1.25LSB、シリアルA/Dコンバータ   | 入力同相電圧範囲の広い±4.096V SoftSpan入力、SNR:92dB/91dB、シリアルCMOSおよびLVDS I/O、7mm×7mm QFN-48パッケージ                    |
| LTC2378-20/LTC2377-20/LTC2376-20            | INLが±0.5ppmの20ビット、1Msps/500ksps/250ksps、シリアル、低消費電力A/Dコンバータ       | 2.5V電源、±5V完全差動入力、SNR:104dB、MSOP-16および4mm×3mm DFN-16パッケージ                                               |
| LTC2338-18/LTC2337-18/LTC2336-18            | 18ビット、1Msps/500ksps/250kspsシリアル、低消費電力A/Dコンバータ                    | 5V電源、±10.24V完全差動入力、SNR:100dB、MSOP-16パッケージ                                                              |
| LTC2328-18/LTC2327-18/LTC2326-18            | 18ビット、1Msps/500ksps/250kspsシリアル、低消費電力A/Dコンバータ                    | 5V電源、±10.24V疑似差動入力、SNR:95dB、MSOP-16パッケージ                                                               |
| LTC2373-18/LTC2372-18                       | 18ビット、1Msps/500ksps、8チャネル、シリアルA/Dコンバータ                           | 5V電源、8チャネル・マルチプレクサ内蔵、構成可能な入力範囲、SNR:100dB、DGC、5mm×5mm QFN-32パッケージ                                       |
| LTC2379-18/LTC2378-18/LTC2377-18/LTC2376-18 | 18ビット、1.6Msps/1Msps/500ksps/250ksps、シリアル、低消費電力A/Dコンバータ           | 2.5V電源、差動入力、SNR:101.2dB、入力範囲:±5V、DGC、MSOP-16および4mm×3mm DFN-16パッケージのピン互換ファミリ                            |
| LTC2380-16/LTC2378-16/LTC2377-16/LTC2376-16 | 16ビット、2Msps/1Msps/500ksps/250ksps、シリアル、低消費電力A/Dコンバータ             | 2.5V電源、差動入力、SNR:96.2dB、入力範囲:±5V、DGC、MSOP-16および4mm×3mm DFN-16パッケージのピン互換ファミリ                             |
| LTC2389-18/LTC2389-16                       | 18/16ビット、2.5Msps、パラレル/シリアルA/Dコンバータ                               | 5V電源、ピンで設定可能な入力範囲、SNR:99.8dB/96dB、パラレルまたはシリアルI/O、7mm×7mm LQFP-48およびQFN-48パッケージ                         |
| LTC2387-18/LTC2387-16                       | 18/16ビット、15Msps SAR A/Dコンバータ                                     | 5V電源、差動入力、SNR:93.8dB、5mm×5mm QFNパッケージ                                                                  |
| LTC1859/LTC1858/LTC1857                     | 16/14/12ビット、8チャネル、100ksps、シリアルA/Dコンバータ                           | ±10V、SoftSpan、シングルエンド入力または差動入力、5V単電源、SSOP-28パッケージ                                                      |
| <b>D/Aコンバータ</b>                             |                                                                  |                                                                                                        |
| LTC2756/LTC2757                             | 18ビット、シリアル/パラレルSoftSpan電流出力D/Aコンバータ                              | INL/DNL:±1LSB、ソフトウェアで選択可能な範囲、SSOP-28/7mm×7mm LQFP-48パッケージ                                              |
| LTC2668                                     | 16チャネル16/12ビット±10V電圧出力SoftSpan DAC                               | INL:±4LSB、高精度のリファレンス:10ppm/°C(最大)、6mm×6mm QFN-40パッケージ                                                  |
| <b>リファレンス</b>                               |                                                                  |                                                                                                        |
| LTC6655                                     | 高精度、低ドリフト、低ノイズのバッファ付きリファレンス                                      | 5V/2.5V/2.048V/1.25V、2ppm/°C、ピーク・トゥ・ピーク・ノイズ:0.25ppm、MSOP-8パッケージ                                        |
| LT6657                                      | 高精度、低ドリフト、低ノイズのバッファ付きリファレンス                                      | 5V/3V/2.5V、1.5ppm/°C、ピーク・トゥ・ピーク・ノイズ:0.5ppm、MSOP-8パッケージ                                                 |
| <b>アンプ</b>                                  |                                                                  |                                                                                                        |
| LTC2057/LTC2057HV                           | 高電圧、低ノイズのゼロドリフト・オペアンプ                                            | 入力オフセット電圧(最大):4.5μV、電源電圧範囲:4.75V~60V                                                                   |
| LT6020                                      | デュアル、マイクロパワー、5V/μs、レール・トゥ・レール・オペアンプ                              | 入力オフセット電圧(最大):30μV、電源電流(最大):100μA/アンプ                                                                  |
| LT1354/LT1355/LT1356                        | シングル/デュアル/クワッド、1mA、12MHz、400V/μsオペアンプ                            | 優れたDC精度、あらゆる容量性負荷を接続しても安定                                                                              |

---

235818f