

## デュアル14 ビット、105Msps 低消費電力 3V ADC

#### 特長

- 一体型デュアル14ビットADC
- サンプル・レート:105Msps
- 単一3V電源(2.85V~3.4V)
- 低消費電力:540mW
- SNR:72.4dB、SFDR:88dB
- チャネル間分離:110dB(100MHz)
- 柔軟な入力:1V<sub>P-P</sub>~2V<sub>P-P</sub>の範囲
- フルパワー帯域幅が575MHzのサンプル/ホールド
- クロック・デューティ・サイクル・スタビライザ
- シャットダウン・モードとナップ・モード
- ピン互換ファミリ

105Msps:LTC2282(12ビット)、LTC2284(14ビット) 80Msps:LTC2294(12ビット)、LTC2299(14ビット) 65Msps:LTC2293(12ビット)、LTC2298(14ビット) 40Msps:LTC2292(12ビット)、LTC2297(14ビット) 25Msps:LTC2291(12ビット)、LTC2296(14ビット) 10Msps:LTC2290(12ビット)、LTC2295(14ビット)

■ 64ピン(9mm×9mm)QFNパッケージ

#### アプリケーション

- 無線および有線の広帯域通信
- 画像処理システム
- スペクトル分析
- ポータブル機器

#### 概要

LTC<sup>®</sup>2284は、ダイナミックレンジの広い高周波信号をデジタル化する目的で設計された14ビット、105Msps、低ノイズ、3VデュアルA/Dコンバータです。LTC2284は、ナイキスト周波数での信号に対するSNRが72.4dB、SFDRが85dBという優れたAC特性を備えているため、要求の厳しい画像処理アプリケーションや通信アプリケーションに最適です。

DC規格の標準値は、±1.5LSBのINL、±0.6LSBのDNLなどです。遷移ノイズは1.3LSB<sub>RMS</sub>と低く抑えられています。

単一3V電源により、低消費電力動作が可能です。個別の出力電源により、 $0.5V \sim 3.6V$  ロジックをドライブする出力が可能です。

シングルエンドCLK入力によってコンバータ動作を制御します。また、オプションのクロック・デューティ・サイクル・スタビライザにより、広範なクロック・デューティ・サイクルに対してフルスピードで高性能を達成できます。

■ CT、LT、LTCおよびLTMはリニアテクノロジー社の登録商標です。その他全ての商標の所有権は、それぞれの所有者に帰属します。

#### 標準的応用例



# SNR と入力周波数、 -1dB、2V レンジ 75 74 73 72 77 78 69 68 67 66 65 0 50 100 150 200 250 300 350 INPUT FREQUENCY (MHz) 2284 Variots

2284fa



詳細: www.linear-tech.co.jp/LTC2284

#### 絶対最大定格

| OV <sub>DD</sub> = V <sub>DD</sub> (Note 1、2)<br>電源電圧(V <sub>DD</sub> ) | 4V                                   |
|-------------------------------------------------------------------------|--------------------------------------|
| デジタル出力のグランド電圧(00                                                        |                                      |
| アナログ入力電圧(Note 3)                                                        | 0.3V $\sim$ (V <sub>DD</sub> + 0.3V) |
| デジタル入力電圧                                                                | 0.3V $\sim$ (V <sub>DD</sub> + 0.3V) |
| デジタル出力電圧                                                                | $-0.3V \sim (0V_{DD} + 0.3V)$        |
| 電力損失                                                                    | 1500mW                               |
| 動作温度範囲                                                                  |                                      |
| I TC2284C                                                               | $0^{\circ}$ C $\sim$ $70^{\circ}$ C  |

LTC2284I ..... −40°C ~ 85°C

保存温度範囲......-65°C~125°C

#### パッケージ/発注情報



**発注オプション** テープ・アンド・リール: #TRを付加 無鉛仕上げ: #PBFを付加 無鉛仕上げのテープ・アンド・リール: #TRPBFを付加 無鉛仕上げの製品マーキング: http://www.linear-tech.co.jp/leadfree/

さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。

#### コンバータ特性

#### ● は全動作温度範囲での規格値を意味する。それ以外はTA = 25°Cでの値。(Note 4)

| PARAMETER                    | CONDITIONS                         |   | MIN  | TYP  | MAX | UNITS              |
|------------------------------|------------------------------------|---|------|------|-----|--------------------|
| Resolution                   |                                    |   | 14   |      |     | Bits               |
| Integral Linearity Error     | Differential Analog Input (Note 5) |   |      | ±1.5 |     | LSB                |
| Differential Linearity Error | Differential Analog Input          |   |      | ±0.6 |     | LSB                |
| Offset Error                 | (Note 6)                           | • | -12  | ±2   | 12  | mV                 |
| Gain Error                   | External Reference                 | • | -2.5 | ±0.5 | 2.5 | %FS                |
| Offset Drift                 |                                    |   |      | ±10  |     | μV/°C              |
| Full-Scale Drift             | Internal Reference                 |   |      | ±30  |     | ppm/°C             |
|                              | External Reference                 |   |      | ±5   |     | ppm/°C             |
| Gain Matching                | External Reference                 |   |      | ±0.3 |     | %FS                |
| Offset Matching              |                                    |   |      | ±2   |     | mV                 |
| Transition Noise             | SENSE = 1V                         |   |      | 1.3  |     | LSB <sub>RMS</sub> |



<sup>\*</sup>温度グレードは出荷時のコンテナのラベルで識別されます。

## アナログ入力

#### ● は全動作温度範囲での規格値を意味する。それ以外はTA = 25°Cでの値。(Note 4)

| SYMBOL             | PARAMETER                                                                                | CONDITIONS                              |   | MIN | TYP       | MAX | UNITS             |
|--------------------|------------------------------------------------------------------------------------------|-----------------------------------------|---|-----|-----------|-----|-------------------|
| V <sub>IN</sub>    | Analog Input Range (A <sub>IN</sub> <sup>+</sup> -A <sub>IN</sub> <sup>-</sup> )         | 2.85V < V <sub>DD</sub> < 3.4V (Note 7) | • | ±   | 0.5V to ± | 1V  | V                 |
| V <sub>IN,CM</sub> | Analog Input Common Mode (A <sub>IN</sub> <sup>+</sup> +A <sub>IN</sub> <sup>-</sup> )/2 | Differential Input Drive (Note 7)       | • | 1   | 1.5       | 1.9 | V                 |
|                    |                                                                                          | Single Ended Input Drive (Note 7)       | • | 0.5 | 1.5       | 2   | V                 |
| I <sub>IN</sub>    | Analog Input Leakage Current                                                             | $0V < A_{IN}^+, A_{IN}^- < V_{DD}$      | • | -1  |           | 1   | μА                |
| I <sub>SENSE</sub> | SENSEA, SENSEB Input Leakage                                                             | OV < SENSEA, SENSEB < 1V                | • | -3  |           | 3   | μА                |
| I <sub>MODE</sub>  | MODE Input Leakage Current                                                               | OV < MODE < V <sub>DD</sub>             | • | -3  |           | 3   | μА                |
| t <sub>AP</sub>    | Sample-and-Hold Acquisition Delay Time                                                   |                                         |   |     | 0         |     | ns                |
| tjitter            | Sample-and-Hold Acquisition Delay Time Jitter                                            |                                         |   |     | 0.2       |     | ps <sub>RMS</sub> |
| CMRR               | Analog Input Common Mode Rejection Ratio                                                 |                                         |   |     | 80        |     | dB                |
|                    | Full Power Bandwidth                                                                     | Figure 8 Test Circuit                   |   |     | 575       |     | MHz               |

## ダイナミック精度

#### ● は全動作温度範囲での規格値を意味する。それ以外はT<sub>A</sub> = 25°Cでの値。A<sub>IN</sub> = −1dBFS。(Note 4)

| SYMBOL          | PARAMETER                                          | CONDITIONS                        |   | MIN  | TYP  | MAX | UNITS |
|-----------------|----------------------------------------------------|-----------------------------------|---|------|------|-----|-------|
| SNR             | Signal-to-Noise Ratio                              | 5MHz Input                        |   |      | 72.4 |     | dB    |
|                 |                                                    | 30MHz Input                       |   |      | 72.3 |     | dB    |
|                 |                                                    | 70MHz Input                       | • | 69.4 | 72.2 |     | dB    |
|                 |                                                    | 140MHz Input                      |   |      | 71.7 |     | dB    |
| SFDR            | Spurious Free Dynamic Range<br>2nd or 3rd Harmonic | 5MHz Input                        |   |      | 88   |     | dB    |
|                 | 2nd or 3rd Harmonic                                | 30MHz Input                       |   |      | 86   |     | dB    |
|                 |                                                    | 70MHz Input                       | • | 72   | 84   |     | dB    |
|                 |                                                    | 140MHz Input                      |   |      | 80   |     | dB    |
| SFDR            | Spurious Free Dynamic Range                        | 5MHz Input                        |   |      | 90   |     | dB    |
|                 | 4th Harmonic or Higher                             | 30MHz Input                       |   |      | 90   |     | dB    |
|                 |                                                    | 70MHz Input                       | • | 80   | 90   |     | dB    |
|                 |                                                    | 140MHz Input                      |   |      | 90   |     | dB    |
| S/(N+D)         | Signal-to-Noise Plus Distortion Ratio              | 5MHz Input                        |   |      | 72.2 |     | dB    |
|                 |                                                    | 30MHz Input                       |   |      | 72.1 |     | dB    |
|                 |                                                    | 70MHz Input                       | • | 68.4 | 71.9 |     | dB    |
|                 |                                                    | 140MHz Input                      |   |      | 70.5 |     | dB    |
| I <sub>MD</sub> | Intermodulation Distortion                         | f <sub>IN</sub> = 40MHz,<br>41MHz |   |      | 85   |     | dB    |
|                 | Crosstalk                                          | f <sub>IN</sub> = 100MHz          |   |      | -110 |     | dB    |



## 内部リファレンスの特性 (Note 4)

| PARAMETER                         | CONDITIONS                     | ı | MIN  | TYP   | MAX   | UNITS  |
|-----------------------------------|--------------------------------|---|------|-------|-------|--------|
| V <sub>CM</sub> Output Voltage    | I <sub>OUT</sub> = 0           | 1 | .475 | 1.500 | 1.525 | V      |
| V <sub>CM</sub> Output Tempco     |                                |   |      | ±25   |       | ppm/°C |
| V <sub>CM</sub> Line Regulation   | 2.85V < V <sub>DD</sub> < 3.4V |   |      | 3     |       | mV/V   |
| V <sub>CM</sub> Output Resistance | -1mA < I <sub>OUT</sub> < 1mA  |   |      | 4     |       | Ω      |

## デジタル入力とデジタル出力

#### ●は全動作温度範囲での規格値を意味する。それ以外はTA = 25°Cでの値。(Note 4)

| SYMBOL                  | PARAMETER                 | CONDITIONS                                      |   | MIN | TYP           | MAX | UNITS |
|-------------------------|---------------------------|-------------------------------------------------|---|-----|---------------|-----|-------|
| ロジック入力                  | (CLK, OE, SHDN, MUX)      |                                                 |   |     |               |     |       |
| V <sub>IH</sub>         | High Level Input Voltage  | V <sub>DD</sub> = 3V                            | • | 2   |               |     | V     |
| V <sub>IL</sub>         | Low Level Input Voltage   | V <sub>DD</sub> = 3V                            | • |     |               | 0.8 | V     |
| I <sub>IN</sub>         | Input Current             | V <sub>IN</sub> = 0V to V <sub>DD</sub>         | • | -10 |               | 10  | μА    |
| C <sub>IN</sub>         | Input Capacitance         | (Note 7)                                        |   |     | 3             |     | pF    |
| ロジック出力                  |                           |                                                 |   |     |               |     |       |
| 0V <sub>DD</sub> = 3V   |                           |                                                 |   |     |               |     |       |
| C <sub>OZ</sub>         | Hi-Z Output Capacitance   |                                                 |   |     | 3             |     | pF    |
| ISOURCE                 | Output Source Current     | V <sub>OUT</sub> = 0V                           |   |     | 50            |     | mA    |
| I <sub>SINK</sub>       | Output Sink Current       | V <sub>OUT</sub> = 3V                           |   |     | 50            |     | mA    |
| V <sub>OH</sub>         | High Level Output Voltage | $I_0 = -10\mu A$<br>$I_0 = -200\mu A$           | • | 2.7 | 2.995<br>2.99 |     | V     |
| V <sub>0L</sub>         | Low Level Output Voltage  | I <sub>0</sub> = 10μA<br>I <sub>0</sub> = 1.6mA | • |     | 0.005<br>0.09 | 0.4 | V     |
| OV <sub>DD</sub> = 2.5V |                           |                                                 |   |     |               |     |       |
| V <sub>OH</sub>         | High Level Output Voltage | I <sub>0</sub> = -200μA                         |   |     | 2.49          |     | V     |
| V <sub>0L</sub>         | Low Level Output Voltage  | I <sub>0</sub> = 1.6mA                          |   |     | 0.09          |     | V     |
| OV <sub>DD</sub> = 1.8V |                           |                                                 |   |     |               |     |       |
| V <sub>OH</sub>         | High Level Output Voltage | Ι <sub>0</sub> = -200μΑ                         |   |     | 1.79          |     | V     |
| $\overline{V_{0L}}$     | Low Level Output Voltage  | I <sub>0</sub> = 1.6mA                          |   |     | 0.09          |     | V     |

# 電源要件 ● は全動作温度範囲での規格値を意味する。それ以外はT<sub>A</sub> = 25°Cでの値。(Note 8)

| SYMBOL            | PARAMETER                     | CONDITIONS                                   |   | MIN  | TYP | MAX | UNITS |
|-------------------|-------------------------------|----------------------------------------------|---|------|-----|-----|-------|
| $V_{DD}$          | Analog Supply Voltage         | (Note 9)                                     | • | 2.85 | 3   | 3.4 | V     |
| OV <sub>DD</sub>  | Output Supply Voltage         | (Note 9)                                     | • | 0.5  | 3   | 3.6 | V     |
| IV <sub>DD</sub>  | Supply Current                | Both ADCs at f <sub>S(MAX)</sub>             | • |      | 180 | 210 | mA    |
| P <sub>DISS</sub> | Power Dissipation             | Both ADCs at f <sub>S(MAX)</sub>             | • |      | 540 | 630 | mW    |
| P <sub>SHDN</sub> | Shutdown Power (Each Channel) | SHDN = H, $\overline{\text{OE}}$ = H, No CLK |   |      | 2   |     | mW    |
| P <sub>NAP</sub>  | Nap Mode Power (Each Channel) | SHDN = H, $\overline{OE}$ = L, No CLK        |   |      | 15  |     | mW    |

#### タイミング特性

#### ● は全動作温度範囲での規格値を意味する。それ以外はTA = 25°Cでの値。(Note 4)

| SYMBOL           | PARAMETER                              | CONDITIONS                                                              |   | MIN      | TYP          | MAX        | UNITS    |
|------------------|----------------------------------------|-------------------------------------------------------------------------|---|----------|--------------|------------|----------|
| fs               | Sampling Frequency                     | (Note 9)                                                                | • | 1        |              | 105        | MHz      |
| tL               | CLK Low Time                           | Duty Cycle Stabilizer Off (Note 7)<br>Duty Cycle Stabilizer On (Note 7) | • | 4.5<br>3 | 4.76<br>4.76 | 500<br>500 | ns<br>ns |
| t <sub>H</sub>   | CLK High Time                          | Duty Cycle Stabilizer Off (Note 7)<br>Duty Cycle Stabilizer On (Note 7) | • | 4.5<br>3 | 4.76<br>4.76 | 500<br>500 | ns<br>ns |
| t <sub>AP</sub>  | Sample-and-Hold Aperture Delay         |                                                                         |   |          | 0            |            | ns       |
| t <sub>D</sub>   | CLK to DATA Delay                      | C <sub>L</sub> = 5pF (Note 7)                                           | • | 1.4      | 2.7          | 5.4        | ns       |
| $t_{MD}$         | MUX to DATA Delay                      | C <sub>L</sub> = 5pF (Note 7)                                           | • | 1.4      | 2.7          | 5.4        | ns       |
|                  | Data Access Time After <del>OE</del> ↓ | C <sub>L</sub> = 5pF (Note 7)                                           | • |          | 4.3          | 10         | ns       |
|                  | BUS Relinquish Time                    | (Note 7)                                                                | • |          | 3.3          | 8.5        | ns       |
| Pipeline Latency |                                        |                                                                         |   |          | 5            |            | Cycles   |

Note 1: 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可 能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に 悪影響を与えるおそれがある。

Note 2:全ての電圧値は(注記がない限り)GNDとOGNDを結線したグランドを基準にしている。 Note 3: これらのピンの電圧をGNDより低くするか、VDDより高くすると、その電圧は内部のダ イオードによってクランプされる。この製品は、GNDより低いか、またはVDDより高い電圧で、 ラッチアップを生じることなしに100mAを超える入力電流を処理することができる。

Note 4:注記がない限り、VDD = 3V、fSAMPLE = 105MHz、入力範囲 = 差動ドライブで2VP-P。

Note 5: 積分非直線性は、実際の伝達曲線の端点を通る直線からのコードの偏差として定義 されている。偏差は量子化幅の中心から測定される。

Note 6: オフセット誤差は、出力コードが00 0000 0000 0000と11 1111 1111 1111 の間を往復 しているときに、-0.5LSBから測定されたオフセット電圧である。

Note 7: 設計によって保証されており、テストされない。

Note 8: V<sub>DD</sub> = 3V、f<sub>SAMPLE</sub> = 105MHz、入力範囲 = 差動ドライブで1V<sub>P-P</sub>。電源電流および電力 損失は、両チャネルが動作している状態での両チャネルの合計。

Note 9: 推奨動作条件。



#### 標準的性能特性

















8192ポイントの2トーンFFT、



接地入力時のヒストグラム、105Msps



#### 標準的性能特性

SNRと入力周波数、 -1dB、2Vレンジ、105Msps



SFDRと入力周波数、 -1dB、2Vレンジ、105Msps



SNRおよびSFDRとサンプル・レート、 2V レンジ、f<sub>IN</sub> = 5MHz、-1dB



SNRと入力レベル、 f<sub>IN</sub> = 70MHz、2Vレンジ、105Msps



SFDRと入力レベル、f<sub>IN</sub> = 70MHz、 2Vレンジ、105Msps



I<sub>VDD</sub>とサンプル・レート、 5MHzの正弦波入力、-1dB



I<sub>OVDD</sub>とサンプル・レート、5MHzの 正弦波入力、-1dB、0V<sub>DD</sub> = 1.8V



SNR & SENSE, fin = 5MHz, -1dB





#### ピン機能

A<sub>INA</sub><sup>+</sup>(ピン1):チャネルAの正の差動アナログ入力。

AINA-(ピン2):チャネルAの負の差動アナログ入力。

**REFHA(ピン3、4)**: チャネルAの"H"リファレンス。これらのピンを相互に短絡させて、 $0.1\mu$ Fのセラミック・チップ・コンデンサをピンにできるだけ近づけて使用して、ピン5、6にバイパスします。また、さらに $2.2\mu$ Fのセラミック・チップ・コンデンサを使用してピン5、6にバイパスし、 $1\mu$ Fのセラミック・チップ・コンデンサを使用してグランドにバイパスします。

**REFLA (ピン5、6)**: チャネルAの"L"リファレンス。これらのピンを相互に短絡させて、 $0.1\mu$ Fのセラミック・チップ・コンデンサをピンにできるだけ近づけて使用して、ピン3、4にバイパスします。また、さらに $2.2\mu$ Fのセラミック・チップ・コンデンサを使用してピン3、4にバイパスし、 $1\mu$ Fのセラミック・チップ・コンデンサを使用してグランドにバイパスします。

**V<sub>DD</sub>(ピン7、10、18、63)**:3Vアナログ電源。0.1μFのセラミック・チップ・コンデンサを使用してGNDにバイパスします。

**CLKA(ピン8)**: チャネルAのクロック入力。立ち上がりエッジ で入力のサンプリングが開始されます。

**CLKB (ピン9)**: チャネルBのクロック入力。立ち上がりエッジ で入力のサンプリングが開始されます。

**REFLB (ピン11、12)**: チャネルBの"L"リファレンス。これらのピンを相互に短絡させて、 $0.1\mu$ Fのセラミック・チップ・コンデンサをピンにできるだけ近づけて使用して、ピン13、14にバイパスします。また、さらに $2.2\mu$ Fのセラミック・チップ・コンデンサを使用してピン13、14にバイパスし、 $1\mu$ Fのセラミック・チップ・コンデンプ・コンデンサを使用してグランドにバイパスします。

**REFHB(ピン13、14)**: チャネルBの"H"リファレンス。これらのピンを相互に短絡させて、 $0.1\mu$ Fのセラミック・チップ・コンデンサをピンにできるだけ近づけて使用して、ピン11、12にバイパスします。また、さらに $2.2\mu$ Fのセラミック・チップ・コンデンサを使用してピン11、12にバイパスし、 $1\mu$ Fのセラミック・チップ・コンデンプ・コンデンサを使用してグランドにバイパスします。

A<sub>INB</sub>-(ピン15):チャネルBの負の差動アナログ入力。

AINB<sup>+</sup>(ピン16):チャネルBの正の差動アナログ入力。

**GND(ピン17、64)**:A/D コンバータの電源グランド。

**SENSEB**(ピン19): チャネルBのリファレンスのプログラミング・ピン。 SENSEBを $V_{CMB}$ に接続すると、内部リファレンスと±0.5Vの入力範囲が選択されます。 $V_{DD}$ に接続すると、内部リファレンスと±1Vの入力範囲が選択されます。0.5Vより大き

く1Vより小さい外部リファレンスをSENSEB に印加すると、 $\pm$  V<sub>SENSEB</sub> の入力範囲が選択されます。 $\pm$  1V が最大有効入力範囲です。

**V<sub>CMB</sub>(ピン20)**:チャネルBの出力と入力の1.5V同相バイアス。2.2μFのセラミック・チップ・コンデンサを使用してグランドにバイパスします。V<sub>CMA</sub>には接続しないでください。

MUX(ピン21):デジタル出力マルチプレクサの制御ピン。MUXが"H"の場合、チャネルAはDA0~DA13、OFAに出力され、チャネルBはDB0~DB13、OFBに出力されます。MUXが"L"の場合は出力バスが切り替えられ、チャネルAはDB0~DB13、OFBに出力されて、チャネルBはDA0~DA13、OFAに出力されます。両方のチャネルを1つの出力バスに多重化するには、MUX、CLKA、およびCLKBを互いに接続します。(クロック周波数が80Mspsより高いときは推奨しません)

SHDNB(ピン22): チャネルBのシャットダウン・モード選択ピン。SHDNBと $\overline{OEB}$ をGNDに接続すると通常動作になり、出力がイネーブルされます。SHDNBをGNDに接続し、 $\overline{OEB}$ を  $V_{DD}$ に接続すると通常動作になり、出力が高インピーダンスになります。SHDNBを $V_{DD}$ に接続し、 $\overline{OEB}$ をGNDに接続するとナップ・モードになり、出力が高インピーダンスになります。SHDNBと $\overline{OEB}$ を $V_{DD}$ に接続するとスリープ・モードになり、出力が高インピーダンスになります。

**ŌEB**(ピン23):チャネルBの出力イネーブル・ピン。SHDNBピンの機能を参照してください。

**DB0~DB13 (ピン24~30、33~39)**: チャネルBのデジタル 出力。DB13がMSBです。

**OGND(ピン31、50)**:出力ドライバのグランド。

**OV**<sub>DD</sub> (ピン32、49): 出力ドライバの正電源。0.1µFのセラミック・チップ・コンデンサを使ってグランドにバイパスします。

**OFB (ピン40)**: チャネルBのオーバーフロー/アンダーフロー 出力。オーバーフローやアンダーフローが生じると"H"になり ます。

**DAO~DA13 (ピン41~48、51~56)**: チャネル A のデジタル 出力。 DA13 が MSB です。

**OFA (ピン57)**: チャネルAのオーバーフロー/アンダーフロー 出力。オーバーフローやアンダーフローが生じると"H"になり ます。

**ŌEĀ(ピン58)**:チャネルAの出力イネーブル・ピン。SHDNAピンの機能を参照してください。



#### ピン機能

SHDNA(ピン59): チャネルAのシャットダウン・モード選択ピン。SHDNAと $\overline{OEA}$ をGNDに接続すると通常動作になり、出力がイネーブルされます。SHDNAをGNDに接続し、 $\overline{OEA}$ を  $V_{DD}$ に接続すると通常動作になり、出力が高インピーダンスになります。SHDNAを $V_{DD}$ に接続し、 $\overline{OEA}$ を GNDに接続するとナップ・モードになり、出力が高インピーダンスになります。SHDNAと $\overline{OEA}$ を  $V_{DD}$  に接続するとスリープ・モードになり、出力が高インピーダンスになります。

MODE(ピン60):出力形式とクロック・デューティ・サイクル・スタビライザの選択ピン。MODEは両方のチャネルを制御することに注意してください。MODEをGNDに接続すると、オフセット・バイナリの出力形式が選択され、クロック・デューティ・サイクル・スタビライザがオフします。1/3 VDDに接続すると、オフセット・バイナリの出力形式が選択され、クロック・デューティ・サイクル・スタビライザがオンします。2/3 VDDに接続すると、2の補数の出力形式が選択され、クロック・デューティ・サイク

ル・スタビライザがオンします。VDDに接続すると、2の補数の出力形式が選択され、クロック・デューティ・サイクル・スタビライザがオフします。

**V<sub>CMA</sub>(ピン61)**:チャネルAの出力と入力の1.5V同相バイアス。2.2μFのセラミック・チップ・コンデンサを使用してグランドにバイパスします。V<sub>CMB</sub>には接続しないでください。

**SENSEA(ピン62)**: チャネルAのリファレンスのプログラミング・ピン。SENSEAを $V_{CMA}$ に接続すると、内部リファレンスと $\pm 0.5V$ の入力範囲が選択されます。 $V_{DD}$ に接続すると、内部リファレンスと $\pm 1V$ の入力範囲が選択されます。0.5Vより大きく1Vより小さい外部リファレンスをSENSEAに印加すると、 $\pm V_{SENSEA}$ の入力範囲が選択されます。 $\pm 1V$ が最大有効入力範囲です。

**GND (露出パッド) (ピン65)**: A/D コンバータの電源グランド。 パッケージの底面の露出パッドはグランドに半田付けする必要があります。

#### 機能ブロック図



図1. 機能ブロック図(1チャネルのみ表示)



## タイミング図

#### デュアル・デジタル出力バスのタイミング (1チャネルのみ表示)



#### 多重化したデジタル出力バスのタイミング



#### ダイナミック性能

#### 信号対ノイズ+歪み比

信号対ノイズ+歪み比[S/(N+D)]は、ADC出力における基本入力周波数のRMS振幅と、他の全ての周波数成分のRMS振幅の比です。出力の帯域はDCからサンプリング周波数の半分より低い周波数に制限されています。

#### 信号対ノイズ比

信号対ノイズ比(SNR)は、基本入力周波数のRMS振幅と、 最初の5つの高調波とDCを除く他の全ての周波数成分の RMS振幅の比です。

#### 全高調波歪み

全高調波歪み(THD)は入力信号の全高調波の実効値の和と、入力信号の基本波の実効値との比です。帯域外高調波はDCからサンプリング周波数の半分までの周波数帯域でエイリアスを生じます。THDは次のように表されます。

THD =  $20 \text{Log} \left( \sqrt{(\text{V2}^2 + \text{V3}^2 + \text{V4}^2 + ... \text{Vn}^2)} / \text{V1} \right)$ 

ただし、V1は基本周波数のRMS振幅、V2~Vnは2次~n 次の高調波の振幅です。このデータシートで計算されている THDには5次までの高調波が全て使用されています。

#### 混変調歪み

A/Dコンバータの入力信号が複数のスペクトル成分で構成されていると、A/Dコンバータの伝達関数の非直線性により、THDに加えて混変調歪み(IMD)が生じることがあります。 IMDは周波数の異なる別の正弦波入力が存在するためにある正弦波入力に生じる変化です。

周波数が faと fbの 2つの純粋な正弦波が ADCの入力に与えられると、ADCの伝達関数の非直線性により mfa  $\pm nfb$  の和と差の周波数で歪み積を生じることがあります。ここで、m  $ext{Endota}$   $ext{Endota}$ 

#### スプリアスフリー・ダイナミックレンジ(SFDR)

スプリアスフリー・ダイナミックレンジは、入力信号とDCを除いた最大のスペクトル成分であるピーク高調波またはスプリアス・ノイズです。この値は、フルスケール入力信号の実効値を基準にしたデシベル値で表されます。

#### 入力帯域幅

入力帯域幅はフルスケールの入力信号から再構成された基本波の振幅が3dBだけ減少する入力周波数です。

#### アパーチャ遅延時間

CLKが中間電源電圧に達した時点から、入力信号がサンプル・ホールド回路によって保持される瞬間までの時間です。

#### アパーチャ遅延ジッタ

変換間でのアパーチャ遅延時間の変動のことです。このランダムな変動により、AC入力のサンプリング時にノイズが生じます。ジッタだけを要因とした場合の信号対ノイズ比は次のようになります。

SNR<sub>JITTER</sub> =  $-20\log (2\pi \cdot f_{IN} \cdot t_{JITTER})$ 

#### クロストーク

クロストークは、(フルスケール信号によって駆動される)一方のチャネルから(-1dBFSの信号によって駆動される)もう一方のチャネルへの結合のことです。

#### コンバータの動作

図1に示すように、LTC2284はCMOSパイプライン構成のデュアル多段コンバータです。パイプライン構成の6個のADC段を備えており、サンプリングされたアナログ入力は5サイクル後にデジタル値になります(「タイミング図」を参照)。最適なAC性能を得るにはアナログ入力を差動でドライブします。コストが重視されるアプリケーションの場合、高調波歪みがわずかに悪化するシングルエンドでアナログ入力をドライブすることができます。CLK入力はシングルエンドです。LTC2284は、CLK入力ピンの状態で定まる2つのフェーズで動作します。



図1に示すパイプライン構成の各段は、1個のADC、再構成DAC、および段間残差アンプを備えています。動作時、ADCは各段の入力を量子化し、量子化された値はDACによって入力から差し引かれ、残差を生じます。残差は残差アンプによって増幅されて出力されます。奇数段がその残差を出力しているとき偶数段がその残差を取得するように、またその逆になるように、後続段は先行段から位相がずれて動作します。

CLKが"L"のとき、アナログ入力は差動式に直接サンプリングされ、ブロック図に示す「INPUT S/H」(入力サンプル/ホールド)の内部で、入力サンプル・ホールド・コンデンサに移されます。CLKが"L"から"H"に遷移する瞬間、サンプリングされた入力がホールドされます。CLKが"H"の間、ホールドされた入力電圧はサンプル/ホールド・アンプによってバッファされます。このアンプはパイプライン構成の最初のADC段をドライブします。最初の段はCLKの"H"フェーズの間にサンプル/ホールドの出力を取得します。CLKが"L"に戻ると、第1段から残差が生じ、第2段がその残差を取り込みます。同時に、入力S/Hは再度アナログ入力を取り込みます。CLKが"H"に戻ると2番目の段はその残差を出力し、この残差が3番目の段によって取得されます。同様の過程が3番目、4番目、および5番目の段で繰り返され、5番目の段の残差は最終評価のために6番目の段のADCに送られます。

最初の段に続く各ADC段にはフラッシュ誤差とアンプのオフセット誤差を調節するための追加範囲があります。ADCの全段からの結果は、出力バッファに送る前に、それらの結果を補正ロジックで適切に結合できるようにデジタル動作で同期させます。

#### サンプル/ホールド動作と入力ドライブ

#### サンプル/ホールド動作

LTC2284のCMOS 差動サンプル・ホールドの等価回路を図2に示します。アナログ入力はNMOSトランジスタを介してサンプリング・コンデンサ(C<sub>SAMPLE</sub>)に接続されています。各入力に接続されているコンデンサ(C<sub>PARASITIC</sub>)は、各入力に関連した他の全ての容量を合計したものです。

CLKが"L"のとき、サンプリング・フェーズの間トランジスタはアナログ入力をサンプリング・コンデンサに接続するので、これらのコンデンサは差動入力電圧まで充電され、さらにこの電圧をトラッキングします。CLKが"L"から"H"に移行するとき、サンプリングされた入力電圧はサンプリング・コンデンサにホールドされます。CLKが"H"になっているホールド・フェーズの間、サンプリング・コンデンサは入力から切り離され、ホールドされた電圧はADCコアに送られて処理されます。CLKが



図2. 等価入力回路

LINEAR

"H"から"L"に遷移すると、入力はサンプリング・コンデンサに 再度接続され、新しいサンプルを収集します。サンプリング・コ ンデンサには直前のサンプルが引き続きホールドされている ので、隣接するサンプル間の電圧変化に比例した充電グリッチがこのときに見られます。直前のサンプルと新しいサンプル 間の変化が小さいと、入力で見受けられる充電グリッチは小 さくなります。ナイキスト周波数の近くの入力周波数で見られ る変化のように、入力の変化が大きいと、さらに大きな充電グリッチが見られます。

#### シングルエンド入力

コストが重視されるアプリケーションの場合、アナログ入力をシングルエンドでドライブすることができます。シングルエンド入力を行うと、高調波歪みが増加しINLが低下しますが、SNRとDNLは変化しません。シングルエンド入力の場合、入力信号を使用して $A_{\rm IN}$ <sup>+</sup>をドライブし、 $A_{\rm IN}$ <sup>-</sup>を1.5Vまたは $V_{\rm CM}$ に接続する必要があります。

#### 同相バイアス

最適な性能を得るには、アナログ入力を差動でドライブします。各入力は1.5Vの同相電圧を中心として、2Vレンジでは $\pm 0.5V$ 、1Vレンジでは $\pm 0.25V$ の振幅が必要です。 $V_{CM}$ 出力ピンを使って同相バイアス・レベルを供給することができます。 $V_{CM}$ はトランスのセンタータップに直接接続してDC入力レベルを設定するか、またはオペアンプの差動ドライバ回路のリファレンス・レベルとして接続することができます。 $V_{CM}$ ピンは、 $2.2\mu$ F以上のコンデンサを使って、ADCに近いグランドにバイパスする必要があります。

#### 入力ドライブのインピーダンス

全ての高性能高速 ADCの場合と同様、LTC2284のダイナミック性能は入力ドライブ回路、特に2次と3次の高調波の影響を受けることがあります。ソース・インピーダンスとリアクタンスはSFDRに影響を及ぼすことがあります。サンプル・ホールド回路はCLKの立ち下がりエッジで4pFのサンプリング・コンデンサを入力ピンに接続してサンプリング期間を開始します。サンプリング期間はCLKが立ち上がると終了し、サンプリングされた入力をサンプリング・コンデンサにホールドします。入力回路は理想的にはサンプリング期間1/(2FENCODE)の間にサンプリング・コンデンサを完全に充電するのに十分なだけ高速である必要があります。ただし、これが常に可能とは限らず、

不十分なセトリングのためにSFDRが低下することがあります。 不十分なセトリングの影響を最小限に抑えるため、サンプリング・グリッチはできるだけ直線状になるように設計されています。

最高の性能を得るためには、各入力のソース・インピーダンスを100Ω以下にすることを推奨します。差動入力のソース・インピーダンスは整合させる必要があります。よく整合していないと、偶数次高調波、特に2次高調波が大きくなります。

#### 入力ドライブ回路

2次側にセンタータップを備えたRFトランスによってドライブされるLTC2284を図3に示します。2次側のセンタータップはV<sub>CM</sub>でDCバイアスされており、ADCの入力信号を最適なDCレベルに設定します。トランスの2次側を終端するのは望ましいことです。これにより、サンプル・ホールドによって生じる充電グリッチの同相経路が確保されるからです。図3には巻数比が1:1のトランスが示されています。ADCから見たソース・インピーダンスが各ADC入力で100Ωを超えなければ、他の巻数比を使用することもできます。トランスを使う場合の不利な点は低周波応答の低下です。ほとんどの小型RFトランスは1MHzより低い周波数では性能が低下します。



図3. トランスを使用したシングルエンド入力から 差動入力への変換

差動アンプを使ってシングルエンド入力信号を差動入力信号に変換する例を図4に示します。この方法の利点は低い入力周波数に対する応答が良いことです。ただし、ほとんどのオペアンプでは、利得帯域幅の制限により、高い入力周波数でのSFDRが制限されます。





図4. アンプを使った差動ドライブ

シングルエンド入力回路を図5に示します。アナログ入力から 見たインピーダンスを整合させる必要があります。歪みが少な い必要がある場合、この回路は推奨されません。



図5. シングルエンドのドライブ

アナログ入力に接続されている25Ωの抵抗と12pFのコンデンサは2つの役目を果たします。サンプル・ホールドの充電グリッチからドライブ回路を絶縁し、コンバータの入力の広帯域ノイズを制限します。

70MHzを超える入力周波数では、図6、図7、および図8の入力回路を推奨します。センタータップ付き磁束結合型トランスに比べて、バラン・トランスは高周波数応答が優れています。カップリング・コンデンサにより、アナログ入力を1.5VにDCバイアスすることができます。図8の直列インダクタはインピーダンス整合用素子で、ADCの帯域幅を最大にします。



図 6. 70MHz ~ 170MHz の入力周波数用の 推奨フロントエンド回路



図7. 170MHz~300MHzの入力周波数用の 推奨フロントエンド回路



図8. 入力周波数が300MHzを超える場合の 推奨フロントエンド回路

LINEAR TECHNOLOGY

#### リファレンスの動作

1.5Vのバンドギャップ・リファレンス、差動アンプ、およびスイッチングと制御の回路で構成されるLTC2284のリファレンス回路を図9に示します。内部電圧リファレンスはピンで選択可能な2V(差動 $\pm$ 1V)または $\pm$ 1V(差動 $\pm$ 0.5V)の2つの入力レンジに設定することができます。SENSEピンを $\pm$ 2Vの範囲が選択され、SENSEピンを $\pm$ 2Vの範囲が選択されます。

1.5Vのバンドギャップ・リファレンスは2つの機能を果たします。このリファレンスの出力は任意の外部入力回路の同相電圧を設定するためのDCバイアス点を提供します。さらに、差動アンプと一緒に使用されて、内部のADC回路が必要とする差動リファレンス・レベルを生成します。1.5Vリファレンスの出力VCMには外付けのバイパス・コンデンサが必要です。このコンデンサは、内部回路と外部回路に対して高周波で低インピーダンスのグランド経路を確保します。



図9. 等価リファレンス回路

差動アンプはADCの"H"リファレンスと"L"リファレンスを生成します。高速スイッチング回路がこれらの出力に接続されているので、これらの出力は外部でバイパスする必要があります。各出力には2つのピンがあります。パッケージのインダクタンスを減らすために複数の出力ピンを必要とします。バイパス・コンデンサは図9に示すように接続する必要があります。ADCの各チャネルのリファレンスは独立しており、バイパス・コンデンサも各チャネル専用です。2つのチャネルで使用する入力範囲は、同じでも別々でもかまいません。

ピンで選択可能な範囲の間にくる他の電圧範囲は、図10に示すように、2つの外付け抵抗を使って設定することができます。外部リファレンスを使って、その出力を直接または抵抗分割器を通してSENSEに与えることができます。ロジック・デバイスを使ってSENSEピンをドライブすることは推奨しません。SENSEピンはできるだけコンバータの近くで適切なレベルに接続します。SENSEピンを外部からドライブする場合、1µFのセラミック・コンデンサを使ってデバイスのできるだけ近くでグランドにバイパスします。チャネル間の整合を最適化するため、外部リファレンスはSENSEAおよびSENSEBに接続します。



図 10. 1.5V レンジの ADC

#### 入力範囲

入力範囲はアプリケーションに基づいて設定することができます。2Vの入力範囲では優れたSFDRを保ったまま最良のSNRが得られます。1Vの入力範囲のSFDR性能はさらに優れていますが、SNRは5.7dBだけ低下します。「標準的性能特性」のセクションを参照してください。

#### クロック入力のドライブ

CLK入力はCMOSまたはTTLレベルの信号で直接ドライブすることができます。CLKピンの前にジッタの小さな方形波発生回路を置いて正弦波のクロックを使うこともできます(図11)。





図11. 正弦波シングルエンド CLK ドライブ

LTC2284のノイズ特性はアナログ入力に依存しますが、同程度にクロック信号の品質に依存することがあります。クロック信号に何らかのノイズがあると、追加のアパーチャ・ジッタが生じ、本来のADCアパーチャ・ジッタにRMSとして加算されます。

高い入力周波数をデジタル変換する場合など、ジッタに対する要求が厳しいアプリケーションではできるだけ大きな振幅を使います。また、正弦波信号でADCをクロック駆動する場合は、クロック信号にフィルタをかけて広帯域ノイズとソースによって生じた歪み積を減らします。

CLKAとCLKBを互いに短絡して、同じクロック信号源で駆動することを推奨します。2つのチャネルがアナログ入力をサンプリングする間に短時間の時間遅延が必要な場合は、CLKAおよびCLKBを2つの異なる信号で駆動することができます。この遅延が1nsを超えると、デバイスの性能が低下する可能性があります。CLKAおよびCLKBは非同期信号で駆動しないでください。

図12および13に、差動クロックをシングルエンドCLK入力に変換するための代替手段を示します。トランスを使用することで、位相ノイズへの寄与が増えることはありません。LVDSまたはPECLからCMOSへの変換器は、トランスを使用する解決策と比較して、70MHz未満では性能の低下がわずかですが、140MHzではSNRが劣化します。受信される信号の特性も、SNRが劣化する程度に大きく影響します。公称電力レベルがフルスケールを少なくとも6dB~8dB下回る必要があるWCDMAやOFDMなどの波高率の高い信号の場合、これらの変換器の使用が与える影響は少なくなります。



IF LVDS USE FIN1002 OR FIN1018. FOR PECL, USE AZ1000ELT21 OR SIMILAR

## 図 12. LVDS または PECL から CMOS へのコンバータを使用した CLK のドライブ



図13. トランスを使用したLVDS または PECL CLKのドライブ

例におけるトランスは、使用している信号に適した終端を使用して終端することができます。電圧の低い差動信号が検討されている場合、1:4のインピーダンス比を持つトランスを使用することを推奨します。差動信号が異なるプレーン上で発生する場合、A/D コンバータに近づけたコンデンサを介して、センタータップをグランドにバイパスすることができます。入力でコンデンサを使用すると、ピーキングが発生する場合があり、伝送線路の長さによっては、 $10\Omega \sim 20\Omega$  の直列抵抗が必要になることがあります。この直列抵抗は、隣接するデジタル信号によってクロック・ラインに発生する可能性のある高周波ノイズを除去するためのローパス・フィルタ、および反射の減衰メカニズムの両方として機能します。

LINEAR TECHNOLOGY

#### 最大変換レートと最小変換レート

LTC2284の最大変換レートは105Mspsです。LTC2284のサンプル・レートの下限は、サンプル・ホールド回路の電圧低下によって決まります。このADCのパイプライン・アーキテクチャでは、アナログ信号を小容量のコンデンサに保存することに依存しています。コンデンサは接合部の漏れ電流によって放電します。LTC2284の規定最小動作周波数は1Mspsです。

#### クロック・デューティ・サイクル・スタビライザ

入力クロックのデューティ・サイクルが50%でない場合でも、オプションのクロック・デューティ・サイクル・スタビライザ回路により、高性能が確保されます。ほとんどのアプリケーションでは、クロック・デューティ・サイクル・スタビライザの使用を推奨します。クロック・デューティ・サイクル・スタビライザを使用するには、外付け抵抗を使ってMODEピンを1/3VDDまたは2/3VDDに接続します。

この回路はCLKピンの立ち上がりエッジを使って、アナログ入力をサンプリングします。CLKの立ち下がりエッジは無視され、フェーズロック・ループにより内部で立ち下がりエッジが生成されます。入力クロックのデューティ・サイクルは40%~60%の範囲で変化することができ、クロック・デューティ・サイクル・スタビライザは内部デューティ・サイクルを50%に保ちます。クロックが長時間オフする場合、デューティ・サイクル・スタビライザ回路のPLLが入力クロックにロックするのに100クロック・サイクルを必要とします。

サンプル・レートを迅速に変更する必要のあるアプリケーションでは、クロック・デューティサイクル・スタビライザをディスエーブルすることができます。デューティ・サイクル・スタビライザをディスエーブルする場合は、サンプリング・クロックのデューティ・サイクルが50% (±5%)になるように注意してください。

表1. 出力コードと入力電圧

| A <sub>IN</sub> + – A <sub>IN</sub> -<br>(2V レンジ) | 0F | D13~D0<br>(オフセット・バイナリ)                 | D13~D0<br>(2の補数)                       |
|---------------------------------------------------|----|----------------------------------------|----------------------------------------|
| >+1.000000V                                       | 1  | 11 1111 1111 1111                      | 01 1111 1111 1111                      |
| +0.999878V<br>+0.999756V                          | 0  | 11 1111 1111 1111<br>11 1111 1111 1110 | 01 1111 1111 1111<br>01 1111 1111 1110 |
| +0.000122V                                        | 0  | 10 0000 0000 0001                      | 00 0000 0000 0001                      |
| 0.000000V                                         | 0  | 10 0000 0000 0000                      | 00 0000 0000 0000                      |
| -0.000122V                                        | 0  | 01 1111 1111 1111                      | 11 1111 1111 1111                      |
| -0.000244V                                        | 0  | 01 1111 1111 1110                      | 11 1111 1111 1110                      |
| -0.999878V                                        | 0  | 00 0000 0000 0001                      | 10 0000 0000 0001                      |
| -1.00000V                                         | 0  | 00 0000 0000 0000                      | 10 0000 0000 0000                      |
| <-1.000000V                                       | 1  | 00 0000 0000 0000                      | 10 0000 0000 0000                      |

#### デジタル出力

アナログ入力電圧、デジタル・データ・ビット、およびオーバーフロー・ビットの相互関係を表1に示します。

#### デジタル出力バッファ

1個の出力バッファの等価回路を図14に示します。各バッファはOV<sub>DD</sub>とOGNDから給電され、ADC電源とグランドからは分離されています。出力ドライバにNチャネル・トランジスタが追加されているので低電圧まで動作可能です。出力に直列接続された内部抵抗により、外部回路から見ると出力は $50\Omega$ に見えるので、外部の減衰抵抗が不要になることがあります。

全ての高速/高分解能コンバータの場合と同様、デジタル出力負荷が性能に影響を与えることがあります。デジタル出力と敏感な入力回路の間に生じる恐れのある相互反応を抑えるため、LTC2284のデジタル出力はできるだけ小さな容量性負荷をドライブするようにします。フルスピード動作を行う場合は、容量性負荷を10pF以下に抑えます。

OV<sub>DD</sub>電圧を低くすることも、デジタル出力からの干渉を減ら すのに役立ちます。



図14. デジタル出力バッファ



#### データ形式

LTC2284のパラレル・デジタル出力は、MODEピンを使用して、オフセット・バイナリまたは2の補数の形式を選択できます。 MODEをGNDまたは $1/3V_{DD}$ に接続すると、オフセット・バイナリの出力形式が選択されます。MODEを $2/3V_{DD}$ または $V_{DD}$ に接続すると、2の補数の出力形式が選択されます。外付け抵抗分割器を使って $1/3V_{DD}$ または $2/3V_{DD}$ のロジック値を設定することができます。MODEピンのロジック状態を表2に示します。

#### 表2. MODEピンの機能

| MODEピン             | 出力形式       | クロック・デューティ・<br>サイクル・スタビライザ |
|--------------------|------------|----------------------------|
| 0                  | オフセット・バイナリ | オフ                         |
| 1/3V <sub>DD</sub> | オフセット・バイナリ | オン                         |
| 2/3V <sub>DD</sub> | 2の補数       | オン                         |
| $V_{DD}$           | 2の補数       | オフ                         |

#### オーバーフロー・ビット

OFがロジック"H"を出力すると、コンバータにはオーバーレンジまたはアンダーレンジのいずれかが生じます。

#### 出力ドライバの電源

出力専用の電源ピンとグランド・ピンが備わっているので、出力ドライバをアナログ回路から分離することができます。デジタル出力バッファの電源OVDDは、ロジックをドライブするのと同じ電源に接続します。例えば、1.8V電源から電力を供給されているDSPをコンバータがドライブする場合、OVDDは同じ1.8V電源に接続します。

500mV~3.6Vの任意の電圧でOV<sub>DD</sub>に給電できます。 OGNDはGND~1Vの任意の電圧で電力供給を受けること ができ、OV<sub>DD</sub>より低くなければなりません。ロジック出力は、 OGNDからOV<sub>DD</sub>までの範囲で振幅します。

#### 出力イネーブル

出力イネーブル・ピン  $\overline{OE}$ を使って出力をディスエーブルすることができます。OEを"H"にすると、OFを含む全てのデータ出力がディスエーブルされます。データのアクセス時間やバスの解放時間は、フルスピード動作時に出力のイネーブルやディスエーブルをするには長すぎます。出力の"Hi-Z"状態は長期の休止時に使用することを意図しています。チャネルAおよびBは、独立した出力イネーブル・ピン( $\overline{OEA}$ 、 $\overline{OEB}$ )を備えています。

#### スリープ・モードとナップ・モード

節電のため、コンバータをシャットダウン・モードまたはナップ・モードにすることができます。SHDNをGNDに接続すると通常動作になります。SHDNをVDDに接続し、OEをVDDに接続するとスリープ・モードになり、リファレンスを含む全ての回路をパワーダウンし、電力損失は標準で1mWになります。スリープ・モードから回復するとき、リファレンスのコンデンサを再充電して安定化する必要があるので、出力データが有効になるまで数ミリ秒かかります。SHDNをVDDに接続し、OEをGNDに接続するとナップ・モードになり、電力損失は標準で30mWになります。ナップ・モードでは内蔵リファレンス回路はオンしたままなので、ナップ・モードからの回復はスリープ・モードからの回復よりも速く、標準で100クロック・サイクルしかかかりません。スリープとナップの両方のモードで全てのデジタル出力はディスエーブルされ、"Hi-Z"状態になります。

チャネルAおよびBは、独立したSHDNピン(SHDNA、SHDNB)を備えています。チャネルAはSHDNAと $\overline{OEA}$ によって制御され、チャネルBはSHDNBと $\overline{OEB}$ によって制御されます。2つのチャネルのナップ・モード、スリープ・モード、出力イネーブル・モードは完全に独立しているので、一方のチャネルを動作させながら、もう一方のチャネルをナップ・モードまたはスリープ・モードにすることができます。

#### デジタル出力マルチプレクサ

サンプル・レートが80Msps以下である場合は、LTC2284のデジタル出力を単一のデータ・バスに多重化することができます。MUXピンは、2つのデータ・バスを切り替えるデジタル入力です。MUXが"H"の場合、チャネルAはDA0~DA13、OFAに出力され、チャネルBはDB0~DB13、OFBに出力されます。MUXが"L"の場合は出力バスが切り替えられ、チャネルAはDB0~DB13、OFBに出力されて、チャネルBはDA0~DA13、OFAに出力されます。両方のチャネルを1つの出力バスに多重化するには、MUX、CLKA、およびCLKBを互いに接続します(多重化モードについては、「タイミング図」を参照)。多重化されたデータはどちらかのデータ・バスで利用することができます。使用しないデータ・バスはOEピンによりディスエーブルすることができます。

LINEAR TECHNOLOGY

#### 接地とバイパス

LTC2284には、切れ目のないきれいなグランド・プレーンを備えたプリント回路基板が必要です。内部グランド・プレーンを備えた多層基板を推奨します。プリント回路基板のレイアウトでは、デジタル信号線とアナログ信号線をできるだけ離すようにします。特に、デジタル・トラックをアナログ信号トラックと並べて配置したり、ADCの下に配置したりしないように注意してください。

 $V_{DD}$ 、 $OV_{DD}$ 、 $V_{CM}$ 、REFH、REFLの各ピンには、高品質のセラミック・バイパス・コンデンサを使用します。バイパス・コンデンサは、できるだけピンの近くに配置する必要があります。特に重要なのは、REFHとREFLの間に配置する $0.1\mu F$ のコンデンサです。このコンデンサはできるだけデバイスに近づけて (1.5mm以内)配置してください。0402サイズのセラミック・コンデンサを推奨します。REFHとREFLの間の大きい $2.2\mu F$ コンデンサはこれよりいくらか離れてもかまいません。ピンとバイパス・コンデンサを接続するトレースは短くする必要があり、幅はできるだけ広くします。

LTC2284の差動入力は平行に配線し、互いに近づけるようにします。入力トレースはできるだけ短くして容量を小さくし、ノイズを拾わないようにします。

#### 熱伝達

LTC2284が発生する熱の大部分はダイから底面の露出パッドとパッケージのピンを通ってプリント回路基板に伝わります。優れた電気的性能と熱性能を得るには、露出パッドをPC基板の大きな接地されたパッドに半田付けします。全てのグランド・ピンを面積が十分大きなグランド・プレーンに接続することが重要です。

#### アンダーサンプリングのクロック・ソース

アンダーサンプリングでは、クロック・ソースに対する要求レベルが高くなり、入力周波数が高いほどクロックのジッタや位相ノイズに対して敏感になります。フルスケール信号のSNRを70MHzで1dBだけ低下させるクロック・ソースは、SNRを140MHzでは3dB、190MHzでは4.5dBだけ低下させます。

クロック周波数の絶対精度が比較的重要ではなく、1つのADCだけが必要とされる場合、SaronixやVectronなどのメー

カーの3Vメタルキャン発振器をADCの近くに配置してADCに直接接続することができます。ADCまでいくらかでも距離がある場合、何らかのソース終端を行って、たとえ数分の1インチでも生じる可能性のあるリンギングを抑えます。クロックが電源の値をオーバーシュートしないようにする必要があります。オーバーシュートすると性能が低下します。正弦波のクロック・ソースでない限り、クロック信号は狭帯域のフィルタを通さないでください。狭帯域のフィルタを通すと、標準的なデジタル・クロック信号に含まれる立ち上がり時間と立ち下がり時間の影響が位相ノイズに反映されるからです。

位相ノイズが最も小さい発振器は出力がシングルエンドの正 弦波であり、これらのデバイスの場合は、ADCの近くにフィル タを使用すると効果的な場合があります。このフィルタはADC に近づけて配置して、往復の反射時間を短くするとともに、フィ ルタとADCの間のトレースが外部の影響を受けにくくします。 近接位相ノイズの影響を受けやすい場合、発振器の電源と全 てのバッファは非常に安定したものでなければなりません。電 源が安定していないと、電源による伝播遅延の変動によって 位相ノイズが生じます。これらのクロック・ソースはデジタル・デ バイスと見なされるかもしれませんが、それらをデジタル電源 で動作させないでください。そのクロックがFPGAなどのデジ タル・デバイスをドライブするのにも使用される場合、発振器 と全てのクロックのファンアウト・デバイスをADCの近くに配 置し、ADCへの配線を優先させます。FPGAへのクロック信 号はドライバで直列終端を行い、FPGAからの高周波ノイズ がクロックのファンアウト・デバイスのサブストレートの状態を 乱さないようにします。FPGAをプログラム可能な分割器とし て使用する場合、元の発振器を使って信号の時間合せを行 う必要があり、タイミング調整用フリップ・フロップと発振器を ADCに近づけて配置し、十分に安定した電源から電力を供 給します。

複数のADCが存在する場合、またはクロック・ソースがいくらか離れている場合、クロックを差動で分配することを推奨します。これは、EMIの観点からだけでなく、デジタル・ソースからの放射ノイズや多層PCBの層間に存在する導波路内を伝播するノイズを防ぐ観点からも推奨します。この差動ペアは互いに近接させ、他の信号から離す必要があります。差動ペアは、両側にトレース間隔の少なくとも3倍の距離をとって銅でガードを設け、1/4インチ以下の間隔でビアを使って接地します。



















#### パッケージ

#### **UP Package** 64-Lead Plastic QFN (9mm × 9mm) (Reference LTC DWG # 05-08-1705)



RECOMMENDED SOLDER PAD PITCH AND DIMENSIONS



- -----1. 図面は JEDEC のパッケージ外形 MO-220 のバリエーション(WNJR-5)に適合
- 2. 全ての寸法はミリメートル
- 2. 王 (いっかはマンケードル)
  3. パッケージ底面の露出パッドの寸法にはモールドのパリを含まない。 モールドのパリは(もしあれば)各サイドで 0.20mm を超えないこと
- 4. 露出パッドは半田メッキとする
- 5. 灰色の部分はパッケージの上面と底面のピン1の位置の参考に過ぎない
- 6. 図は実寸とは異なる

2284fa



BOTTOM VIEW—EXPOSED PAD

## 関連製品

| 製品番号    | 概要                     | 注釈                                 |
|---------|------------------------|------------------------------------|
| LTC2220 | 12ビット、170Msps ADC      | 890mW、SNR:67.5dB、9mm×9mm QFNパッケージ  |
| LTC2221 | 12ビット、135Msps ADC      | 630mW、SNR:67.5dB、9mm×9mm QFNパッケージ  |
| LTC2222 | 12ビット、105Msps ADC      | 475mW、SNR:67.9dB、7mm×7mm QFN パッケージ |
| LTC2223 | 12ビット、80Msps ADC       | 366mW、SNR:68dB、7mm×7mm QFNパッケージ    |
| LTC2224 | 12ビット、135Msps ADC      | 630mW、SNR:67.5dB、7mm×7mm QFNパッケージ  |
| LTC2225 | 12ビット、10Msps ADC       | 60mW、SNR:71.4dB、5mm×5mm QFNパッケージ   |
| LTC2226 | 12ビット、25Msps ADC       | 75mW、SNR:71.4dB、5mm×5mm QFNパッケージ   |
| LTC2227 | 12ビット、40Msps ADC       | 120mW、SNR:71.4dB、5mm×5mm QFNパッケージ  |
| LTC2228 | 12ビット、65Msps ADC       | 205mW、SNR:71.3dB、5mm×5mm QFNパッケージ  |
| LTC2230 | 10ビット、170Msps ADC      | 890mW、SNR:67.5dB、9mm×9mm QFNパッケージ  |
| LTC2231 | 10ビット、135Msps ADC      | 630mW、SNR:67.5dB、9mm×9mm QFNパッケージ  |
| LTC2232 | 10ビット、105Msps ADC      | 475mW、SNR:61.3dB、7mm×7mm QFNパッケージ  |
| LTC2233 | 10ビット、80Msps ADC       | 366mW、SNR:61.3dB、7mm×7mm QFNパッケージ  |
| LTC2245 | 14ビット、10Msps ADC       | 60mW、SNR:74.4dB、5mm×5mm QFNパッケージ   |
| LTC2246 | 14ビット、25Msps ADC       | 75mW、SNR:74.5dB、5mm×5mm QFNパッケージ   |
| LTC2247 | 14ビット、40Msps ADC       | 120mW、SNR:74.4dB、5mm×5mm QFNパッケージ  |
| LTC2248 | 14ビット、65Msps ADC       | 205mW、SNR:74.3dB、5mm×5mm QFNパッケージ  |
| LTC2249 | 14ビット、80Msps ADC       | 222mW、SNR:73dB、5mm×5mm QFNパッケージ    |
| LTC2254 | 14ビット、105Msps ADC      | 320mW、SNR:72.5dB、5mm×5mm QFNパッケージ  |
| LTC2255 | 14ビット、125Msps ADC      | 395mW、SNR:72.4dB、5mm×5mm QFNパッケージ  |
| LTC2280 | 10ビット、デュアル 105Msps ADC | 540mW、SNR:61.6dB、9mm×9mm QFNパッケージ  |
| LTC2282 | 12ビット、デュアル 105Msps ADC | 540mW、SNR:70.1dB、9mm×9mm QFNパッケージ  |
| LTC2286 | 10ビット、デュアル 25Msps ADC  | 150mW、SNR:61.8dB、9mm×9mm QFNパッケージ  |
| LTC2287 | 10ビット、デュアル 40Msps ADC  | 235mW、SNR:61.8dB、9mm×9mm QFNパッケージ  |
| LTC2288 | 10ビット、デュアル65Msps ADC   | 400mW、SNR:61.8dB、9mm×9mm QFNパッケージ  |
| LTC2289 | 10ビット、デュアル 80Msps ADC  | 422mW、SNR:61dB、9mm×9mm QFNパッケージ    |
| LTC2290 | 12ビット、デュアル 10Msps ADC  | 120mW、SNR:71.3dB、9mm×9mm QFNパッケージ  |
| LTC2291 | 12ビット、デュアル25Msps ADC   | 150mW、SNR:71.5dB、9mm×9mm QFNパッケージ  |
| LTC2292 | 12ビット、デュアル 40Msps ADC  | 235mW、SNR:71.4dB、9mm×9mm QFNパッケージ  |
| LTC2293 | 12ビット、デュアル 65Msps ADC  | 400mW、SNR:71.3dB、9mm×9mm QFNパッケージ  |
| LTC2294 | 12ビット、デュアル 80Msps ADC  | 422mW、SNR:70.6dB、9mm×9mm QFNパッケージ  |
| LTC2295 | 14ビット、デュアル 10Msps ADC  | 120mW、SNR:74.4dB、9mm×9mm QFNパッケージ  |
| LTC2296 | 14ビット、デュアル 25Msps ADC  | 150mW、SNR:74.5dB、9mm×9mm QFNパッケージ  |
| LTC2297 | 14ビット、デュアル40Msps ADC   | 235mW、SNR:74.4dB、9mm×9mm QFNパッケージ  |
| LTC2298 | 14ビット、デュアル65Msps ADC   | 400mW、SNR:74.3dB、9mm×9mm QFNパッケージ  |
| LTC2299 | 14ビット、デュアル80Msps ADC   | 444mW、SNR:73dB、9mm×9mm QFNパッケージ    |