

## 特長

- SNR: 70.8dB
- SFDR: 85dB
- 低消費電力: 124mW/103mW/87mW
- 1.8V単電源
- CMOS、DDR CMOSまたはDDR LVDS出力
- 選択可能な入力範囲: 1V<sub>P-P</sub>~2V<sub>P-P</sub>
- フルパワー帯域幅が800MHzのサンプル/ホールド
- オプションのデータ出力ランダマイザ
- オプションのクロック・デューティ・サイクル・スタビライザ
- シャットダウン・モードとナップ・モード
- 設定用のシリアルSPIポート
- ピン互換の14ビットおよび12ビット・バージョン
- 40ピン6mm×6mm QFNパッケージ

## アプリケーション

- 通信機器
- セルラ基地局
- ソフトウェア無線
- 携帯型医療用画像処理
- マルチチャネル・データ収集
- 非破壊試験

## 概要

LTC<sup>®</sup>2261-12/LTC2260-12/LTC2259-12は、高周波の広いダイナミックレンジの信号をデジタル化するサンプリング12ビットA/Dコンバータです。SNRが70.8dB、SFDRが85dBという優れたAC特性を備えているため、要求の厳しい通信アプリケーションに最適です。また、0.17psRMSという極めて低いジッタにより、優れたノイズ性能を維持しながらIF周波数をアンダーサンプリングできます。

DC仕様では、±0.3LSB（標準）のINLと±0.1LSB（標準）のDNL、全温度範囲でミッシング・コードがないことが規定されています。遷移ノイズは0.3LSBRMSと低く抑えられています。

デジタル出力は、フルレートCMOS、ダブル・データレートCMOS、ダブル・データレートLVDSのいずれかに設定可能です。独立した出力電源により、1.2V~1.8Vの範囲でのCMOS出力振幅が可能です。

ENC<sup>+</sup>およびENC<sup>-</sup>入力は、正弦波、PECL、LVDS、TTLまたはCMOS入力で差動またはシングルエンド・ドライブ可能です。また、オプションのクロック・デューティ・サイクル・スタビライザにより、広範なクロック・デューティ・サイクルにわたってフルスピードで高い性能を発揮できます。

**L**、**LT**、**LTC**、**LTM**、**Linear Technology**およびLinearのロゴはリニアテクノロジー社の登録商標です。その他すべての商標の所有権は、それぞれの所有者に帰属します。

## 標準的応用例



2トーンFFT、f<sub>IN</sub> = 70MHz および 75MHz



226112 TA01b

# LTC2261-12

## LTC2260-12/LTC2259-12

### 絶対最大定格 (Note 1, 2)

|                                                                   |                         |                              |                          |
|-------------------------------------------------------------------|-------------------------|------------------------------|--------------------------|
| 電源電圧 ( $V_{DD}$ , $0V_{DD}$ )                                     | -0.3V~2V                | デジタル出力電圧                     | -0.3V~( $0V_{DD}$ +0.3V) |
| アナログ入力電圧 ( $A_{IN}^+$ , $A_{IN}^-$ ,<br>PAR/SER, SENSE) (Note 3)  | -0.3V~( $V_{DD}$ +0.2V) | 動作温度範囲:                      |                          |
| デジタル入力電圧 ( $ENC^+$ , $ENC^-$ , $\bar{CS}$ ,<br>SDI, SCK) (Note 4) | -0.3V~3.9V              | LTC2261C, LTC2260C, LTC2259C | 0°C~70°C                 |
| SDO (Note 4)                                                      | -0.3V~3.9V              | LTC2261I, LTC2260I, LTC2259I | -40°C~85°C               |
|                                                                   |                         | 保存温度範囲                       | -65°C~150°C              |

### ピン配置



## 発注情報

| 鉛フリー仕様            | テープアンドリール           | 製品マーキング*     | パッケージ                           | 温度範囲          |
|-------------------|---------------------|--------------|---------------------------------|---------------|
| LTC2261CUJ-12#PBF | LTC2261CUJ-12#TRPBF | LTC2261UJ-12 | 40-Lead (6mm × 6mm) Plastic QFN | 0°C to 70°C   |
| LTC2261IUJ-12#PBF | LTC2261IUJ-12#TRPBF | LTC2261UJ-12 | 40-Lead (6mm × 6mm) Plastic QFN | -40°C to 85°C |
| LTC2260CUJ-12#PBF | LTC2260CUJ-12#TRPBF | LTC2260UJ-12 | 40-Lead (6mm × 6mm) Plastic QFN | 0°C to 70°C   |
| LTC2260IUJ-12#PBF | LTC2260IUJ-12#TRPBF | LTC2260UJ-12 | 40-Lead (6mm × 6mm) Plastic QFN | -40°C to 85°C |
| LTC2259CUJ-12#PBF | LTC2259CUJ-12#TRPBF | LTC2259UJ-12 | 40-Lead (6mm × 6mm) Plastic QFN | 0°C to 70°C   |
| LTC2259IUJ-12#PBF | LTC2259IUJ-12#TRPBF | LTC2259UJ-12 | 40-Lead (6mm × 6mm) Plastic QFN | -40°C to 85°C |

さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。 \*温度グレードは出荷時のコンテナのラベルで識別されます。  
非標準の鉛ベース仕様の製品については、弊社または弊社代理店にお問い合わせください。

鉛フリー仕様の製品マーキングの詳細については、<http://www.linear-tech.co.jp/leadfree/> をご覧ください。  
テープアンドリールの仕様の詳細については、<http://www.linear-tech.co.jp/tapeandreel/> をご覧ください。

## コンバータの特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 5)

| PARAMETER                     | CONDITIONS                         | LTC2261-12 |      |           | LTC2260-12 |      |           | LTC2259-12 |      |           | UNITS |                              |
|-------------------------------|------------------------------------|------------|------|-----------|------------|------|-----------|------------|------|-----------|-------|------------------------------|
|                               |                                    | MIN        | TYP  | MAX       | MIN        | TYP  | MAX       | MIN        | TYP  | MAX       |       |                              |
| Resolution (No Missing Codes) |                                    | ●          | 12   |           | 12         |      |           | 12         |      |           | Bits  |                              |
| Integral Linearity Error      | Differential Analog Input (Note 6) | ●          | -1   | $\pm 0.3$ | 1          | -1   | $\pm 0.3$ | 1          | -1   | $\pm 0.3$ | 1     | LSB                          |
| Differential Linearity Error  | Differential Analog Input          | ●          | -0.4 | $\pm 0.1$ | 0.4        | -0.4 | $\pm 0.1$ | 0.4        | -0.4 | $\pm 0.1$ | 0.4   | LSB                          |
| Offset Error                  | (Note 7)                           | ●          | -9   | $\pm 1.5$ | 9          | -9   | $\pm 1.5$ | 9          | -9   | $\pm 1.5$ | 9     | mV                           |
| Gain Error                    | Internal Reference                 |            |      | $\pm 1.5$ |            |      | $\pm 1.5$ |            |      | $\pm 1.5$ |       | %FS                          |
|                               | External Reference                 | ●          | -1.5 | $\pm 0.4$ | 1.5        | -1.5 | $\pm 0.4$ | 1.5        | -1.5 | $\pm 0.4$ | 1.5   | %FS                          |
| Offset Drift                  |                                    |            |      | $\pm 20$  |            |      | $\pm 20$  |            |      | $\pm 20$  |       | $\mu\text{V}/^\circ\text{C}$ |
| Full-Scale Drift              | Internal Reference                 |            |      | $\pm 30$  |            |      | $\pm 30$  |            |      | $\pm 30$  |       | $\text{ppm}/^\circ\text{C}$  |
|                               | External Reference                 |            |      | $\pm 10$  |            |      | $\pm 10$  |            |      | $\pm 10$  |       | $\text{ppm}/^\circ\text{C}$  |
| Transition Noise              | External Reference                 |            |      | 0.3       |            |      | 0.3       |            |      | 0.3       |       | $\text{LSB}_{\text{RMS}}$    |

# LTC2261-12

## LTC2260-12/LTC2259-12

### アナログ入力

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 5)

| SYMBOL       | PARAMETER                                            | CONDITIONS                                              | MIN | TYP                     | MAX               | UNITS                                           |
|--------------|------------------------------------------------------|---------------------------------------------------------|-----|-------------------------|-------------------|-------------------------------------------------|
| $V_{IN}$     | Analog Input Range ( $A_{IN}^+ - A_{IN}^-$ )         | $1.7\text{V} < V_{DD} < 1.9\text{V}$                    | ●   |                         | 1 to 2            | $V_{P-P}$                                       |
| $V_{IN(CM)}$ | Analog Input Common Mode ( $A_{IN}^+ + A_{IN}^-$ )/2 | Differential Analog Input (Note 8)                      | ●   | $V_{CM} - 100\text{mV}$ | $V_{CM}$          | $V_{CM} + 100\text{mV}$                         |
| $V_{SENSE}$  | External Voltage Reference Applied to SENSE          | External Reference Mode                                 | ●   | 0.625                   | 1.250             | 1.300                                           |
| $I_{INCM}$   | Analog Input Common Mode Current                     | Per Pin, 125Msps<br>Per Pin, 105Msps<br>Per Pin, 80Msps |     |                         | 155<br>130<br>100 | $\mu\text{A}$<br>$\mu\text{A}$<br>$\mu\text{A}$ |
| $I_{IN1}$    | Analog Input Leakage Current                         | $0 < A_{IN}^+, A_{IN}^- < V_{DD}$ , No Encode           | ●   | -1                      | 1                 | $\mu\text{A}$                                   |
| $I_{IN2}$    | PAR/SER Input Leakage Current                        | $0 < \text{PAR/SER} < V_{DD}$                           | ●   | -3                      | 3                 | $\mu\text{A}$                                   |
| $I_{IN3}$    | SENSE Input Leakage Current                          | $0.625\text{V} < \text{SENSE} < 1.3\text{V}$            | ●   | -6                      | 6                 | $\mu\text{A}$                                   |
| $t_{AP}$     | Sample-and-Hold Acquisition Delay Time               |                                                         |     |                         | 0                 | ns                                              |
| $t_{JITTER}$ | Sample-and-Hold Acquisition Delay Jitter             |                                                         |     |                         | 0.17              | $\text{ps}_{\text{RMS}}$                        |
| CMRR         | Analog Input Common Mode Rejection Ratio             |                                                         |     |                         | 80                | dB                                              |
| BW-3B        | Full-Power Bandwidth                                 | Figure 6 Test Circuit                                   |     |                         | 800               | MHz                                             |

### ダイナミック精度

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。 $A_{IN} = -1\text{dBFS}$ 。(Note 5)

| SYMBOL  | PARAMETER                                             | CONDITIONS                                | LTC2261-12 |      |                      | LTC2260-12 |                      |      | LTC2259-12           |                      |     | UNITS |
|---------|-------------------------------------------------------|-------------------------------------------|------------|------|----------------------|------------|----------------------|------|----------------------|----------------------|-----|-------|
|         |                                                       |                                           | MIN        | TYP  | MAX                  | MIN        | TYP                  | MAX  | MIN                  | TYP                  | MAX |       |
| SNR     | Signal-to-Noise Ratio                                 | 5MHz Input<br>70MHz Input<br>140MHz Input | ●          | 69.4 | 70.8<br>70.7<br>70.4 | 69.4       | 70.8<br>70.7<br>70.4 | 69.1 | 70.6<br>70.5<br>70.2 | 70.6<br>70.5<br>70.2 | dB  |       |
| SFDR    | Spurious Free Dynamic Range<br>2nd or 3rd Harmonic    | 5MHz Input<br>70MHz Input<br>140MHz Input | ●          | 76   | 88<br>85<br>82       | 76         | 88<br>85<br>82       | 79   | 88<br>85<br>82       | 88<br>85<br>82       | dB  |       |
|         | Spurious Free Dynamic Range<br>4th Harmonic or Higher | 5MHz Input<br>70MHz Input<br>140MHz Input | ●          | 83   | 90<br>90<br>90       | 82         | 90<br>90<br>90       | 85   | 90<br>90<br>90       | 90<br>90<br>90       | dB  |       |
| S/(N+D) | Signal-to-Noise Plus<br>Distortion Ratio              | 5MHz Input<br>70MHz Input<br>140MHz Input | ●          | 68.6 | 70.6<br>70.4<br>70   | 68.6       | 70.6<br>70.4<br>70   | 68.8 | 70.4<br>70.3<br>69.9 | 70.4<br>70.3<br>69.9 | dB  |       |

### 内部リファレンスの特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 5)

| PARAMETER                          | CONDITIONS                               | MIN                              | TYP                | MAX                              | UNITS                 |
|------------------------------------|------------------------------------------|----------------------------------|--------------------|----------------------------------|-----------------------|
| $V_{CM}$ Output Voltage            | $I_{OUT} = 0$                            | $0.5 \cdot V_{DD} - 25\text{mV}$ | $0.5 \cdot V_{DD}$ | $0.5 \cdot V_{DD} + 25\text{mV}$ | V                     |
| $V_{CM}$ Output Temperature Drift  |                                          |                                  | $\pm 25$           |                                  | $\text{ppm}/\text{C}$ |
| $V_{CM}$ Output Resistance         | $-600\mu\text{A} < I_{OUT} < 1\text{mA}$ |                                  | 4                  |                                  | $\Omega$              |
| $V_{REF}$ Output Voltage           | $I_{OUT} = 0$                            | 1.225                            | 1.250              | 1.275                            | V                     |
| $V_{REF}$ Output Temperature Drift |                                          |                                  | $\pm 25$           |                                  | $\text{ppm}/\text{C}$ |
| $V_{REF}$ Output Resistance        | $-400\mu\text{A} < I_{OUT} < 1\text{mA}$ |                                  | 7                  |                                  | $\Omega$              |
| $V_{REF}$ Line Regulation          | $1.7\text{V} < V_{DD} < 1.9\text{V}$     |                                  | 0.6                |                                  | $\text{mV/V}$         |

## デジタル入力とデジタル出力

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 5)

| SYMBOL | PARAMETER | CONDITIONS | MIN | TYP | MAX | UNITS |
|--------|-----------|------------|-----|-----|-----|-------|
|--------|-----------|------------|-----|-----|-----|-------|

### エンコード入力(ENC<sup>+</sup>、ENC<sup>-</sup>)

#### 差動エンコード・モード(ENC<sup>-</sup>はGNDに接続されていない)

|           |                            |                                            |   |            |     |            |
|-----------|----------------------------|--------------------------------------------|---|------------|-----|------------|
| $V_{ID}$  | Differential Input Voltage | (Note 8)                                   | ● | 0.2        |     | V          |
| $V_{ICM}$ | Common Mode Input Voltage  | Internally Set<br>Externally Set (Note 8)  | ● | 1.2<br>1.1 | 1.6 | V          |
| $V_{IN}$  | Input Voltage Range        | ENC <sup>+</sup> , ENC <sup>-</sup> to GND | ● | 0.2        | 3.6 | V          |
| $R_{IN}$  | Input Resistance           | (See Figure 10)                            |   | 10         |     | k $\Omega$ |
| $C_{IN}$  | Input Capacitance          | (Note 8)                                   |   | 3.5        |     | pF         |

#### シングルエンド・エンコード・モード(ENC<sup>-</sup>はGNDに接続されている)

|          |                          |                         |   |     |     |            |
|----------|--------------------------|-------------------------|---|-----|-----|------------|
| $V_{IH}$ | High Level Input Voltage | $V_{DD} = 1.8\text{V}$  | ● | 1.2 |     | V          |
| $V_{IL}$ | Low Level Input Voltage  | $V_{DD} = 1.8\text{V}$  | ● |     | 0.6 | V          |
| $V_{IN}$ | Input Voltage Range      | ENC <sup>+</sup> to GND | ● | 0   | 3.6 | V          |
| $R_{IN}$ | Input Resistance         | (See Figure 11)         |   | 30  |     | k $\Omega$ |
| $C_{IN}$ | Input Capacitance        | (Note 8)                |   | 3.5 |     | pF         |

### デジタル入力(CS、SDI、SCK)

|          |                          |                                       |   |     |     |               |
|----------|--------------------------|---------------------------------------|---|-----|-----|---------------|
| $V_{IH}$ | High Level Input Voltage | $V_{DD} = 1.8\text{V}$                | ● | 1.3 |     | V             |
| $V_{IL}$ | Low Level Input Voltage  | $V_{DD} = 1.8\text{V}$                | ● |     | 0.6 | V             |
| $I_{IN}$ | Input Current            | $V_{IN} = 0\text{V}$ to $3.6\text{V}$ | ● | -10 | 10  | $\mu\text{A}$ |
| $C_{IN}$ | Input Capacitance        | (Note 8)                              |   | 3   |     | pF            |

### SDO出力(オープンドレイン出力。SDOを使用する場合、2kのプルアップ抵抗が必要)

|           |                                    |                                   |   |     |    |               |
|-----------|------------------------------------|-----------------------------------|---|-----|----|---------------|
| $R_{OL}$  | Logic Low Output Resistance to GND | $V_{DD} = 1.8\text{V}$ , SDO = 0V |   | 200 |    | $\Omega$      |
| $I_{OH}$  | Logic High Output Leakage Current  | SDO = 0V to $3.6\text{V}$         | ● | -10 | 10 | $\mu\text{A}$ |
| $C_{OUT}$ | Output Capacitance                 | (Note 8)                          |   | 4   |    | pF            |

### デジタル・データ出力(CMOSモード:フルデータレートとダブルデータレート)

#### $OV_{DD} = 1.8\text{V}$

|          |                           |                         |   |       |       |   |
|----------|---------------------------|-------------------------|---|-------|-------|---|
| $V_{OH}$ | High Level Output Voltage | $I_0 = -500\mu\text{A}$ | ● | 1.750 | 1.790 | V |
| $V_{OL}$ | Low Level Output Voltage  | $I_0 = 500\mu\text{A}$  | ● | 0.010 | 0.050 | V |

#### $OV_{DD} = 1.5\text{V}$

|          |                           |                         |  |  |       |   |
|----------|---------------------------|-------------------------|--|--|-------|---|
| $V_{OH}$ | High Level Output Voltage | $I_0 = -500\mu\text{A}$ |  |  | 1.488 | V |
| $V_{OL}$ | Low Level Output Voltage  | $I_0 = 500\mu\text{A}$  |  |  | 0.010 | V |

#### $OV_{DD} = 1.2\text{V}$

|          |                           |                         |  |  |       |   |
|----------|---------------------------|-------------------------|--|--|-------|---|
| $V_{OH}$ | High Level Output Voltage | $I_0 = -500\mu\text{A}$ |  |  | 1.185 | V |
| $V_{OL}$ | Low Level Output Voltage  | $I_0 = 500\mu\text{A}$  |  |  | 0.010 | V |

### デジタル・データ出力(LVDSモード)

|            |                                |                                                                                           |   |       |                |          |
|------------|--------------------------------|-------------------------------------------------------------------------------------------|---|-------|----------------|----------|
| $V_{OD}$   | Differential Output Voltage    | 100 $\Omega$ Differential Load, 3.5mA Mode<br>100 $\Omega$ Differential Load, 1.75mA Mode | ● | 247   | 350<br>175     | mV<br>mV |
| $V_{OS}$   | Common Mode Output Voltage     | 100 $\Omega$ Differential Load, 3.5mA Mode<br>100 $\Omega$ Differential Load, 1.75mA Mode | ● | 1.125 | 1.250<br>1.250 | V<br>V   |
| $R_{TERM}$ | On-Chip Termination Resistance | Termination Enabled, $OV_{DD} = 1.8\text{V}$                                              |   | 100   |                | $\Omega$ |

# LTC2261-12

## LTC2260-12/LTC2259-12

### 電源要件

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 9)

| SYMBOL                              | PARAMETER              | CONDITIONS                                         | LTC2261-12 |            |      | LTC2260-12 |              |      | LTC2259-12 |          |      | UNITS |          |
|-------------------------------------|------------------------|----------------------------------------------------|------------|------------|------|------------|--------------|------|------------|----------|------|-------|----------|
|                                     |                        |                                                    | MIN        | TYP        | MAX  | MIN        | TYP          | MAX  | MIN        | TYP      | MAX  |       |          |
| <b>CMOS出力モード:フルデータレートとダブルデータレート</b> |                        |                                                    |            |            |      |            |              |      |            |          |      |       |          |
| $V_{DD}$                            | Analog Supply Voltage  | (Note 10)                                          | ●          | 1.7        | 1.8  | 1.9        | 1.7          | 1.8  | 1.9        | 1.7      | 1.8  | 1.9   | V        |
| $OV_{DD}$                           | Output Supply Voltage  | (Note 10)                                          | ●          | 1.1        |      | 1.9        | 1.1          |      | 1.9        | 1.1      |      | 1.9   | V        |
| $I_{VDD}$                           | Analog Supply Current  | DC Input<br>Sine Wave Input                        | ●          | 68.7<br>70 | 81.1 |            | 57.1<br>58.3 | 67.4 |            | 48<br>49 | 56.6 |       | mA<br>mA |
| $I_{OVDD}$                          | Digital Supply Current | Sine Wave Input, $OV_{DD}=1.2\text{V}$             |            | 3.5        |      |            | 2.9          |      |            | 2.2      |      |       | mA       |
| $P_{DISS}$                          | Power Dissipation      | DC Input<br>Sine Wave Input, $OV_{DD}=1.2\text{V}$ | ●          | 124<br>130 | 146  |            | 103<br>108   | 122  |            | 87<br>91 | 102  |       | mW<br>mW |

### LVDS 出力モード

|            |                        |                                                      |   |              |              |     |              |              |     |              |              |     |          |
|------------|------------------------|------------------------------------------------------|---|--------------|--------------|-----|--------------|--------------|-----|--------------|--------------|-----|----------|
| $V_{DD}$   | Analog Supply Voltage  | (Note 10)                                            | ● | 1.7          | 1.8          | 1.9 | 1.7          | 1.8          | 1.9 | 1.7          | 1.8          | 1.9 | V        |
| $OV_{DD}$  | Output Supply Voltage  | (Note 10)                                            | ● | 1.7          |              | 1.9 | 1.7          |              | 1.9 | 1.7          |              | 1.9 | V        |
| $I_{VDD}$  | Analog Supply Current  | Sine Wave Input                                      | ● | 73.6         | 86.9         |     | 61.9         | 73.1         |     | 52.7         | 62.2         |     | mA       |
| $I_{OVDD}$ | Digital Supply Current | Sine Input, 1.75mA Mode<br>$(OV_{DD} = 1.8\text{V})$ | ● | 18.8<br>36.7 | 22.2<br>43.3 |     | 18.8<br>36.7 | 22.2<br>43.3 |     | 18.8<br>36.7 | 22.2<br>43.3 |     | mA       |
| $P_{DISS}$ | Power Dissipation      | Sine Input, 1.75mA Mode<br>Sine Input, 3.5mA Mode    | ● | 166<br>199   | 196<br>235   |     | 145<br>177   | 172<br>210   |     | 129<br>161   | 152<br>190   |     | mW<br>mW |

### すべての出力モード

|               |                                                                                              |  |  |     |  |     |  |     |  |     |  |    |
|---------------|----------------------------------------------------------------------------------------------|--|--|-----|--|-----|--|-----|--|-----|--|----|
| $P_{SLEEP}$   | Sleep Mode Power                                                                             |  |  | 0.5 |  | 0.5 |  | 0.5 |  | 0.5 |  | mW |
| $P_{NAP}$     | Nap Mode Power                                                                               |  |  | 9   |  | 9   |  | 9   |  | 9   |  | mW |
| $P_{DIFFCLK}$ | Power Increase with Differential Encode Mode Enabled<br>(No Increase for Nap or Sleep Modes) |  |  | 10  |  | 10  |  | 10  |  | 10  |  | mW |

### タイミング特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 5)

| SYMBOL   | PARAMETER                                 | CONDITIONS                                            | LTC2261-12 |            |        | LTC2260-12 |              |              | LTC2259-12 |              |              | UNITS      |          |
|----------|-------------------------------------------|-------------------------------------------------------|------------|------------|--------|------------|--------------|--------------|------------|--------------|--------------|------------|----------|
|          |                                           |                                                       | MIN        | TYP        | MAX    | MIN        | TYP          | MAX          | MIN        | TYP          | MAX          |            |          |
| $t_S$    | Sampling Frequency                        | (Note 10)                                             | ●          | 1          | 125    | 1          |              | 105          | 1          |              | 80           | MHz        |          |
| $t_L$    | ENC Low Time (Note 8)                     | Duty Cycle Stabilizer Off<br>Duty Cycle Stabilizer On | ●          | 3.8<br>2.0 | 4<br>4 | 500<br>500 | 4.52<br>2.00 | 4.76<br>4.76 | 500<br>500 | 5.93<br>2.00 | 6.25<br>6.25 | 500<br>500 | ns<br>ns |
| $t_H$    | ENC High Time (Note 8)                    | Duty Cycle Stabilizer Off<br>Duty Cycle Stabilizer On | ●          | 3.8<br>2.0 | 4<br>4 | 500<br>500 | 4.52<br>2.00 | 4.76<br>4.76 | 500<br>500 | 5.93<br>2.00 | 6.25<br>6.25 | 500<br>500 | ns<br>ns |
| $t_{AP}$ | Sample-and-Hold<br>Acquisition Delay Time |                                                       |            | 0          |        | 0          |              | 0            |            | 0            |              | ns         |          |

| SYMBOL                                       | PARAMETER           | CONDITIONS                                   | MIN | TYP | MAX        | UNITS |                  |
|----------------------------------------------|---------------------|----------------------------------------------|-----|-----|------------|-------|------------------|
| <b>デジタルデータ出力(CMOSモード:フルデータレートとダブルデータレート)</b> |                     |                                              |     |     |            |       |                  |
| $t_D$                                        | ENC to Data Delay   | $C_L = 5\text{pF}$ (Note 8)                  | ●   | 1.1 | 1.7        | 3.1   | ns               |
| $t_C$                                        | ENC to CLKOUT Delay | $C_L = 5\text{pF}$ (Note 8)                  | ●   | 1   | 1.4        | 2.6   | ns               |
| $t_{SKEW}$                                   | DATA to CLKOUT Skew | $t_D - t_C$ (Note 8)                         | ●   | 0   | 0.3        | 0.6   | ns               |
|                                              | Pipeline Latency    | Full-Data Rate Mode<br>Double-Data Rate Mode |     |     | 5.0<br>5.5 |       | Cycles<br>Cycles |

## タイミング特性

●は全動作温度範囲での規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値。(Note 5)

| SYMBOL                       | PARAMETER                    | CONDITIONS                                                                            | MIN    | TYP       | MAX | UNITS    |
|------------------------------|------------------------------|---------------------------------------------------------------------------------------|--------|-----------|-----|----------|
| <b>デジタル・データ出力(LVDSモード)</b>   |                              |                                                                                       |        |           |     |          |
| $t_D$                        | ENC to Data Delay            | $C_L = 5\text{pF}$ (Note 8)                                                           | ●      | 1.1       | 1.8 | 3.2      |
| $t_C$                        | ENC to CLKOUT Delay          | $C_L = 5\text{pF}$ (Note 8)                                                           | ●      | 1         | 1.5 | 2.7      |
| $t_{SKEW}$                   | DATA to CLKOUT Skew          | $t_D - t_C$ (Note 8)                                                                  | ●      | 0         | 0.3 | 0.6      |
|                              | Pipeline Latency             |                                                                                       |        |           | 5.5 | Cycles   |
| <b>SPIポートのタイミング (Note 8)</b> |                              |                                                                                       |        |           |     |          |
| $t_{SCK}$                    | SCK Period                   | Write Mode<br>Readback Mode, $C_{SDO} = 20\text{pF}$ , $R_{PULLUP} = 2\text{k}\Omega$ | ●<br>● | 40<br>250 |     | ns<br>ns |
| $t_S$                        | $\bar{CS}$ to SCK Setup Time |                                                                                       | ●      | 5         |     | ns       |
| $t_H$                        | SCK to $\bar{CS}$ Setup Time |                                                                                       | ●      | 5         |     | ns       |
| $t_{DS}$                     | SDI Setup Time               |                                                                                       | ●      | 5         |     | ns       |
| $t_{DH}$                     | SDI Hold Time                |                                                                                       | ●      | 5         |     | ns       |
| $t_{DO}$                     | SCK Falling to SDO Valid     | Readback Mode, $C_{SDO} = 20\text{pF}$ , $R_{PULLUP} = 2\text{k}\Omega$               | ●      |           | 125 | ns       |

**Note 1:**絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与える可能性がある。

**Note 2:**すべての電圧値は(注記がない限り)GNDと0GNDを短絡した状態でGNDを基準にしている。

**Note 3:**これらのピンの電圧をGNDより低くすると $V_{DD}$ より高くすると、内部のダイオードによってクランプされる。この製品はGNDより低い、または $V_{DD}$ より高い電圧で、ラッチアップを起こさずに100mA以上の入力電流を処理することができる。

**Note 4:**これらのピンの電圧をGNDより低くすると、内部のダイオードによってクランプされる。これらのピンの電圧を $V_{DD}$ より高くすると、内部のダイオードによってクランプされない。この製品はGNDより低い電圧で、ラッチアップを起こさずに100mA以上の入力電流を処理することができる。

**Note 5:**注記がない限り、 $V_{DD} = 0V$ 、 $V_{DD} = 1.8V$ 、 $f_{SAMPLE} = 125\text{MHz}$ (LTC2261)、 $105\text{MHz}$ (LTC2260)、 $80\text{MHz}$ (LTC2259)、内部終端がディスエーブルされたLVDS出力、差動 $ENC^+/ENC^- = 2V_{P-P}$ の正弦波、入力範囲 = 差動ドライブで $2V_{P-P}$ 。

**Note 6:**積分非直線性は、伝達曲線に最も適合する直線からのコードの偏差として定義される。偏差は量子化幅の中心から測定する。

**Note 7:**オフセット誤差は、2の補数出力モードで出力コードを0000 0000 0000と1111 1111 1111の間でふらつかせるとき、-0.5 LSBから測定したオフセット電圧である。

**Note 8:**設計によって保証されており、テストされない。

**Note 9:**注記がない限り、 $V_{DD} = 1.8V$ 、 $f_{SAMPLE} = 125\text{MHz}$ (LTC2261)、 $105\text{MHz}$ (LTC2260)、 $80\text{MHz}$ (LTC2259)、 $ENC^+ = \text{シングルエンドの} 1.8V \text{の方形波}$ 、 $ENC^- = 0V$ 、入力範囲 = 差動ドライブで $2V_{P-P}$ 、各デジタル出力に $5\text{pF}$ の負荷。

**Note 10:**推奨動作条件。

## タイミング図

フルレートCMOS出力モードのタイミング  
すべての出力はシングルエンドでCMOSレベル



226112fc

## タイミング図

ダブルデータレートCMOS出力モードのタイミング  
すべての出力はシングルエンドでCMOSレベル



ダブルデータレートLVDS出力モードのタイミング  
すべての出力は差動でLVDSレベル



## タイミング図



## 標準的性能特性



226112fc

# LTC2261-12

## LTC2260-12/LTC2259-12

### 標準的性能特性



## 標準的性能特性

LTC2261-12:  $I_{OVDD}$ とサンプリング・  
レート、5MHzの正弦波入力、  
-1dB、各データ出力に5pF



226112 G14

LTC2261-12: SNRとSENSE、  
 $f_{IN} = 5\text{MHz}$ , -1dB



226112 G15

LTC2261-12: SNRとサンプリング・  
レートおよびデジタル出力モード、  
30MHzの正弦波入力、-1dB



226112 G16

LTC2260-12: 積分非直線性 (INL)



226112 G21

LTC2260-12: 微分非直線性 (DNL)



226112 G22

LTC2260-12: 8kポイントのFFT、  
 $f_{IN} = 5\text{MHz}$ , -1dBFS, 105Msps



226112 G23

LTC2260-12: 8kポイントのFFT、  
 $f_{IN} = 30\text{MHz}$ , -1dBFS, 105Msps



226112 G24

LTC2260-12: 8kポイントのFFT、  
 $f_{IN} = 70\text{MHz}$ , -1dBFS, 105Msps



226112 G25

LTC2260-12: 8kポイントのFFT、  
 $f_{IN} = 140\text{MHz}$ , -1dBFS, 105Msps



226112 G26

# LTC2261-12

## LTC2260-12/LTC2259-12

### 標準的性能特性

LTC2260-12: 8kポイントの  
2トーンFFT、 $f_{IN} = 70\text{MHz}, 75\text{MHz}$ 、  
-1dBFS、105Msps



LTC2260-12: 入力短絡状態の  
ヒストグラム



LTC2260-12: SNRと入力周波数、  
-1dB、2V範囲、105Msps



LTC2260-12: SFDRと入力周波数、  
-1dB、2V範囲、105Msps



LTC2260-12: SFDRと入力レベル、  
 $f_{IN} = 70\text{MHz}$ 、2V範囲、105Msps



LTC2260-12:  $I_{VDD}$ とサンプリング・  
レート、5MHzの正弦波入力、-1dB



LTC2260-12:  $I_{VDD}$ とサンプリング・  
レート、5MHzの正弦波入力、  
-1dB、各データ出力に5pF



LTC2260-12: SNRとSENSE、  
 $f_{IN} = 5\text{MHz}$ 、-1dB



LTC2259-12: 積分非直線性(INL)



## 標準的性能特性



# LTC2261-12

## LTC2260-12/LTC2259-12

### 標準的性能特性



226112fc

## ピン機能

すべてのデジタル出力モードで同じピン

$A_{IN}^+$ (ピン1):正の差動アナログ入力。

$A_{IN}^-$ (ピン2):負の差動アナログ入力。

**GND(ピン3):**ADCの電源グランド。

**REFH(ピン4,5):**ADCの“H”リファレンス。2.2 $\mu$ Fのセラミック・コンデンサを使用してピン6とピン7にバイパスし、0.1 $\mu$ Fのセラミック・コンデンサを使用してグランドにバイパスします。

**REFL(ピン6,7):**ADCの“L”リファレンス。2.2 $\mu$ Fのセラミック・コンデンサを使用してピン4とピン5にバイパスし、0.1 $\mu$ Fのセラミック・コンデンサを使用してグランドにバイパスします。

**PAR/SER(ピン8):**プログラミング・モード選択ピン。シリアル・プログラミング・モードをイネーブルするにはグランドに接続します。 $\overline{CS}$ 、SCK、SDI、SDOはA/Dの動作モードを制御するシリアル・インターフェースになります。パラレル・プログラミング・モードをイネーブルするには $V_{DD}$ に接続します。この場合、 $\overline{CS}$ 、SCK、SDIは、A/Dの(種類が限定された)動作モードを制御するパラレル・ロジック入力になります。PAR/SERはグランドまたはデバイスの $V_{DD}$ に直接接続し、ロジック信号ではドライブしません。

**$V_{DD}$ (ピン9,10,40):**1.8Vアナログ電源。0.1 $\mu$ Fのセラミック・コンデンサを使用してグランドにバイパスします。ピン9とピン10はバイパス・コンデンサを共有することができます。

**ENC<sup>+</sup>(ピン11):**エンコード入力。立ち上がりエッジで変換が開始されます。

**ENC<sup>-</sup>(ピン12):**エンコード相補入力。立ち下がりエッジで変換が開始されます。

**$\overline{CS}$ (ピン13):**シリアル・プログラミング・モード(PAR/SER = 0V)では、 $\overline{CS}$ はシリアル・インターフェースのチップ・セレクト入力です。 $\overline{CS}$ が“L”的とき、SCKがイネーブルされ、SDIのデータをモード制御レジスタにシフトします。パラレル・プログラミング・モード(PAR/SER =  $V_{DD}$ )では、 $\overline{CS}$ はクロック・デューティ・サイクル・スタビライザを制御します。 $\overline{CS}$ が“L”的とき、クロック・デューティ・サイクル・スタビライザはオフになり、 $\overline{CS}$ が“H”的とき、クロック・デューティ・サイクル・スタビライザはオンになります。 $\overline{CS}$ は1.8V～3.3Vのロジックでドライブできます。

**SCK(ピン14):**シリアル・プログラミング・モード(PAR/SER = 0V)では、SCKはシリアル・インターフェースのクロック入力です。パラレル・プログラミング・モード(PAR/SER =  $V_{DD}$ )では、SCKはデジタル出力モードを制御します。SCKが“L”的ときはフルレートCMOS出力モードがイネーブルされ、SCKが“H”的ときは(出力電流が3.5mAの)ダブルデータレートLVDS出力モードがイネーブルされます。SCKは1.8V～3.3Vのロジックでドライブできます。

**SDI(ピン15):**シリアル・プログラミング・モード(PAR/SER = 0V)では、SDIはシリアル・インターフェースのデータ入力です。SDIのデータはSCKの立ち上がりエッジでモード制御レジスタにクロックインされます。パラレル・プログラミング・モード(PAR/SER =  $V_{DD}$ )では、SDIを使用してデバイスをパワーダウンさせることができます。SDIが“L”的とき、デバイスは通常動作します。SDIが“H”的とき、デバイスはスリープ・モードになります。SDIは1.8V～3.3Vのロジックでドライブできます。

**SDO(ピン16):**シリアル・プログラミング・モード(PAR/SER = 0V)では、SDOはオプションのシリアル・インターフェースのデータ出力です。SDOのデータは、モード制御レジスタから読み出してSCKの立ち下がりエッジでラッチすることができます。SDOはオープンドレインのNMOS出力で、1.8V～3.3V～2kのプルアップ抵抗を外付けする必要があります。モード制御レジスタから読み出す必要がない場合は、プルアップ抵抗は不要で、SDOを未接続のままにしておくことができます。パラレル・プログラミング・モード(PAR/SER =  $V_{DD}$ )では、SDOは使用されないので接続しません。

**OGND(ピン25):**出力ドライバのグランド。

**$V_{DD}$ (ピン26):**出力ドライバの電源。0.1 $\mu$ Fのセラミック・コンデンサを使ってグランドにバイパスします。

**$V_{CM}$ (ピン37):**公称 $V_{DD}/2$ に等しい同相バイアス出力。 $V_{CM}$ はアナログ入力の同相レベルをバイアスするのに使用します。0.1 $\mu$ Fのセラミック・コンデンサを使ってグランドにバイパスします。

**$V_{REF}$ (ピン38):**リファレンス電圧出力。1 $\mu$ Fのセラミック・コンデンサを使ってグランドにバイパスします。公称1.25Vです。

**SENSE(ピン39):**リファレンス・プログラミング・ピン。SENSEを $V_{DD}$ に接続すると、内部リファレンスと $\pm 1V$ の入力範囲が選択されます。SENSEをグランドに接続すると、内部リファレンスと $\pm 0.5V$ の入力範囲が選択されます。SENSEに0.625V～1.3Vの外部リファレンスを印加すると、 $\pm 0.8 \cdot V_{SENSE}$ の入力範囲が選択されます。

### ピン機能

#### フルレートCMOS出力モード

下記のすべてのピンはCMOS出力レベル(0V<sub>DD</sub>から0V<sub>DD</sub>)を備えています。

**D0～D11(ピン19～24, 29～34)**：デジタル出力。D11がMSBです。

**CLKOUT<sup>-</sup>(ピン27)**：CLKOUT<sup>+</sup>の反転バージョン。

**CLKOUT<sup>+(ピン28)</sup>**：データ出力クロック。デジタル出力は通常CLKOUT<sup>+</sup>の立ち下がりエッジおよび立ち上がりエッジと同時に遷移します。CLKOUT<sup>+</sup>の位相は、モード制御レジスタをプログラムすることにより、デジタル出力に対して遅らせることができます。

**DNC(ピン17, 18, 35)**：このピンは接続しないでください。

**OF(ピン36)**：オーバーフロー/アンダーフロー・デジタル出力。OFはオーバーフローやアンダーフローが生じると“H”になります。

#### ダブルデータレートCMOS出力モード

下記のすべてのピンはCMOS出力レベル(0V<sub>DD</sub>から0V<sub>DD</sub>)を備えています。

**D0\_1～D10\_11(ピン20, 22, 24, 30, 32, 34)**：ダブルデータレート・デジタル出力。2つのデータ・ビットが各出力ピンに多重化されます。CLKOUT<sup>+</sup>が“L”的とき、偶数データ・ビット(D0, D2, D4, D6, D8, D10)が現れます。CLKOUT<sup>+</sup>が“H”的とき、奇数データ・ビット(D1, D3, D5, D7, D9, D11)が現れます。

**CLKOUT<sup>-</sup>(ピン27)**：CLKOUT<sup>+</sup>の反転バージョン。

**CLKOUT<sup>+(ピン28)</sup>**：データ出力クロック。デジタル出力は通常CLKOUT<sup>+</sup>の立ち下がりエッジおよび立ち上がりエッジと同時に遷移します。CLKOUT<sup>+</sup>の位相は、モード制御レジスタをプログラムすることにより、デジタル出力に対して遅らせることができます。

**DNC(ピン17, 18, 19, 21, 23, 29, 31, 33, 35)**：これらのピンは接続しないでください。

**OF(ピン36)**：オーバーフロー/アンダーフロー・デジタル出力。OFはオーバーフローやアンダーフローが生じると“H”になります。

#### ダブルデータレートLVDS出力モード

下記のすべてのピンはLVDS出力レベルを備えています。出力電流レベルはプログラム可能です。各LVDS出力ペアのピンの間にはオプションの100Ωの内部終端抵抗が備わっています。

**D0\_1<sup>-</sup>/D0\_1<sup>+</sup>～D10\_11<sup>-</sup>/D10\_11<sup>+(ピン19/20, 21/22, 23/24, 29/30, 31/32, 33/34)</sup>**：ダブルデータレート・デジタル出力。2つのデータ・ビットが各差動出力ペアに多重化されます。CLKOUT<sup>+</sup>が“L”的とき、偶数データ・ビット(D0, D2, D4, D6, D8, D10)が現れます。CLKOUT<sup>+</sup>が“H”的とき、奇数データ・ビット(D1, D3, D5, D7, D9, D11)が現れます。

**CLKOUT<sup>-</sup>/CLKOUT<sup>+(ピン27/28)</sup>**：データ出力クロック。デジタル出力は通常CLKOUT<sup>+</sup>の立ち下がりエッジおよび立ち上がりエッジと同時に遷移します。CLKOUT<sup>+</sup>の位相は、モード制御レジスタをプログラムすることにより、デジタル出力に対して遅らせることができます。

**OF<sup>-</sup>/OF<sup>+(ピン35/36)</sup>**：オーバーフロー/アンダーフロー・デジタル出力。OF<sup>+</sup>はオーバーフローやアンダーフローが生じると“H”になります。

## 機能ブロック図



図1. 機能ブロック図

# LTC2261-12 LTC2260-12/LTC2259-12

## アプリケーション情報

### コンバータの動作

LTC2261-12/LTC2260-12/LTC2259-12は单一1.8V電源で動作する低消費電力12ビット125Msps/105Msps/80Msps A/Dコンバータです。アナログ入力は差動でドライブします。エンコード入力は差動で、または消費電力を下げるためシングルエンドでドライブすることができます。デジタル出力は、CMOS、(出力ライン数を半分に減らすための)ダブルデータレートCMOS、または(システム内のデジタル・ノイズを減らすための)ダブルデータレートLVDSすることができます。シリアルSPIポートを介してモード制御レジスタをプログラムすることにより、多くの追加機能を選択することができます。「シリアル・プログラミング・モード」のセクションを参照してください。

### アナログ入力

アナログ入力は差動CMOSサンプル・ホールド回路です(図2)。入力は $V_{CM}$ 出力ピンによって設定される同相電圧(公称 $V_{DD}/2$ )を中心にして差動でドライブする必要があります。2Vの入力範囲の場合、入力は $V_{CM}-0.5V$ から $V_{CM}+0.5V$ まで振幅させます。入力間には180°の位相差が必要です。



図2. 等価入力回路

### 入力ドライブ回路

#### 入力フィルタ

可能であれば、アナログ入力の間近にRCローパス・フィルタを置きます。このローパス・フィルタはドライブ回路をA/Dのサンプル・ホールドのスイッチング回路から絶縁し、ドライブ回路の広帯域ノイズも制限します。入力RCフィルタの一例を図3に示します。RC部品の値はアプリケーションの入力周波数に基づいて選択します。

#### トランス結合回路

2次側にセンタータップを備えたRFトランスによってドライブされるアナログ入力を図3に示します。センタータップは $V_{CM}$ でバイアスされており、A/Dの入力を最適DCレベルに設定します。高い入力周波数では、伝送ラインのバラン・トランス(図4～図6)のバランスが良くなるので、A/Dの歪みが小さくなります。



図3. トランスを使用したアナログ入力回路  
5MHz～70MHzの入力周波数に対して推奨

## アプリケーション情報

### アンプ回路

高速差動アンプによってドライブされるアナログ入力を図7に示します。アンプの出力はA/DにAC結合されているので、アンプの出力の同相電圧を最適に設定して歪みを最小に抑えることができます。



T1: MA/COM MABA-007159-000000  
T2: MA/COM MABAES0060  
抵抗、コンデンサは0402のパッケージ・サイズのもの

図4. 70MHz～170MHzの入力周波数用の推奨フロントエンド回路

非常に高い周波数では多くの場合、RF利得ブロックの方が差動アンプより歪みが小さくなります。利得ブロックがシングルエンドの場合には、A/Dをドライブする前にトランス回路(図4～図6)で信号を差動に変換します。



T1: MA/COM MABA-007159-000000  
T2: COILCRAFT WBC1-1LB  
抵抗、コンデンサは0402のパッケージ・サイズのもの

図5. 170MHz～270MHzの入力周波数用の推奨フロントエンド回路



T1: MA/COM ETC1-1-13  
抵抗、コンデンサは0402のパッケージ・サイズのもの

図6. 270MHzを超える入力周波数用の推奨フロントエンド回路

# LTC2261-12

## LTC2260-12/LTC2259-12

### アプリケーション情報

#### リファレンス

LTC2261-12/2260-12/2259-12は1.25V電圧リファレンスを内蔵しています。内部リファレンスを使用する2Vの入力範囲の場合、SENSEをV<sub>DD</sub>に接続します。内部リファレンスを使用する1Vの入力範囲の場合、SENSEをグランドに接続します。外部リファレンスを使用する2Vの入力範囲の場合、1.25Vのリファレンス電圧をSENSEに印加します(図9)。

0.625V～1.30Vの電圧をSENSEに印加することによって入力範囲を調整することができます。入力範囲は $1.6 \cdot V_{SENSE}$ になります。



図7. 高速差動アンプを使用した  
フロントエンド回路

V<sub>REF</sub>、REFHおよびREFLの各ピンは図8に示されているようにバイパスします。REFHとREFLの間の0.1μFコンデンサは(回路基板の裏側ではなく)できるだけピンに近づけます。



図8. リファレンス回路



図9. 外部1.25Vリファレンスの使用

## アプリケーション情報

### エンコード入力

エンコード入力の信号品質はA/Dのノイズ性能に強く影響します。エンコード入力はアナログ信号として扱います。回路基板上でそれらを決してデジタル・トレースの隣に配線しないでください。エンコード入力には2つの動作モードがあります。差動エンコード・モード(図10)とシングルエンド・エンコード・モード(図11)です。

正弦波、PECLまたはLVDSのエンコード入力には、差動エンコード・モードを推奨します(図12、図13)。エンコード入力は内部で10kの等価抵抗を介して1.2Vにバイアスされています。エンコード入力は $V_{DD}$ より高くすることができ(最大3.6V)、同相範囲は1.1V～1.6Vです。差動エンコード・モードでは、 $ENC^-$ はグランドより200mV以上高く保って、シングルエンド・エンコード・モードを誤ってトリガしないようにします。良好なジッタ性能を得るため、 $ENC^+$ と $ENC^-$ の立ち上がり時間と立ち下がり時間を速くします。

シングルエンド・エンコード・モードはCMOSエンコード入力で使用します。このモードを選択するには、 $ENC^-$ をグランドに接続し、 $ENC^+$ を方形波のエンコード入力でドライブします。 $ENC^+$ は $V_{DD}$ より高くすることができるので(最大3.6V)、1.8V～3.3VのCMOSロジック・レベルを使用することができます。 $ENC^+$ のスレッショルドは0.9Vです。良好なジッタ性能を得るため、 $ENC^+$ の立ち上がり時間と立ち下がり時間を速くします。

### クロック・デューティ・サイクル・スタビライザ

良好な性能を実現するには、エンコード信号のデューティ・サイクルを50%( $\pm 5\%$ )にします。オプションのクロック・デューティ・サイクル・スタビライザがイネーブルされていると、エンコードのデューティ・サイクルは30%～70%で変化することができ、デューティ・サイクル・スタビライザは一定の50%内部デューティ・サイクルを維持します。エンコード信号の周波数が変化するか、またはオフすると、デューティ・サイクル・スタビライザ回路が入力クロックにロックするのに100クロック・サイクルを要します。デューティ・サイクル・スタビライザはモード制御レジスタA2(シリアル・プログラミング・モード)または $\overline{CS}$ (パラレル・プログラム・モード)によってイネーブルされます。



図10. 差動エンコード・モードの等価エンコード入力回路



図11. シングルエンド・エンコード・モードの等価エンコード入力回路



図12. 正弦波のエンコード・ドライブ



図13. PECLまたはLVDSのエンコード・ドライブ

### アプリケーション情報

サンプリング・レートを即座に変更する必要のあるアプリケーションでは、クロック・デューティ・サイクル・スタビライザをディスエーブルすることができます。デューティ・サイクル・スタビライザをディスエーブルする場合、サンプリング・クロックのデューティ・サイクルが50% ( $\pm 5\%$ ) になるようしてください。デューティ・サイクル・スタビライザは5Mspsよりも低いサンプリング・レートでは使わないでください。

### デジタル出力

#### デジタル出力モード

LTC2261-12/LTC2260-12/LTC2259-12は3種類のデジタル出力モード、つまり、フルレートCMOSモード、(出力ライン数を半分に減らすための)ダブルデータレートCMOSモード、(システム内のデジタル・ノイズを減らすための)ダブルデータレートLVDSモードで動作可能です。出力モードはモード制御レジスタA3(シリアル・プログラミング・モード)またはSCK(パラレル・プログラミング・モード)によって設定されます。ダブルデータレートCMOSはパラレル・プログラミング・モードでは選択できないことに注意してください。

#### フルレートCMOSモード

フルレートCMOSモードでは、12のデジタル出力(D0~D11)、オーバーフロー(OF)、データ出力クロック(CLKOUT<sup>+</sup>、CLKOUT<sup>-</sup>)がCMOS出力レベルになります。出力はOV<sub>DD</sub>とOGNDから電力を供給され、A/Dコア電源とグランドからは絶縁されています。OV<sub>DD</sub>は1.1V~1.9Vの範囲をとることができるので、1.2V~1.8VのCMOSロジック出力が可能です。

良好な性能を得るため、デジタル出力は最小限の容量性負荷をドライブするようにします。負荷容量が10pFより大きい場合、デジタル・バッファを使用します。

#### ダブルデータレートCMOSモード

ダブルデータレートCMOSモードでは、2つのデータ・ビットが多重化されて各データピンに出力されます。これにより、必要なデータ・ラインの数が7だけ減るので、基板配線が簡単になり、データを受け取るのに必要な入力ピンの個数が減ります。6つのデジタル出力(D0\_1、D2\_3、D4\_5、D6\_7、D8\_9、D10\_11)、オーバーフロー(OF)、データ出力クロック(CLKOUT<sup>+</sup>、CLKOUT<sup>-</sup>)がCMOS出力レベルになります。出力はOV<sub>DD</sub>とOGNDから電力を供給され、A/Dコア電源とグランドからは絶縁されています。OV<sub>DD</sub>は1.1V~1.9Vの範囲をとることができるので、1.2V~1.8VのCMOSロジック出力が可能です。

良好な性能を得るため、デジタル出力は最小限の容量性負荷をドライブするようにします。負荷容量が10pFより大きい場合、デジタル・バッファを使用します。

高いサンプリング・レートでダブルデータレートCMOSモードを使用すると、SNRがわずかに劣化します(「標準的性能特性」のセクションを参照)。100MHzを超えるサンプル周波数ではDDR CMOSは推奨しません。

#### ダブルデータレートLVDSモード

ダブルデータレートLVDSモードでは、2つのデータ・ビットが多重化されて各差動出力ペアに出力されます。デジタル出力データのための6つのLVDS出力ペア(D0\_1<sup>+</sup>/D0\_1<sup>-</sup>~D10\_11<sup>+</sup>/D10\_11<sup>-</sup>)があります。オーバーフロー(OF<sup>+</sup>/OF<sup>-</sup>)とデータ出力クロック(CLKOUT<sup>+</sup>/CLKOUT<sup>-</sup>)はそれぞれLVDS出力ペアを備えています。

デフォルトでは、出力は標準LVDSレベルです。つまり、出力電流が3.5mA、出力同相電圧が1.25Vです。各LVDS出力ペアには100Ωの外付け差動終端抵抗が必要です。終端抵抗はLVDSレシーバにできるだけ近づけて配置します。

出力はOV<sub>DD</sub>とOGNDから電力を供給され、A/Dコア電源とグランドからは絶縁されています。LVDSモードでは、OV<sub>DD</sub>を1.8Vにする必要があります。

#### プログラム可能なLVDS出力電流

LVDSモードでは、デフォルトの出力ドライバ電流は3.5mAです。この電流はモード制御レジスタA3をシリアル・モードでプログラムすることにより調整することができます。使用可能な電流レベルは1.75mA、2.1mA、2.5mA、3mA、3.5mA、4mAおよび4.5mAです。

#### オプションのLVDSドライバの内部終端

ほとんどの場合、100Ωの外付け終端抵抗を使用するだけでLVDSの優れた信号品質が得られます。さらに、モード制御レジスタA3をシリアル・モードでプログラムすることにより、オプションの100Ωの内部終端抵抗をイネーブルすることができます。内部終端はレシーバ側の不完全な終端によって生じる反射を吸収する効果があります。内部終端がイネーブルされると、出力ドライバ電流が1.6倍に増加し、ほぼ同じ出力電圧振幅を維持します。

## アプリケーション情報

### オーバーフロー・ビット

アナログ入力にオーバーレンジまたはアンダーレンジが生じると、オーバーフロー出力ビット(OF)がロジック“H”を出力します。オーバーフロー・ビットにはデータ・ビットと同じパイプライン待ち時間があります。

### 出力クロックの位相シフト

フルレートCMOSモードでは、データ出力ビットは通常、CLKOUT<sup>+</sup>の立ち下がりエッジと同時に変化するので、CLKOUT<sup>+</sup>の立ち上がりエッジを使って出力データをラッチすることができます。ダブルデータレートCMOSおよびダブルデータレートLVDSの各モードでは、データ出力ビットは通常、CLKOUT<sup>+</sup>の立ち下がりエッジおよび立ち上がりエッジと同時に変化します。データをラッチするときに適切なセットアップ時間とホールド時間を与るために、データ出力ビットに対してCLKOUT<sup>+</sup>信号の位相をシフトさせる必要があることがあります。ほとんどのFPGAはこの機能を備えており、これが一般にタイミングを調整する最良のポイントです。

LTC2261-12/LTC2260-12/LTC2259-12は、モード制御レジスタA2をシリアル・モードでプログラムすることにより、CLKOUT<sup>+</sup>/CLKOUT<sup>-</sup>信号の位相をシフトすることもできます。出力クロックは0°、45°、90°または135°だけシフトすることができます。位相シフト機能を使うには、クロック・デューティ・サイクル・スタビライザをオンする必要があります。もう1つの

制御レジスタ・ビット(CLKINV)は、位相シフトとは関係なくCLKOUT<sup>+</sup>とCLKOUT<sup>-</sup>の極性を反転させることができます。これら2つの機能を組み合わせると、45°から315°までの位相シフトが可能になります(図14)。

### データ・フォーマット

アナログ入力電圧、デジタル・データ出力ビット、およびオーバーフロー・ビットの相関を表1に示します。デフォルトでは、出力データ・フォーマットはオフセット・バイナリです。モード制御レジスタA4をシリアル・モードでプログラムすることにより、2の補数のフォーマットを選択することができます。

表1. 出力コードと入力電圧

| $A_{IN^+}-A_{IN^-}$ (2V<br>範囲) | OF | D11-D0<br>(オフセット・バイナリ) | D11-D0<br>(2の補数) |
|--------------------------------|----|------------------------|------------------|
| >+1.000000V                    | 1  | 1111 1111 1111         | 0111 1111 1111   |
| +0.999512V                     | 0  | 1111 1111 1111         | 0111 1111 1111   |
| +0.999024V                     | 0  | 1111 1111 1110         | 0111 1111 1110   |
| +0.000488V                     | 0  | 1000 0000 0001         | 0000 0000 0001   |
| 0.000000V                      | 0  | 1000 0000 0000         | 0000 0000 0000   |
| -0.000488V                     | 0  | 0111 1111 1111         | 1111 1111 1111   |
| -0.000976V                     | 0  | 0111 1111 1110         | 1111 1111 1110   |
| -0.999512V                     | 0  | 0000 0000 0001         | 1000 0000 0001   |
| -1.000000V                     | 0  | 0000 0000 0000         | 1000 0000 0000   |
| ≤-1.000000V                    | 1  | 0000 0000 0000         | 1000 0000 0000   |



図14. CLKOUTの位相シフト

226112fc

### アプリケーション情報

#### デジタル出力ランダマイザ

A/Dのデジタル出力からの干渉を避けられない場合があります。デジタル信号による干渉は、容量性や誘導性の結合またはグランド・プレーンを介した結合から生じる可能性があります。結合係数が小さくても、ADCの出力スペクタルに不要なトーンを生じることがあります。デジタル出力をデバイスから送出する前にランダム化することにより、これらの不要トーンをランダム化し、不要トーンの振幅を減少させることができます。

デジタル出力は、 LSBと他のすべてのデータ出力ビットの間で排他的論理和ロジック演算を行うことによって「ランダム化」されます。デコードするには、逆の演算を行います。つまり、LSBと他のすべてのビットの間で排他的論理和演算を行います。LSB、OF、CLKOUTの各出力は影響を受けません。出力ランダマイザは、モード制御レジスタA4をシリアル・モードでプログラムすることによってイネーブルされます。

#### 交互ビット極性

回路基板のデジタル帰還を減らすもうひとつの機能は、交互ビット極性モードです。このモードがイネーブルされると、すべての奇数ビット(D1、D3、D5、D7、D9、D11)が出力バッファの前で反転します。偶数ビット(D0、D2、D4、D6、D8、D10)、OF、CLKOUTは影響されません。これにより、回路基板のグランド・プレーンのデジタル電流を減らして、(特に非常に小さなアナログ入力信号の場合)デジタル・ノイズを減らすことができます。

A/Dの入力にミッドスケールを中心にした非常に小さな信号があるとき、デジタル出力はほとんどが1とほとんどが0の間をトグルします。このようにほとんどのビットを同時に切り替えると大きな電流がグランド・プレーンを流れます。交互ビット極性モードは1つおきにビットを反転させることにより、ビットの半数を”H”に遷移させ、ビットの半数を”L”に遷移させます。これにより、一次近似では、グランド・プレーンを流れる電流がキャンセルされ、デジタル・ノイズが減少します。



図15. デジタル出力ランダマイザの機能的に等価な回路



図16. ランダム化されたデジタル出力信号の復元

## アプリケーション情報

デジタル出力は、奇数ビット(D1、D3、D5、D7、D9、D11)を反転することにより、レシーバによってデコードされます。交互ビット極性モードはデジタル出力ランダマイザからは独立しています。つまり、どちらかの機能だけをオンすることも、両方の機能を同時にオンすることも、両方の機能を同時にオフすることも可能です。交互ビット極性モードがオンしているとき、データ・フォーマットはオフセット・バイナリで、2の補数の制御ビットは無効です。交互ビット極性モードは、モード制御レジスタA4をシリアル・モードでプログラムすることによってイネーブルされます。

### デジタル出力のテストパターン

A/Dへのデジタル・インターフェースのインサーキット・テストを可能にするため、A/Dのデータ出力(OF、D11～D0)を既知の値に強制するいくつかのテスト・モードがあります。

オール1:全ての出力が1。

オール0:全ての出力が0。

交替:交互に替わるサンプルの出力がオール1からオール0に変化する。

格子縞:交互に替わるサンプルの出力が1010101010101から0101010101010に変化する。

デジタル出力のテストパターンは、モード制御レジスタA4をシリアル・モードでプログラムすることによってイネーブルされます。テストパターンがイネーブルされると、他の全てのフォーマット・モード(2の補数、ランダマイザ、交互ビット極性)をオーバーライドします。

### 出力ディスエーブル

モード制御レジスタA3をシリアル・モードでプログラムすることにより、デジタル出力をディスエーブルすることができます。OFやCLKOUTを含む全てのデジタル出力がディスエーブルされます。高インピーダンスのこのディスエーブル状態は長期間の休止状態のためのもので、複数のコンバータの間でデータ・バスをフルスピードで多重化するには遅すぎて使えません。

### スリープ・モードとナップ・モード

節電のため、A/Dをスリープ・モードまたはナップ・モードにすることができます。スリープ・モードでは、A/Dコンバータ全体がパワーダウンし、0.5mWの消費電力になります。スリープ・モードは、モード制御レジスタA1(シリアル・プログラミング・モード)、またはSDI(パラレル・プログラミング・モード)によつ

てイネーブルされます。スリープ・モードから回復するのに要する時間は、V<sub>REF</sub>、REFHおよびREFLのバイパス・コンデンサの容量によって決ります。図8の推奨値の場合、A/Dは2ms後に安定します。

ナップ・モードでは、A/Dのコアはパワーダウンしますが、内部リファレンス回路はアクティブなままで、スリープ・モードよりも速く回復することができます。ナップ・モードからの回復には少なくとも100クロック・サイクルを必要とします。非常に精确なDCセトリングが必要なアプリケーションの場合、50μsを追加することにより、A/Dがナップ・モードから移行するときの消費電流の変化によって生じるわずかな温度変化に対して内蔵リファレンスがセトリングできるようにします。ナップ・モードは、シリアル・プログラミング・モードのモード制御レジスタA1によってイネーブルされます。

### デバイスのプログラミング・モード

LTC2261-12の動作モードはパラレル・インターフェースまたはシンプルなシリアル・インターフェースのどちらでもプログラム可能です。シリアル・インターフェースの方が柔軟性があり、使用可能な全てのモードをプログラムすることができます。パラレル・インターフェースはそれに比べて限定されており、プログラマブルできるのはよく使用されるモードのいくつかだけです。

### パラレル・プログラミング・モード

パラレル・プログラミング・モードを使用するには、PAR/SER = V<sub>DD</sub>をV<sub>DD</sub>に接続します。CS、SCK、SDIの各ピンはバイナリ・ロジック入力で、特定の動作モードを設定します。これらのピンはV<sub>DD</sub>またはグランドに接続するか、あるいは、1.8V、2.5Vまたは3.3VのCMOSロジックでドライブすることができます。CS、SCKおよびSDIによって設定されるモードを表2に示します。

表2. パラレル・プログラミング・モードの制御ビット(PAR/SER = V<sub>DD</sub>)

| ピン  | 説明                                                                                             |
|-----|------------------------------------------------------------------------------------------------|
| CS  | クロック・デューティ・サイクル・スタビライザの制御ビット<br>0 = クロック・デューティ・サイクル・スタビライザをオフ<br>1 = クロック・デューティ・サイクル・スタビライザをオン |
| SCK | デジタル出力モードの制御ビット<br>0 = フルレートCMOS出力モード<br>1 = ダブルデータレートLVDS出力モード<br>(LVDS電流が3.5mA、内部終端はオフ)      |
| SDI | パワーダウン制御ビット<br>0 = 通常動作<br>1 = スリープ・モード                                                        |

# LTC2261-12

## LTC2260-12/LTC2259-12

### アプリケーション情報

#### シリアル・プログラミング・モード

シリアル・プログラミング・モードを使用するには、PAR/SERをグランドに接続します。CS、SCK、SDI、SDOの各ピンは、A/Dのモード制御レジスタをプログラムするシリアル・インターフェースになります。データは16ビットのシリアル・ワードでレジスタに書き込まれます。レジスタの内容を検証するため、データをレジスタから読み出すこともできます。

シリアル・データ転送はCSが“L”になると開始されます。SDIピンのデータはSCKの最初の16個の立ち上がりエッジでラッチされます。最初の16個の後のSCKの立ち上がりエッジはどれも無視されます。データ転送はCSが再度“H”になると終了します。

16ビットの入力ワードの最初のビットはR/Wビットです。次の7ビットはレジスタのアドレス(A6:A0)です。最後の8ビットはレジスタのデータ(D7:D0)です。

R/Wビットが“L”的場合、シリアル・データ(D7:D0)が、アドレス・ビット(A6:A0)によって設定されるレジスタに書き込まれます。R/Wビットが“H”的場合、アドレス・ビット(A6:A0)によつ

て設定されるレジスタ内のデータがSDOピンで読み出されます(タイミング図を参照)。読み出しコマンドの間レジスタは更新されず、SDIのデータは無視されます。

SDOピンはオープンドレイン出力で、200Ωのインピーダンスでグランドにプルダウンします。SDOを介してレジスタのデータを読み出す場合、2kのプルアップ抵抗を外付けが必要があります。シリアル・データが書き込み専用で読み出しの必要がない場合には、SDOはフロートさせておくことができるので、プルアップ抵抗は不要です。

モード制御レジスタのマップを表3に示します。

#### ソフトウェアによるリセット

シリアル・プログラミングを使用する場合、電源がオンして安定した後できるだけ早くモード制御レジスタをプログラムします。最初のシリアル・コマンドは、全てのレジスタのデータ・ビットをロジック0にリセットするソフトウェア・リセットでなければなりません。ソフトウェア・リセットを実行するには、リセット・レジスタのビットD7にロジック1を書き込みます。リセットSPI書き込み命令が完了した後、ビットD7は自動的に再度ゼロに設定されます。

表3. シリアル・プログラミング・モードのレジスタ・マップ

##### レジスタA0:リセット・レジスタ(アドレス00h)

| D7   | D6 | D5 | D4 | D3 | D2 | D1 | D0 |
|------|----|----|----|----|----|----|----|
| リセット | X  | X  | X  | X  | X  | X  | X  |

ビット7 リセット ソフトウェア・リセット・ビット

0 = 不使用

1 = ソフトウェアによるリセット。全てのモード制御レジスタが00hにリセットされる。このビットはSPI書き込み命令完了後自動的に再度ゼロに設定される

リセット・レジスタは書き込みのみ

ビット6~0 使用されない、ドントケア・ビット

##### レジスタA1:パワーダウン・レジスタ(アドレス01h)

| D7 | D6 | D5 | D4 | D3 | D2 | D1      | D0      |
|----|----|----|----|----|----|---------|---------|
| X  | X  | X  | X  | X  | X  | PWR0FF1 | PWR0FF0 |

ビット7~2 使用されない、ドントケア・ビット

ビット1~0 PWR0FF1:PWR0FF0 パワーダウン制御ビット

00 = 通常動作

01 = ナップ・モード

10 = 不使用

11 = スリープ・モード

226112fc

## アプリケーション情報

### レジスタA2:タイミング・レジスタ(アドレス02h)

| D7 | D6 | D5 | D4 | D3     | D2        | D1        | D0  |
|----|----|----|----|--------|-----------|-----------|-----|
| X  | X  | X  | X  | CLKINV | CLKPHASE1 | CLKPHASE0 | DCS |

|        |                                                                                                                                                                                                                                                                         |
|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ビット7~4 | 使用されない、ドントケア・ビット                                                                                                                                                                                                                                                        |
| ビット3   | <b>CLKINV</b> 出力クロック反転ビット<br>0 = 通常のCLKOUT極性(タイミング図参照)<br>1 = 反転したCLKOUT極性                                                                                                                                                                                              |
| ビット2~1 | <b>CLKPHASE1:CLKPHASE0</b> 出力クロック位相遅延ビット<br>00 = CLKOUT遅延なし(タイミング図参照)<br>01 = CLKOUT+/CLKOUT-を45°だけ遅延(クロック周期・1/8)<br>10 = CLKOUT+/CLKOUT-を90°だけ遅延(クロック周期・1/4)<br>11 = CLKOUT+/CLKOUT-を135°だけ遅延(クロック周期・3/8)<br>注記: CLKOUT位相遅延機能を使用する場合、クロック・デューティ・サイクル・スタビライザもオンする必要がある。 |
| ビット0   | <b>DCS</b> クロック・デューティ・サイクル・スタビライザ・ビット<br>0 = クロック・デューティ・サイクル・スタビライザをオフ<br>1 = クロック・デューティ・サイクル・スタビライザをオン                                                                                                                                                                 |

### レジスタA3:出力モード・レジスタ(アドレス03h)

| D7 | D6     | D5     | D4     | D3     | D2     | D1       | D0       |
|----|--------|--------|--------|--------|--------|----------|----------|
| X  | ILVDS2 | ILVDS1 | ILVDS0 | TERMON | OUTOFF | OUTMODE1 | OUTMODE0 |

|        |                                                                                                                                                                                                                                                    |
|--------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ビット7   | 使用されない、ドントケア・ビット                                                                                                                                                                                                                                   |
| ビット6~4 | <b>ILVDS2:ILVDS0</b> LVDS出力電流ビット<br>000 = 3.5mAのLVDS出力ドライバ電流<br>001 = 4.0mAのLVDS出力ドライバ電流<br>010 = 4.5mAのLVDS出力ドライバ電流<br>011 = 不使用<br>100 = 3.0mAのLVDS出力ドライバ電流<br>101 = 2.5mAのLVDS出力ドライバ電流<br>110 = 2.1mAのLVDS出力ドライバ電流<br>111 = 1.75mAのLVDS出力ドライバ電流 |
| ビット3   | <b>TERMON</b> LVDSの内部終端ビット<br>0 = 内部終端をオフ<br>1 = 内部終端をオン。LVDS出力ドライバ電流はILVDS2:ILVDS0で設定された電流の1.6倍。                                                                                                                                                  |
| ビット2   | <b>OUTOFF</b> 出力ディスエーブル・ビット<br>0 = デジタル出力をイネーブル<br>1 = デジタル出力をディスエーブルし、出力を高インピーダンスにする                                                                                                                                                              |
| ビット1~0 | <b>OUTMODE1:OUTMODE0</b> デジタル出力モード制御ビット<br>00 = フルレートCMOS出力モード<br>01 = ダブルデータレートLVDS出力モード<br>10 = ダブルデータレートCMOS出力モード<br>11 = 不使用                                                                                                                   |

# LTC2261-12

## LTC2260-12/LTC2259-12

### アプリケーション情報

#### レジスタA4:データ・フォーマット・レジスタ(アドレス04h)

| D7     | D6                                                                                                                                                                                                                                                                                     | D5       | D4       | D3       | D2  | D1   | D0       |
|--------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|----------|----------|-----|------|----------|
| X      | X                                                                                                                                                                                                                                                                                      | OUTTEST2 | OUTTEST1 | OUTTEST0 | ABP | RAND | TWOSCOMP |
| ビット7~6 | 使用されない、ドントケア・ビット                                                                                                                                                                                                                                                                       |          |          |          |     |      |          |
| ビット5~3 | <b>OUTTEST2:OUTTEST0</b> デジタル出力のテストパターン・ビット<br>000 = デジタル出力のテストパターンをオフ<br>001 = 全てのデジタル出力 = 0<br>011 = 全てのデジタル出力 = 1<br>101 = 格子縞出力パターン。OF、D11~D0が1 0101 0101 0101と0 1010 1010 1010の間を交替する<br>111 = 交替出力パターン。OF、D11~D0が0 0000 0000 0000と1 1111 1111 1111の間を交替する<br>注記:他のビットの組合せは使用されない |          |          |          |     |      |          |
| ビット2   | <b>ABP</b> 交互ビット極性モード制御ビット<br>0 = 交互ビット極性モードをオフ<br>1 = 交互ビット極性モードをオン                                                                                                                                                                                                                   |          |          |          |     |      |          |
| ビット1   | <b>RAND</b> データ出力ランダマイザ・モード制御ビット<br>0 = データ出力ランダマイザ・モードをオフ<br>1 = データ出力ランダマイザ・モードをオン                                                                                                                                                                                                   |          |          |          |     |      |          |
| ビット0   | <b>TWOSCOMP</b> 2の補数モード制御ビット<br>0 = オフセット・バイナリのデータ・フォーマット<br>1 = 2の補数のデータ・フォーマット<br>注記:ABP = 1は出力フォーマットをオフセット・バイナリに強制する                                                                                                                                                                |          |          |          |     |      |          |

### 接地とバイパス

LTC2261-12には、切れ目のないクリーンなグランド・プレーンを備えたプリント基板が必要です。内部グランド・プレーンを備えた多層基板を推奨します。プリント回路基板のレイアウトでは、デジタル信号ラインとアナログ信号ラインをできるだけ分離します。特に、アナログ信号トラックの横やADCの下にデジタル・トラックを通さないように注意する必要があります。

V<sub>DD</sub>、OV<sub>DD</sub>、V<sub>CM</sub>、V<sub>REF</sub>、REFH、REFLの各ピンには、高品質のセラミック・バイパス・コンデンサを使います。バイパス・コンデンサは、できるだけピンの近くに配置する必要があります。特に重要なのはREFHとREFLの間の0.1μFのコンデンサです。このコンデンサは回路基板のA/Dと同じ側に、できるだけデバイスに近づけて(1.5mm以内)配置してください。サイズが0402のセラミック・コンデンサを推奨します。REFHとREFLの間の大きな2.2μFのコンデンサはこれよりいくらか離れてもかまいません。V<sub>CM</sub>コンデンサはできるだけピンの近くに配置する必要があります。このコンデンサにスペースを与えるため、V<sub>REF</sub>

のコンデンサはもっと離して、またはプリント回路基板の裏側に配置することができます。ピンとバイパス・コンデンサを接続するトレースは短くし、できるだけ幅を広くする必要があります。

アナログ入力、エンコード信号、およびデジタル出力は相互に隣接しないように配線します。これらの信号を互いに絶縁するためのバリヤとして、グランド領域とグランド・ビアを使用します。

### 熱伝達

LTC2261-12が発生する熱の大部分はダイから底面の露出パッドとパッケージの端子を通ってプリント回路基板に伝わります。優れた電気的特性と熱特性を得るために、露出パッドをプリント回路基板の大きな接地されたパッドに半田付けする必要があります。

## 標準的應用例

## LTC2261の回路図



# LTC2261-12 LTC2260-12/LTC2259-12

## 標準的応用例

シルクスクリーンの上面



上面



内部第2層GND



内部第3層



226112fc

## 標準的應用例

內部第4層



內部第5層電源



底面



LTC2261-12  
LTC2260-12/LTC2259-12

## パッケージ

最新のパッケージ図面については、<http://www.linear-tech.co.jp/designtools/packaging>をご覧ください。

**UJ Package  
40-Lead Plastic QFN (6mm x 6mm)  
(Reference LTC DWG # 05-08-1728 Rev 0)**



推奨する半田パッドのピッチと寸法  
半田付けされない領域には半田マスクを使用する



NOTE:

1. 図面はJEDECのパッケージ外形バリエーション(WJJD-2)
2. 図は実寸とは異なる
3. 全ての寸法はミリメートル
4. パッケージ底面の露出パッドの寸法にはモールドのバリを含まない  
モールドのバリは(もしあれば)各サイドで0.20mmを超えないこと
5. 露出パッドは半田メッキとする
6. 網掛けの部分はパッケージの上面と底面のピン1の位置の参考に過ぎない

底面図一露出パッド

改訂履歴 (改訂履歴はRev Bから開始)

| REV | 日付    | 概要                                                      | ページ番号    |
|-----|-------|---------------------------------------------------------|----------|
| B   | 08/12 | リセット・レジスタA0、D7の記述を訂正<br>回路図において、 $V_{DD}$ をピン9、10、40に接続 | 26<br>29 |
| C   | 01/14 | 1Vの入力範囲の場合の「外部リファレンス」を「内部リファレンス」に訂正                     | 20       |

# LTC2261-12

## LTC2260-12/LTC2259-12

### 関連製品

| 製品番号                                                | 説明                                              | 注釈                                                                                   |
|-----------------------------------------------------|-------------------------------------------------|--------------------------------------------------------------------------------------|
| LT1993-2                                            | 高速差動オペアンプ                                       | 帯域幅:800MHz、歪み:70dBc(70MHz)、利得:6dB                                                    |
| LT1994                                              | 低ノイズ、低歪みの完全差動入出力アンプ/ドライバ                        | 低歪み:-94dBc(1MHz)                                                                     |
| LTC2215                                             | 16ビット、65Msps、低ノイズADC                            | 700mW、SNR:81.5dB、SFDR:100dB、64ピンQFNパッケージ                                             |
| LTC2216                                             | 16ビット、80Msps、低ノイズADC                            | 970mW、SNR:81.3dB、SFDR:100dB、64ピンQFNパッケージ                                             |
| LTC2217                                             | 16ビット、105Msps、低ノイズADC                           | 1190mW、SNR:81.2dB、SFDR:100dB、64ピンQFNパッケージ                                            |
| LTC2202                                             | 16ビット10Msps 3.3V ADC、最小ノイズ                      | 140mW、SNR:81.6dB、SFDR:100dB、48ピンQFNパッケージ                                             |
| LTC2203                                             | 16ビット25Msps 3.3V ADC、最小ノイズ                      | 220mW、SNR:81.6dB、SFDR:100dB、48ピンQFNパッケージ                                             |
| LTC2204                                             | 16ビット、40Msps、3.3V ADC                           | 480mW、SNR:79dB、SFDR:100dB、48ピンQFNパッケージ                                               |
| LTC2205                                             | 16ビット、65Msps、3.3V ADC                           | 590mW、SNR:79dB、SFDR:100dB、48ピンQFNパッケージ                                               |
| LTC2206                                             | 16ビット、80Msps、3.3V ADC                           | 725mW、SNR:77.9dB、SFDR:100dB、48ピンQFNパッケージ                                             |
| LTC2207                                             | 16ビット、105Msps、3.3V ADC                          | 900mW、SNR:77.9dB、SFDR:100dB、48ピンQFNパッケージ                                             |
| LTC2208                                             | 16ビット130Msps 3.3V ADC、LVDS出力                    | 1250mW、SNR:77.7dB、SFDR:100dB、64ピンQFNパッケージ                                            |
| LTC2209                                             | 16ビット160Msps 3.3V ADC、LVDS出力                    | 1450mW、SNR:77.1dB、SFDR:100dB、64ピンQFNパッケージ                                            |
| LTC2220                                             | 12ビット170Msps ADC                                | 890mW、SNR:67.5dB、9mm×9mm QFNパッケージ                                                    |
| LTC2220-1                                           | 12ビット185Msps 3.3V ADC、LVDS出力                    | 910mW、SNR:67.7dB、SFDR:80dB、64ピンQFNパッケージ                                              |
| LTC2224                                             | 12ビット135Msps 3.3V ADC、高IFサンプリング                 | 630mW、SNR:67.6dB、SFDR:84dB、48ピンQFNパッケージ                                              |
| LTC2249                                             | 14ビット80Msps ADC                                 | 230mW、SNR:73dB、5mm×5mm QFNパッケージ                                                      |
| LTC2250                                             | 10ビット105Msps ADC                                | 320mW、SNR:61.6dB、5mm×5mm QFNパッケージ                                                    |
| LTC2251                                             | 10ビット125Msps ADC                                | 395mW、SNR:61.6dB、5mm×5mm QFNパッケージ                                                    |
| LTC2252                                             | 12ビット105Msps ADC                                | 320mW、SNR:70.2dB、5mm×5mm QFNパッケージ                                                    |
| LTC2253                                             | 12ビット125Msps ADC                                | 395mW、SNR:70.2dB、5mm×5mm QFNパッケージ                                                    |
| LTC2254                                             | 14ビット105Msps ADC                                | 320mW、SNR:72.5dB、5mm×5mm QFNパッケージ                                                    |
| LTC2255                                             | 14ビット125Msps 低消費電力3V ADC                        | 395mW、SNR:72.5dB、SFDR:88dB、32ピンQFNパッケージ                                              |
| LTC2259-14/<br>LTC2260-14/<br>LTC2261-14            | 14ビット80/105/125Msps超低消費電力1.8V ADC               | 89mW/106mW/127mW、SNR:73.4dB、SFDR:85dB、<br>DDR LVDS/DDR CMOS/CMOSの出力、6mm×6mm QFNパッケージ |
| LTC2284                                             | 14ビット、デュアル105Msps 3V ADC、低クロストーク                | 540mW、SNR:72.4dB、SFDR:88dB、64ピンQFNパッケージ                                              |
| LTC2299                                             | デュアルの14ビット80Msps ADC                            | 230mW、SNR:71.6dB、5mm×5mm QFNパッケージ                                                    |
| LT5517                                              | 40MHz～900MHz直接変換直交復調器                           | 高いIIP3:800MHzで21dBm、内蔵LO直交ジェネレータ                                                     |
| LT5527                                              | 400MHz～3.7GHz高直線性<br>ダウンコンバーティング・ミキサ            | IIP3:900MHzで24.5dBm、IIP3:3.5GHzで23.5dBm、NF:12.5dB、<br>50ΩシングルエンドのRFポートとLOポート         |
| LT5557                                              | 400MHz～3.8GHz高直線性<br>ダウンコンバーティング・ミキサ            | IIP3:2.6GHzで23.7dBm、IIP3:3.5GHzで23.5dBm、NF=13.2dB、<br>3.3V電源で動作、トランスを内蔵              |
| LT5575                                              | 800MHz～2.7GHz直接変換直交復調器                          | 高いIIP3:900MHzで28dBm、内蔵LO直交ジェネレータ、<br>内蔵RFおよびLOトランス                                   |
| LTC6400-20                                          | 300MHz IF向け、1.8GHz、低ノイズ、低歪み差動ADC<br>ドライバ        | 固定利得:10V/V、合計入力ノイズ:2.1nV $\sqrt{\text{Hz}}$ 、<br>3mm×3mm QFN-16パッケージ                 |
| LT6604-2.5/<br>LT6604-5/<br>LT6604-10/<br>LT6604-15 | デュアル整合2.5MHz、5MHz、10MHz、<br>15MHzフィルタ、ADCドライバ付き | 差動ドライバ付き、デュアル整合4次LPフィルタ。低ノイズ、低歪みアンプ                                                  |

226112fc