クロック&データ再生/リタイミング

アナログ・デバイセズは、メトロ、ロングホール、DWDM、FSOアプリケーションなどの各種装置の設計のために、ディスクリート・レート、マルチレート、連続調整のクロック&データ再生ICを提供しています。当社のCDRは、プロトコル非依存のアプリケーションに簡単に組み込むことができ、基準クロックを使用せずに12.3Mbps~2.7Gbps間の任意の速度で自動的に着信データ・ストリームにロックし、同時に取得したデータレートをI2Cインターフェースにより伝送します。
製品セレクション・テーブル

クロック&データ再生/リタイミング

  2つめ以降の並び替え条件は、“Shift” キーを押しながら選択してください。
SortOrderPart#Data Rate Device
(min)
(bps)
Data Rate Device
(max)
(bps)
Vin Sensitivity
(typ)
(V p-p)
Jitter Generation mUI rmsJitter Tolerance UI p-pJitter Transfer BWVsuppliesPrice (1000+)
($ US)
1ADN2905 614M 10300M 200m - 0.849 at 10GE - 1.2V, 1.8V, 3.3V-
2ADN2917 8500M 11300M 9.2m 4.5 @ OC192 3.78 at 400 kHz 1,064kHz @ OC192 1.2V, 1.8V, 3.3V-
3ADN2913 6.5G 8.5G 22m 2.5 @ OC48 6.7 at 340kHz 663 kHz @ OC48 1.2V, 1.8V, 3.3V-
4ADN2915 7M 11300M 9.2m 4.5 @ OC192 3.78 at 400 kHz 1,064kHz @ OC192 1.2V, 1.8V, 3.3V-
5ADN2855 156M 1250M 100m - 1.0 at 500 kHz - 3.3V-
6ADN2805 1250M- 200m 1.0 @ OC12 0.75 at 637 kHz - 3.3V-
7ADN2818 10M 2700M 200m 1.0 @ OC48 1.0 @ 1 MHz 548 kHz @ OC48 3.3V-
8ADN2817 10M 2700M 5m 1.0 @ OC48 1.0 @ 1 MHz 548 kHz @ OC48 3.3V-
9ADN2806 622M- 200m 1.0 @ OC12 1.0 @ 250 kHz 75 kHz @ OC12 3.3V-
10ADN2804 622M- 3m 1.0 @ 250 kHz 1 75 kHz @ OC12 3.3V-
11ADN2816 10M 675M 200m 1.0 @ OC12 1.0 @ 250 kHz 75 kHz @ OC12 3.3V-
12ADN2815 10M 1250M 200m 1.0 @ OC12 0.75 at 637 kHz 75 kHz @ OC12 3.3V-
13ADN2813 10M 1250M 3.3m 1.0 @ OC12 0.75 at 637 kHz 75 kHz @ OC12 3.3V-
14ADN2812 12M 2700M 6m 1.0 @ OC48 1.0 @ 1 MHz 490 kHz @ OC48 3.3V-
15ADN2807 156M 622M 4m 3.0 @ OC12 1.0 @ 250 kHz 140 kHz @ OC12 3.3V-
16ADN2811 2488M 2666M 4m 3.0 @ OC48 1.0 @ 1 MHz 590 kHz @ OC48 3.3V-
17ADN2819 156M 2666M 4m 3.0 @ OC48 1.0 @ 1 MHz 590 kHz @ OC48 3.3V-
18AD808 622M- 4m - 0.56 at 250 kHz 333 kHz @ OC12 5V-
19AD807 156M- 2m - 1.0 @ 65 kHz 92 kHz @ OC3 5V-
20AD800 45M 156M 2m - 0.9 @ 65 kHz 52 kHz @ OC3 5V-